VHDL이란?

*유*
최초 등록일
2017.12.01
최종 저작일
2017.04
13페이지/한글파일 한컴오피스
가격 1,000원 할인쿠폰받기
다운로드
장바구니
퀴즈풀이 출석이벤트

* 본 문서는 한글 2005 이상 버전에서 작성된 문서입니다. 한글 2002 이하 프로그램에서는 열어볼 수 없으니, 한글 뷰어프로그램(한글 2005 이상)을 설치하신 후 확인해주시기 바랍니다.

목차

1. VHDL이란?

2. VHDL의 장단점

3. VHDL의 구성
1) Entity declaration
2) Architecture body
3) Library, Object

4. VHDL의 표현방법
1) 동작적 모델링(behavioral modeling)
2) 구조적 모델링(structural modeling)
3) 데이터 플로우 모델링(data flow modeling)

5. 참고 문헌

본문내용

VHDL이란?
지난 과제에서 조사해봤던 반도체 기술과 더불어 집적회로의 성능과 집적도는 지금까지 빠른 속도로 발전해왔다. 따라서 이러한 고도로 집적화된 IC와 시스템을 설계하기 위해서는 이에 따른 표준화된 프로그래밍 언어설계가 필요하게 되었다. VHDL(Very High Speed Integrated Circuit Hardware Description Language)은 그 문제를 해결할 수 있는 HDL(Hardware Description Language)의 중 하나 이다.
HDL(Hardware Description Language)은 하드웨어 기술언어로 컴퓨터에서 수행될 프로그램이 아니라 하드웨어를 작동시키기 위해 필요한 컴퓨터 프로그래밍 언어이다. 현재 상용화된 다양한 종류의 HDL 중에서는 누구나 쓸 수 있는 일반적인 종류부터 특정 기업에 의해서만 제공되고 그 기업에서 제공하는 기술을 구현하는 데만 사용되는 독점적인 것도 있다. 그 중 VHDL은 1980년대 집적회로 기술에 대한 급속한 발전에 따라 디지털 회로에 대한 표준 설계수단을 위해 개발 된 디지털 회로 및 혼합 신호(mixed-signal)를 표현하는 하드웨어 기술 언어이다. 또한 VHDL은 CAD업계 및 IEEE(Institute of Electrical and Electronics Engineers)의 표준 언어이며 미국 정부가 지원 및 공인한 하드웨어 설계 언어이다. 사실 VHDL은 처음 미국 국방성의 집적회로 관련 업체들 상호간의 정보교환 및 문서화의 필요성에 의해 생겨났다. 즉 지금처럼 논리회로를 설계하고 구현할 수 있는 프로그램이 아니었다. 그러나 이후 다양한 연구 및 개발을 통해 1987년 7월 지금의 VHDL과 비슷한 성능을 갖춘 VHDL이 개발되었다. 1987년 12월에는 세계 최초로 IEEE-1076이 IEEE표준 VHDL로 탄생하였고 1993년에는 IEEE-1076의 기능을 개선한 IEEE 1076-1993이 개발되었다.

참고 자료

Wikipedia, VHDL
http://slideplayer.com/slide/6355896 (Sideplayer) “Introduction to VHDL“
http://blog.naver.com/PostView.nhn?blogId=wankyuk&logNo=10010396518
“VHDL 강좌”
*유*
판매자 유형Bronze개인

주의사항

저작권 자료의 정보 및 내용의 진실성에 대하여 해피캠퍼스는 보증하지 않으며, 해당 정보 및 게시물 저작권과 기타 법적 책임은 자료 등록자에게 있습니다.
자료 및 게시물 내용의 불법적 이용, 무단 전재∙배포는 금지되어 있습니다.
저작권침해, 명예훼손 등 분쟁 요소 발견 시 고객센터의 저작권침해 신고센터를 이용해 주시기 바랍니다.
환불정책

해피캠퍼스는 구매자와 판매자 모두가 만족하는 서비스가 되도록 노력하고 있으며, 아래의 4가지 자료환불 조건을 꼭 확인해주시기 바랍니다.

파일오류 중복자료 저작권 없음 설명과 실제 내용 불일치
파일의 다운로드가 제대로 되지 않거나 파일형식에 맞는 프로그램으로 정상 작동하지 않는 경우 다른 자료와 70% 이상 내용이 일치하는 경우 (중복임을 확인할 수 있는 근거 필요함) 인터넷의 다른 사이트, 연구기관, 학교, 서적 등의 자료를 도용한 경우 자료의 설명과 실제 자료의 내용이 일치하지 않는 경우

찾던 자료가 아닌가요?아래 자료들 중 찾던 자료가 있는지 확인해보세요

  • 워드파일 (완전 세세한 정리, 끝판왕) 시립대 전전설2 예비레포트 3주차 Lab03 Introduction to Verilog HDL 17페이지
    법을 통해 디지털 논리회를 설계하는 방법을 학습한다. 2. 배경 이론 ... Verilog HDL과 VHDL의 장단점 (1) HDL (Hardware ... VHDL을 포함하는 HDL에 대해서 이야기하고자 한다. HDL이란 하드웨어(회로
  • 한글파일 디시설 - 기본적인 디지털 논리회로 설계 10페이지
    . 참고문헌 양영일, 『VHDL을 이용한 디지털 논리회로 설계』, 미래컴 ... 결과 보고서 ( 기본적인 디지털 논리회로 설계 ) 제목 기본적인 디지털 ... (2010) 노승환, 『디지털 시스템 설계 및 실습』, 한빛아카데미(2017)
  • 한글파일 10 VHDL 설명 및 문법 예비 9페이지
    디지털공학실험 ? 10, VHDL 설명 및 문법 예비보고서 1. 목적 ... 가. VHDL의 특징과 설계기법에 대하여 학습한다. 나. VHDL ... 설계를 위한 기본적인 문법을 학습한다. 2. 이론 가. VHDL의 역사
  • 워드파일 서울시립대학교 전전설2 3주차 예비레포트(코딩 성공적, A+, 10점 만점 11점) 16페이지
    , 디지털 논리를 설계하는 여러가지 방법론인 bit operators, Gate ... HDL과 VHDL의 장단점을 조사하시오.HYPERLINK \l "주석1"[1 ... adder 회로를 gate primitive 방법으로 설계하시오. 이 때
  • 워드파일 서울시립대 전전설2 Lab-03 예비리포트 (2020 최신) 13페이지
    VHDL의 장단점을 조사하시오. VHDL은 Top-down(하향식)방식의 ... primitive, behavioral modeling 등 논리회로설계하는 다양한 ... 을 익힌다. 2. 배경이론 및 사전조사 HDL 기반 설계 방식은 크게 두 가지가
  • 한글파일 A+ 디지털 시스템 실험 Sequential Circuit 설계 및 구현 4페이지
    디지털 시스템 설계 및 실험 KEEE209 전기전자전파 공학부 디지털 ... 시스템 설계 및 실험 디지털 시스템 설계 및 실험 2016 전기전자 ... 할 수 있다. PIEZO는 디지털 신호 1에 해당하는 입력 레벨의 음성
  • 한글파일 7주차 예비보고서- 디지털 시스템 설계 및 실험 4페이지
    디지털 시스템 설계 및 실험 KEEE209 전기전자전파 공학부 디지털 ... 디지털 신호 1에 해당하는 입력 레벨의 음성 주파수대의 펄스 신호를 ... 옥타브의 “도”음이 울리도록 논리 회로설계한다고 하였을 때
더보기
우수 콘텐츠 서비스 품질인증 획득
최근 본 자료더보기
상세우측 배너
상세우측 배너
상세우측 배너
VHDL이란?