4장 예비보고서

최초 등록일
2016.10.07
최종 저작일
2015.03
6페이지/한글파일 한컴오피스
가격 300원 할인쿠폰받기
판매자kjhg**** (본인인증회원) 2회 판매
다운로드
장바구니
자격시험 기출문제풀이 - 서비스 오픈 이벤트

목차

1. 실험에 관련된 이론
2. 실험회로 및 시뮬레이션결과
3. 참고문헌

본문내용

반파 및 전파 정류기의 주 기능은 평균치가 0인 정현파 입력신호를 DC 값을 갖는 신호로 만드는 것이다. 일반적으로 단일 다이오드를 갖는 회로에서 정류되는 반파신호는 Vm의 최고치에 31.8%와 같은 평균치 또는 동등한 DC 값을 가진다. 즉 Vdc=0.318Vpeak 전파정류 신호는 반파신호의 2배의 평균치 또는 DC 값을 갖거나, 피크 치 Vm의 63.6%를 갖는다. 즉 Vdc=0.636Vpeak

<중 략>

교류를 직류로 변환하는 일. 정류에는 전류를 한 방향으로만 흐르게 하는 성질을 가진 회로소자를 사용한다. 정류회로(rectifier circuit) : 교류에서 직류를 얻어낼 수 있게 해주는 회로. 정류기(rectifier) : 주기적으로 양과 음 두 가지 방향으로 변화하는 교류전류를 한 가지 방향만 갖는 직류전류로 변환시키는 소자나 장치. 정류기는 순방향 저항은 작고 역방향 저항은 충분히 커서 한쪽 방향으로만 전류를 통과시키는 정류 작용이 가능하다. 즉, 가해지는 전압의 방향에 따라 전류가 순조로이 잘 흐르는 순방향과 전류가 거의 흐르지 않는 역방향이 구별되는 특성을 말한다. 다이오드와 같은 소자 한 개로도 정류가 가능하지만 효과적인 정류를 위해서 보통 회로상에 여러 개의 소자를 특정하게 배열하여 사용한다.

<중 략>

전류 값을 만들기 위해서 입력신호의 반을 제거하는 과정을 반파 정류(Half-Wave Rectification)라고한다. 출력신호 vo는 전체 주기에서 항상 축 위의 양의 영역에 존재하고 평균값은 Vdc=0.318Vm이다. 반파정류는 교류전압을 인가하였을 경우 양(+)의 주기는 도통되고 음(-)의 주기는 차단시킴으로써 양(+)의 파형을 가지는 것을 말한다. (a)와 같은 회로에서 교류전압 v(t) = Vm sinωt 가 주어졌을 때, 입력파형과 출력파형을 비교하면 (b)와 같이 나타낼 수 있다.

<중 략>

브릿지 정류 다이오드의 가장 큰 특징은 입력되는 전압과 동일한 전압이 출력된다는 것이다. 4개의 다이오드를 연결한

참고 자료

http://cheucheu.tstory.com

자료문의

ㆍ이 자료에 대해 궁금한 점을 판매자에게 직접 문의 하실 수 있습니다.
ㆍ상업성 광고글, 욕설, 비방글, 내용 없는 글 등은 운영 방침에 따라 예고 없이 삭제될 수 있습니다.
ㆍ다운로드가 되지 않는 등 서비스 불편사항은 고객센터 1:1 문의하기를 이용해주세요.

판매자 정보

kjhg****
(본인인증회원)
회원 소개글이 없습니다.
판매지수
ㆍ판매 자료수
55
ㆍ전체 판매량
259
ㆍ최근 3개월 판매량
43
ㆍ자료후기 점수
평균 A
ㆍ자료문의 응답률
받은문의없음
판매자 정보
ㆍ학교정보
  • 비공개
ㆍ직장정보
  • 비공개
ㆍ자격증
  • 비공개
  • 위 정보 및 게시물 내용의 진실성에 대하여 해피캠퍼스는 보증하지 아니하며, 해당 정보 및 게시물 저작권과 기타 법적 책임은 자료 등록자에게 있습니다.
    위 정보 및 게시물 내용의 불법적 이용, 무단 전재·배포는 금지되어 있습니다.
    저작권침해, 명예훼손 등 분쟁요소 발견시 고객센터의 저작권침해 신고센터를 이용해 주시기 바랍니다.

    찾던 자료가 아닌가요?아래 자료들 중 찾던 자료가 있는지 확인해보세요

    • 한글파일 14장 결과보고서 JFET 바이어스 회로 설계 2페이지
      결과보고서 전자회로설계및실험1 실험일 : 2015 년 6 월 1 일 ... ) = 1.mA 문제점 및 애로사항 예비보고서를 작성할 때에는 이해가 잘되지 ... 실험 제목: 14장 JFET 바이어스 회로 설계 요약문 주어진 조건을
    • 파일확장자 전자회로설계 및 실험 - 예비보고서, 결과보고서 10페이지
      보고서 실험 제목 : BJT 전류-전압 특성 및 바이어스 회로 제 출 일 ... : 16. 04. 18. 과 목 명 : 전자회로 설계실험 담당교수 ... : 학 교 : 학 과 : 이 름 : 조 : 1 Pre-Lab(예비실험
    • 한글파일 14장 예비보고서 JFET 바이어스 회로 설계 3페이지
      예비보고서 전자회로설계및실험1 실험일 : 2015 년 6월 1일 실험 ... 제목 : 14장 JFET 바이어스 회로 설계 실험에 관련된 이론 1 ... , VGS=0이면?ID=VG/RS?이다. 실험회로 및 시뮬레이션 결과
    • 한글파일 11장 예비보고서 BJT 바이어스 회로 설계 2페이지
      예비보고서 전자회로설계및실험1 실험일 : 2015 년 5 월 4 일 ... 실험 제목: 11장 BJT 바이어스 회로 설계 실험에 관련된 이론 1. 이 ... 계산에 의해 정의 할 수 있다. 실험회로 및 시뮬레이션 결과 PSpice
    • 한글파일 예비보고서 14장 2페이지
      예비보고서 전자회로설계및실험2 실험일 : 2015 년 9 월 10 일 ... 실험 제목 : 14장 JFET 바이어스 회로 설계 실험에 관련된 이론 1 ... )VDD이고 두 번째 점은ID, VGS=0이면ID=VG/RS이다. 실험회로
    • 한글파일 31장 예비보고서 비교기 회로의 동작 4페이지
      예비보고서 전자회로설계및실험1 실험일 : 2015년 4월 6일 실험 ... 하여 높은 출력?Vout?를 냄. ? 실험회로 및 시뮬레이션 결과 (1 ... 제목 : 비교기 회로의 동작 실험에 관련된 이론 비교기 - 선형 전압을
    • 한글파일 8장 예비보고서 쌍극성 접합 트랜지스터 특성 3페이지
      예비보고서 전자회로설계및실험1 실험일: 2015 년 4 월 13 일 ... 경우가 많다. 실험회로 및 시뮬레이션 결과 PSpice 모의 실험 8 ... 실험 제목: 쌍극성 접합 트랜지스터 특성 실험에 관련된 이론 트랜지스터
    더보기
    상세하단 배너
    우수 콘텐츠 서비스 품질인증 획득
    최근 본 자료더보기
    4장 예비보고서