외부 메모리 인터페이스 예비보고서

최초 등록일
2015.11.23
최종 저작일
2015.10
13페이지/한글파일 한컴오피스
가격 1,500원 할인쿠폰받기
판매자myb**** 2회 판매
다운로드
장바구니
자격시험 기출문제풀이 - 서비스 오픈 이벤트

목차

1. 실험 제목
2. 실험 이론
3. 실험 실습 : TEXT LCD에 글자쓰기
4. 실험 실습 : 외부메모리 I/F에 SRAM붙이기
5. 참고 문헌

본문내용

[실험 제목] : 외부 메모리 인터페이스
[실험 이론]
① ATMega128의 외부메모리 인터페이스
- ATMega128의 외부메모리 인터페이스
- 칩 외부에 더 큰 용량의 메모리나 별도의 주변장치들을 연결하기 위한 인터페이스
- 외부 램, 외부 플래쉬 롬
- LCD나 DA변환기와 같은 주변장치
- 노말모드에서 0x1100-0xffff번지에 외부 데이터 메모리로 사용가능
- 외부 메모리 인터페이스 기능
- 주변장치와 적절한 인터페이스를 위한 0-3의 대기 사이클을 지정가능.
- 2개의 섹터로 외부 데이터 메모리를 분할하고, 독립적인 대기 사이클 지정가능.
- 16비트 주소의 상위바이트에 중 필요한 갯수의 비트만을 주소 버스로 동작 가능.
- 데이터 버스의 신호들이 동작할 때 전류 소비량이 감소되도록 Bus-keeper 기능 설정 가능.
- 외부메모리 인터페이스 신호
- ATmega128의 외부 메모리 연결을 위한 핀
- PA7~PA0(핀44~핀51) : AD(7:0), 외부 메모리 하위주소와 데이터버스.
- PC7~PC0(핀35~핀42) : A(15:8), 외부 메모리 상위주소 버스.
- ALE(PG2, 핀43) : Address Latch Enable
외부메모리에 접근할 때 PA에서 출력되는 하위주소값을 래치할 수 있도록 CPU에서 1레벨값을 출력해준다.
- RD(PG1, 핀34)
외부 데이터 메모리를 읽을(Read) 때 사용되는 스트로브 신호.
- WR (PG0, 핀33)
외부 데이터 메모리에 쓸(Write) 때 사용되는 스트로브 신호.
- MCUSR레지스터를 이용해서 설정
- 외부메모리의 연결
- 다중화 버스(Multiplex-BUS)방식
- 칩의 핀수를 절약

cf) 다중화 버스 : 제어, 어드레스, 데이터의 정보들을 시분할 다중화나 주파수 분할 다중화로 전송하는 버스 구조. 몇 개의 독립된 제어 회선이 다중화 버스를 지원하며, 버스를 통해 특수한 형태의 정보와 안정성으로 외부 회로(마이크로프로세서의 CPU에 대한)에 신호를 보낸다.

참고 자료

『마이크로 컨트롤러 실험(4)』

자료문의

ㆍ이 자료에 대해 궁금한 점을 판매자에게 직접 문의 하실 수 있습니다.
ㆍ상업성 광고글, 욕설, 비방글, 내용 없는 글 등은 운영 방침에 따라 예고 없이 삭제될 수 있습니다.
ㆍ다운로드가 되지 않는 등 서비스 불편사항은 고객센터 1:1 문의하기를 이용해주세요.

판매자 정보

myb****
회원 소개글이 없습니다.
판매지수
ㆍ판매 자료수
17
ㆍ전체 판매량
110
ㆍ최근 3개월 판매량
3
ㆍ자료후기 점수
평균 B
ㆍ자료문의 응답률
받은문의없음
판매자 정보
ㆍ학교정보
  • 비공개
ㆍ직장정보
  • 비공개
ㆍ자격증
  • 비공개
  • 위 정보 및 게시물 내용의 진실성에 대하여 해피캠퍼스는 보증하지 아니하며, 해당 정보 및 게시물 저작권과 기타 법적 책임은 자료 등록자에게 있습니다.
    위 정보 및 게시물 내용의 불법적 이용, 무단 전재·배포는 금지되어 있습니다.
    저작권침해, 명예훼손 등 분쟁요소 발견시 고객센터의 저작권침해 신고센터를 이용해 주시기 바랍니다.

    찾던 자료가 아닌가요?아래 자료들 중 찾던 자료가 있는지 확인해보세요

    더보기
    상세하단 배너
    우수 콘텐츠 서비스 품질인증 획득
    최근 본 자료더보기
    외부 메모리 인터페이스 예비보고서