[전자공학] 풀업 저항과 풀다운 저항
- 최초 등록일
- 2003.03.25
- 최종 저작일
- 2003.03
- 9페이지/ 한컴오피스
- 가격 1,000원
소개글
받아보시면 후회안하실 겁니다.
목차
1. 오픈 드레인과 오픈 콜렉터
2. 풀업 & 풀다운 저항
3. 래치
본문내용
■ 오픈 콜렉터와 오픈 드레인 회로
■ 풀업 저항과 풀다운 저항
디지털 회로에서 논리적으로 H레벨 상태를 유지하기 위하여 신호의 입력 또는 출력단자와 전원 단자 사이에 접속하는 저항을 풀업 저항(Pullup resistor)라고 하며, 마찬가지로 논리적으로 L레벨 상태를 유지하기 위하여 신호의 입력 또는 출력다자와 접지 단자 사이에 접속하는 저항을 풀다운 저항(Pulldown resistor)라고 한다.
1. 입력단 회로에서의 풀업/풀다운 저항
(1) 입력 논리값을 H, L로 올바르게 인가하려는 경우
(2) 현재는 입력신호를 사용하지 않으나 나중에 사용할지도 모르는 경우
2. 출력단 회로에서의 풀업/풀다운 저항
(1) 오픈 콜렉터 또는 오픈 드레인 회로의 경우
(2) 출력 전류를 증대시키려는 경우
3. 초기값을 정확하게 부여하기 위한 풀업/풀다운 저항
■ 래치(Latch)
참고 자료
없음