총 233개
-
기초 회로 실험 제 11장 병렬회로의 전류(예비레포트)2025.01.211. 병렬 회로의 전류 실험을 통해 병렬 회로에서 총 전류가 병렬의 어느 한 전류의 크기보다 크고, 병렬의 총 전류는 병렬 내의 모든 전류의 합과 같다는 것을 입증하였다. 병렬 회로에서 각 가지의 전압은 동일하며, 옴의 법칙을 통해 개별 전류를 구할 수 있고 이를 합하면 전체 전류와 동일하다는 것을 확인하였다. 2. 병렬 회로의 구성 병렬 회로는 동일한 전압이 각 가지에 인가되며, 각 가지의 전류는 서로 독립적이다. 실험에서는 저항 R1, R2, R3로 구성된 병렬 회로를 구성하고, 각 가지의 전류를 측정하여 총 전류와 비교하였다....2025.01.21
-
아날로그 및 디지털회로 설계 실습 실습8_래치와 플립플롭_결과보고서2025.01.211. 래치 이번 실습에서는 논리 gate(nand, inverter)를 사용해 래치와 플립플롭의 회로를 설계하였다. 입력의 변화에 민감한 래치의 특성을 확인할 수 있었다. 래치는 주로 메모리 회로의 데이터 저장에 사용된다. 2. 플립플롭 플립플롭은 클록과 함께 들어온 입력에 민감한 특성을 가지고 있다. 플립플롭은 CPU에 사용된다. 래치와 플립플롭은 디지털 회로에서 매우 중요한 역할을 담당하고 있고 다양한 곳에서 사용되므로 그 동작 원리를 이해하고 회로를 구성할 수 있는 능력을 키우는 것이 중요하다. 3. RS 래치 실험에서 구성한...2025.01.21
-
전기회로설계실습 예비보고서 8. 인덕터 및 RL회로의 과도응답2025.01.171. RL 직렬회로 설계 RL 직렬회로를 설계하여 time constant가 10 μs가 되도록 한다. 이를 위해 저항 R=1kΩ을 사용한다. Function generator의 출력을 1V의 사각파(high = 1V, low = 0V, duty cycle = 50%)로 하고, 주파수는 5kHz로 설정한다. 저항전압과 인덕터전압의 예상파형을 그래프로 제시한다. 2. 오실로스코프 설정 Function generator 출력(CH1)과 인덕터전압(CH2)을 동시에 관측할 수 있도록 회로와 오실로스코프를 연결한다. Volts/DIV는 2...2025.01.17
-
전자공학응용실험 7주차 5차 실험 공통 소오스 증폭기 결과 레포트2025.01.291. 다단 증폭기의 입력단과 출력단 조건 다단 증폭기의 입력단에서는 입력 임피던스가 커야 입력 전압이 많이 걸려 신호가 다음 단으로 잘 넘어간다. 출력단에서는 출력 임피던스가 부하 저항보다 매우 작아야 부하에 전압이 많이 걸리면서 출력 전압이 커지게 된다. 2. 다단 증폭기의 전압 이득 감소 이유 각 단의 출력 전압은 다음 증폭기에 연결될 때 다음 단의 저항에 의해 전압 분배가 일어나게 되어 최종 단의 전압 이득이 각 단마다 전압 분배가 된만큼 감소하여 나타나게 된다. 3. 실험 회로 변경 이유 처음 50kΩ 저항으로 진행하였을 때...2025.01.29
-
기초 회로 실험 제 24장 중첩의 정리(결과레포트)2025.01.171. 중첩의 정리 이번 장에서는 실험을 통해 각 전압원에 의한 회로에서 측정한 전류와 전압값을 통해 중첩의 정리를 이용하여 전체 회로에서의 전류와 전압의 측정값 비교를 하여 중첩의 정리가 성립하는 것을 입증하였다. 중첩의 정리는 여러 개의 전압원 중 한 개를 제외하고는 나머지는 단락 시킨 후에 전류를 구하고, 이러한 방법으로 각각의 전류의 값들을 모두 더하면 여러 개의 전압원이 동시에 회로에 인가하는 전류를 계산해 낼 수 있다. 2. 전기회로 실험 이번 실험에서는 전기회로 설계 및 실험을 통해 단독 전압원에 의한 전류와 전압을 측정...2025.01.17
-
디지털공학개론 - 플립플롭, 비동기식 J-K 플립플롭, 멀티바이브레이터2025.04.281. 플립플롭 플립플롭은 클럭 입력을 하는 2진 기억소자로 클럭 입력이 있는 동기식 순서논리회로의 기본 소자이다. RS 플립플롭, D 플립플롭, JK 플립플롭, T 플립플롭 등 다양한 종류의 플립플롭이 있으며, 각각의 회로도, 진리표, 여기표를 작성하였다. 2. 비동기식 J-K 플립플롭 비동기식 J-K 플립플롭은 Preset과 Clear 입력이 존재하여 플립플롭을 원하는 상태로 초기화할 수 있다. 비동기식 플립플롭은 입력의 변화에 맞추어 출력을 변화시키는 특성을 가진다. 3. 멀티바이브레이터 멀티바이브레이터는 타이머, 플립플롭, 발...2025.04.28
-
클리핑과 클램핑회로 결과 레포트2025.01.281. 클리핑 회로 클리핑 회로는 인가된 교류 신호의 일부를 자르는 회로로, 저항과 다이오드의 조합으로 구성됩니다. 입력 신호가 구형파인 경우 쉽게 해석할 수 있지만, 정현파나 삼각파인 경우 입력 신호가 계속 변하므로 기본적으로 어떤 순간의 값과 직류 전원 전압의 관계에 따라 출력을 결정합니다. 2. 클램핑 회로 클램핑 회로는 입력 파형의 첨두값을 바꾸지 않고 특정 직류 전압 값만큼 이동시키는 회로입니다. 회로에 다이오드, 저항, 커패시터가 포함되어 있으며, 이동할 직류 전압 값을 조정하기 위해 별도의 직류 전원이 필요합니다. 커패시...2025.01.28
-
건국대학교 전기전자기초실험2 펄스폭변조회로 결과레포트2025.01.291. 레벨 쉬프트 회로 실험 1에서는 레벨 쉬프트 회로를 구성하고, 입력 전압(함수발생기)과 출력 전압(오실로스코프)을 관찰하였습니다. VDC를 0.5V와 1V로 변경하면서 출력 파형의 변화를 확인하였습니다. 2. 펄스 폭 변조 회로 실험 2에서는 펄스 폭 변조 회로를 구성하고, 삼각파 입력 전압(Vtri)과 출력 전압(Vout)을 관찰하였습니다. VREF 전압을 0.5V, 1.0V, 1.5V, 2.0V, 2.5V로 변경하면서 출력 파형의 변화를 확인하였습니다. 3. 펄스 폭 변조 회로 2 실험 3에서는 레벨 쉬프트 회로와 펄스 폭...2025.01.29
-
반도체 장치 및 설계 - 112025.05.101. PLA (Programmable Logic Array) PLA(Programmable Logic Array)의 레이아웃, 동작 원리, 구조에 대해 설명합니다. PLA 구현 절차로는 SOP(Sum of Products) 형태로 준비하고, 최소 SOP 형태로 줄이며, AND 매트릭스의 입력 연결과 OR 매트릭스의 입력 연결, 그리고 반전 매트릭스의 연결을 결정한 후 PLA를 프로그래밍하는 것을 설명합니다. 2. 유한 상태 기계 (Finite State Machine) 유한 상태 기계의 두 가지 유형인 Moore 상태 기계와 Mea...2025.05.10
-
아날로그 및 디지털회로 설계 실습 실습8_래치와 플립플롭_예비보고서2025.01.211. 래치 래치는 순차식 논리회로의 기본 소자로, 다양한 종류의 래치가 있으며 각각의 기능과 동작 조건이 다르다. RS 래치의 진리표와 상태도를 분석하여 래치의 특성을 이해할 수 있다. 2. 플립플롭 플립플롭은 래치와 함께 순차식 논리회로의 기본 소자이다. 플립플롭의 종류와 동작 원리를 이해하고, 실습을 통해 플립플롭의 특성을 확인할 수 있다. 1. 래치 래치는 디지털 회로에서 중요한 역할을 합니다. 래치는 입력 신호를 저장하고 유지하는 기능을 수행하여 디지털 시스템의 안정성과 신뢰성을 높입니다. 래치는 메모리 소자, 카운터, 레지...2025.01.21
