
총 168개
-
전자공학실험 23장 연산 증폭기 응용 회로 1 A+ 결과보고서2025.01.151. 연산 증폭기 응용 회로 이 실험에서는 연산 증폭기를 이용한 응용 회로를 분석하고 설계할 수 있는 능력을 배양하고자 한다. 연산 증폭기를 이용하여 비반전 증폭기, 반전 증폭기, 아날로그 전원 덧셈기 등의 피드백 회로를 구성하고, 연산 증폭기의 특성이 응용 회로에 미치는 영향을 파악한다. 2. 반전 증폭기 실험회로 1에서 R1=10kΩ, R2=20kΩ일 때 입력 파형과 출력 파형을 측정하고, 전압 이득을 계산하였다. 전압 이득은 약 2[V/V]로 이상적인 반전 증폭기의 전압 이득과 동일함을 확인하였다. 또한 R1=10kΩ, R2=...2025.01.15
-
미용분야의 적합한 소독방법2025.01.191. 미용업의 소독 미용업은 공중위생관리법에 의거해 소독장비 비치, 미용기구 관리 청결상태, 최종지불요금표게시등의 평가항목을 두고 짝수해에는 숙박이나 목욕, 세탁업을, 홀수해에는 이미용업을 대상으로 서비스 평가를 실시한다. 우수업소에는 인센티브를 지급하고 백색등급을 받으면 안내문발송등 위생 수준을 향상시키기 위한 조치를 받게 된다. 2. 소독제의 종류와 사용법 및 효과 이미용 기구의 소독기준은 자외선소독, 건열멸균소독, 증기소독, 열탕소독, 석탄산수소독 등이 있다. 자외선소독은 20분 이상, 건열멸균소독과 증기소독은 100도씨 이상...2025.01.19
-
운영체제 컴퓨터 시스템 구성과 동작 레포트 과제제출 시험대비2025.05.021. 레지스터의 명칭 및 기능 IR(색인 레지스터), MAR(메모리 주소 레지스터), PSR(프로세스 상태 레지스터), MBR(메모리 버퍼 레지스터), PC(프로그램 카운터), DR(데이터 레지스터), AC(누산기), MQR(MQ 레지스터, 피승수 몫 레지스터)와 같은 레지스터의 명칭과 기능에 대해 설명하고 있습니다. 2. 캐시 메모리 캐시 메모리의 정의, 위치, 특징, 장단점, 필요성, 동작과정 등을 자세히 설명하고 있습니다. 3. 인터럽트 인터럽트의 정의, 필요성, 동작과정 등을 자세히 설명하고 있습니다. 1. 레지스터의 명칭 ...2025.05.02
-
전자회로실험_A+레포트_BJT Common Emitter, Common Collector2025.01.131. NPN, PNP형 BJT 공통 이미터 증폭기 NPN, PNP형 BJT를 사용한 공통 이미터 증폭기의 회로 구성과 동작을 확인하였다. NPN형 BJT 공통 이미터 증폭기에서 동작점 전류는 IBQ 0.05 μA, ICQ 18.60 mA이고, VBEQ 1.960 V, VCEQ 12.98 V로 측정되었다. 전압이득 α는 0.99로 1에 가까운 값이 나왔다. 공통 이미터 증폭기는 부하저항이 높기 때문에 전류 증폭보다는 전압 증폭으로 사용한다. 2. NPN, PNP형 BJT 공통 컬렉터 증폭기 NPN, PNP형 BJT를 사용한 공통 컬렉...2025.01.13
-
건국대학교 전기전자기초실험2 트랜지스터3 예비레포트 결과레포트2025.01.291. 달링턴 증폭기 회로 달링턴 증폭기 회로를 LTspice로 구현하고, VCC에 10V를 인가하고 입력 전압 vin에 크기 1V, 주파수 1kHz를 설정하여 입력전압 및 출력전압 파형을 도시하였다. 첫 번째 트랜지스터의 Ib1과 두 번째 트랜지스터의 Ie2의 파형을 도시하고 증폭비를 계산하였다. 2. 푸시풀 증폭기 회로 푸시풀 증폭기 회로를 LTspice로 구성하고, Vin의 크기와 주파수를 변경하면서 입력 전압과 출력 전압 파형을 도시하였다. 브레드보드로 회로를 구현하고 오실로스코프로 입력전압 및 출력전압 파형을 관찰하였다. 1...2025.01.29
-
아날로그 및 디지털회로 설계 실습 실습8_래치와 플립플롭_결과보고서2025.01.211. 래치 이번 실습에서는 논리 gate(nand, inverter)를 사용해 래치와 플립플롭의 회로를 설계하였다. 입력의 변화에 민감한 래치의 특성을 확인할 수 있었다. 래치는 주로 메모리 회로의 데이터 저장에 사용된다. 2. 플립플롭 플립플롭은 클록과 함께 들어온 입력에 민감한 특성을 가지고 있다. 플립플롭은 CPU에 사용된다. 래치와 플립플롭은 디지털 회로에서 매우 중요한 역할을 담당하고 있고 다양한 곳에서 사용되므로 그 동작 원리를 이해하고 회로를 구성할 수 있는 능력을 키우는 것이 중요하다. 3. RS 래치 실험에서 구성한...2025.01.21
-
[A+ 일반화학실험보고서] 평형의 이동-르 샤틀리에의 원리(메틸 바이올렛 색 변화)2025.05.091. 화학 평형 화학 평형은 시간이 지남에 따라 변화가 관측되지 않는 상태로, 정반응과 역반응의 속도가 같고, 반응물과 생성물의 농도가 일정하게 유지될 때 이루어진다. 이번 실험에서는 메틸 바이올렛 지시약을 사용하여 화학 평형 상태의 용액과 평형 위치의 이동을 관찰하였다. 2. 르 샤틀리에 원리 르 샤틀리에 원리에 따르면, 평형에 있는 계에 외부에서 자극을 주면 계는 새로운 평형위치에 도달하려고 하기 때문에 그러한 자극을 부분적으로 상쇄하려는 방향으로 조절하게 된다. 이번 실험에서는 농도 변화에 따른 평형 위치의 이동을 관찰하였다....2025.05.09
-
서강대학교 23년도 마이크로프로세서응용실험 10주차 Lab010 결과레포트 (A+자료)2025.01.121. USART 통신 USART 통신의 기본 동작을 전송속도, parity, stop bits 등을 변경하면서 확인하였습니다. Polling에 의한 데이터 전송을 구현하여 각종 flag들의 역할을 이해하였고, 인터럽트에 의한 데이터 전송도 구현하였습니다. USART 통신에서 발생할 수 있는 다양한 오류 상황들을 확인하고 해결 방법을 모색하였습니다. 2. 직렬 통신 직렬 통신의 동기 방식과 비동기 방식의 차이를 이해하였습니다. 비동기 방식의 USART 통신에서 start bit, stop bit, baud rate 등의 개념을 학습하...2025.01.12
-
화학및실험1 재결정 결과레포트2025.01.171. 재결정 실험을 통해 벤조산과 아세트아닐라이드를 분리하고 정제하는 과정을 설명하고 있습니다. 벤조산과 아세트아닐라이드의 용해도 차이를 이용하여 NaOH 용액으로 벤조산을 선택적으로 용해시킨 후 아세트아닐라이드를 침전시켜 분리하는 방법을 사용했습니다. 실험 결과 85%의 수득률을 얻었으며, 오차 발생 원인으로 여과 과정에서의 손실과 침전 시간 부족을 지적하고 있습니다. 2. 산-염기 반응 벤조산과 NaOH의 산-염기 반응을 통해 벤조산이 이온화되어 용해도가 증가하는 원리를 설명하고 있습니다. 벤조산이 NaHCO3 용액과 반응하여 ...2025.01.17
-
[부산대 이학전자실험] 9. AD633 IC를 이용한 mulitiplier 회로2025.01.021. AD633 IC를 이용한 multiplier 회로 AD633은 기능적으로 완벽한 4 사분면 – 아날로그 배수기이다. High 임피던스, 차동 X 및 Y 입력, High 임피던스 합산 입력(Z)을 포함한다. Low 임피던스 출력 전압은 내장된 Zener에 의해 제공되는 10 full scale 이다. AD633은 full scale 의 2%로 보장 된 전체 정확도로 보정된다. Z 입력은 출력 버퍼 증폭기에 대한 액세스를 제공해 사용자가 두 개 이상의 곱셈기의 츨력을 합산하고, 승수 이득, 출력전압을 전류로 변환, 다양한 응용 프...2025.01.02