
총 1,001개
-
슈퍼헤테로다인 수신기의 구성과 장단점, 그리고 영상 주파수의 특성과 제거 방법2025.01.241. 슈퍼헤테로다인 수신기의 구성 슈퍼헤테로다인 수신기는 안테나, RF 증폭기, 혼합기, 로컬 오실레이터, 중간 주파수 증폭기, 검파기, 오디오 증폭기 등의 주요 구성 요소로 이루어져 있습니다. 이러한 구성 요소들이 협력하여 고주파 신호를 중간 주파수로 변환하고, 필터링 및 증폭을 통해 안정적이고 선택적인 수신 성능을 제공합니다. 2. 슈퍼헤테로다인 수신기의 장단점 슈퍼헤테로다인 수신기의 장점은 고감도 및 선택성, 고정 주파수의 안정성, 광범위한 주파수 대역 지원 등입니다. 단점으로는 영상 주파수 간섭 문제, 복잡한 설계, 환경적 ...2025.01.24
-
공통 게이트 증폭기 실험 결과 보고서2025.01.021. 공통 게이트 증폭기 공통 게이트 증폭기는 낮은 입력 저항으로 인해 매우 제한적인 응용을 갖게 된다. 때문에 공통 게이트 증폭기는 낮은 입력 임피던스를 높은 출력 임피던스로 증폭, 혹은 낮은 저항을 가지는 신호원에서 발생하는 고주파 신호를 증폭시키는 데 주로 사용된다. 전압 이득이 크지만 전압 증폭기로 널리 사용되지 않는 이유는 낮은 입력 임피던스 때문이다. 1. 공통 게이트 증폭기 공통 게이트 증폭기는 전자 회로 설계에서 중요한 역할을 합니다. 이 증폭기는 입력 신호를 증폭하여 출력 신호를 생성하는 기능을 수행합니다. 공통 게...2025.01.02
-
아날로그회로실험및설계 Op-Amp 미분기 실험 보고서2025.01.241. 연산 증폭기 연산 증폭기는 구현하는 단자가 2개의 지점에서 전류가 나오기 시작하면서 이것을 증폭으로 구현하는 소자입니다. 이미터 부분에는 들어오는 전류를 전체적으로 통제하고 이를 관리하기 효율적으로 증폭을 구현하는 것에 정의를 두고 있습니다. 컬렉터 부분은 이 전류를 모아서 회로적으로 구현이 가능하게 소자의 증폭을 전달해줍니다. 그래서 이미터 부분과 컬렉터 부분의 두 지점에서 증폭이 구현되어서 연산증폭기라고 정의를 내리는 것입니다. 2. 반전 증폭기 반전 증폭기는 출력 전압이 입력에 비례한 값에 부호는 반전되어 나타나는 회로 ...2025.01.24
-
실험 06_공통 이미터 증폭기 결과 보고서2025.04.281. 공통 이미터 증폭기 이 실험에서는 BJT를 이용한 공통 이미터 증폭기 회로를 구성하고, 실험을 통해 그 동작을 확인하였다. 공통 이미터 증폭기는 베이스가 입력 단자, 컬렉터가 출력 단자, 이미터가 공통 단자인 증폭기이고, 높은 전압 이득을 얻을 수 있다는 장점이 있어 널리 사용되고 있다. 이 실험에서는 공통 이미터 증폭기의 입력-출력 특성 곡선을 구하고, 소신호 등가회로의 개념을 적용하여 전압 이득을 구하고, 이를 실험에서 확인하고자 하였다. 2. BJT 증폭기 BJT 증폭기의 전압 이득을 증가시키기 위해서는 컬렉터 전류를 키...2025.04.28
-
ECG 분석 방법2025.05.051. ECG 신호 ECG(심전도) 신호는 심장에서 발생하는 전기적 신호를 기록한 것으로, 심장 박동의 순차적인 전기적 신호를 나타낸다. ECG 신호에는 P, Q, R, S, T 파형이 나타나며, 이는 심장의 생리학적 및 임상학적 상태와 관련되어 있다. ECG 신호는 심장과 심혈관 질환 진단 및 예후 관측에 사용된다. 2. ECG 신호 처리 ECG 신호에는 기저선 잡음, 근잡음, 전력선 잡음 등 다양한 잡음이 포함되어 있어, 이를 제거하기 위해 low pass filter와 high pass filter를 사용한다. 또한 증폭기(am...2025.05.05
-
소신호 전압 증폭 회로 실험 보고서2025.01.041. 소신호 신호 소신호(미약신호)는 센서신호, 수신된 통신신호, 생체신호, 물리/화학현상 신호와 같이 크기가 거의 잡음 수준인 신호를 말한다. 이러한 소신호를 증폭하기 위해서는 입력 및 출력 임피던스 개념을 고려해야 한다. 2. 공통 이미터(Common Emitter) 증폭기 공통 이미터 증폭기는 입력신호가 베이스 단자에 인가되고 컬렉터에서 출력신호가 나오도록 구성된 회로이다. 이 회로는 이미터 단자가 접지되어 입력과 출력에 공통단자 역할을 하므로 공통 이미터 증폭기라고 부른다. 이 증폭기는 저주파 전압 증폭, RF 트랜시버, 저...2025.01.04
-
공통 소오스 증폭기 실험 결과 보고서2025.01.021. 공통 소오스 증폭기 이번 실험에서는 공통 소오스 증폭기 회로를 구현하고 실험을 진행했습니다. 실험 과정에서 이상과 현실의 차이, 장비의 한계 등으로 인해 교재의 실험 절차와 다른 방식으로 실험을 진행했습니다. 입력 전압을 변화시키면서 출력 전압을 측정하여 전압 이득을 계산했고, 입출력 임피던스도 구했습니다. 실험 결과, 약 10.6배의 전압 이득이 발생했으며, 입출력 임피던스 계산 시 약 20%의 오차가 발생했습니다. 이는 AC 전압 인가 시 전류 측정의 어려움 때문인 것으로 보입니다. 또한 바이어스 회로를 포함한 공통 소오스...2025.01.02
-
중앙대 전기회로설계실습 결과보고서92025.01.171. LPF 설계 및 특성 분석 RC 직렬 LPF를 설계하고 주파수에 따른 출력 전압의 크기와 위상을 측정하여 이론값과 비교하였다. 전달함수의 크기 오차율은 1.31%로 비교적 작았지만, 출력의 입력에 대한 위상 오차율은 -30.23%로 큰 편이었다. 이는 커서 조정 과정에서 발생한 오차로 파악된다. 2. HPF 설계 및 특성 분석 LR 직렬 HPF를 설계하고 주파수에 따른 출력 전압의 크기와 위상을 측정하여 이론값과 비교하였다. 전달함수의 크기 오차율은 7.96%로 비교적 작았지만, 출력의 입력에 대한 위상 오차율은 -43.5%로...2025.01.17
-
[전자공학응용실험] 차동증폭기 심화실험-결과레포트2025.04.261. 차동증폭기 차동 모드 입력 가변 저항 값은 811옴이었고, 차동 모드 전압 이득은 주파수에 따라 변화했습니다. 1kHz에서는 11.12V/V, 10kHz에서는 11.47V/V, 100kHz에서는 5.76V/V, 1MHz에서는 1.08V/V였습니다. 공통 모드 입력 가변 저항 값은 803옴이었고, 공통 모드 전압 이득은 주파수에 따라 0.16V/V에서 0.29V/V 사이였습니다. CMRR(공통 모드 제거비)는 주파수가 높아질수록 감소하여 1MHz에서는 11.41dB였습니다. 차동 쌍이 완전히 매칭되지 않아 공통 모드 전압 이득이...2025.04.26
-
회로이론및실험1 16장 미분기와 적분기 회로 A+ 결과보고서2025.01.131. 적분기 실험 결과를 통해 커패시터가 충전과 방전을 반복한다는 것을 알 수 있다. 구형파를 입력 전압으로 주었으므로 구형파가 high일 때 충전이 되고, low일 때 방전이 된다는 사실을 알 수 있다. 시정수는 RC로 결정되므로, 커패시터의 값이 커질수록 시정수 또한 커진다는 사실 또한 확인할 수 있었다. PSPICE를 통해 전류를 측정했고 이를 통해 실험을 통해 나온 출력전압의 값이 전류의 적분형태라는 것을 확인할 수 있었다. 2. 미분기 실험 결과를 통해 구형파가 상승할 경우 인덕터에 순간적으로 많은 전하가 이동하게 되어 인...2025.01.13