
총 122개
-
교류및전자회로실험 실험7_직병렬교류회로와 주파수특성 결과보고서2025.01.201. 교류회로 교류회로에서 저항, 인덕터, 그리고 커패시터가 직별렬로 접속된 경우 임피던스와 전압, 전류를 실험적으로 구해보고 이를 통해 교류회로에서 역시 직류회로에서와 같이 오옴의 법 칙, 키리히호프의 법칙 등 기본 회로법칙이 그대로 적용됨을 확인한다. 또한 회로 임피던스 가 주파수에 따라 변화함을 확인하고 이를 대수그래프로 나타내는 방법을 익힌다. 2. 주파수 특성 회로 임피던스가 주파수에 따라 변화하는 것을 확인하고, 이를 대수그래프로 나타내는 방법을 익힌다. 주파수 변화에 따른 전원전압과 전류간의 위상차를 측정하고 분석한다....2025.01.20
-
경희대 전기전자회로 보고서 HW22025.05.051. DC 전압, 저항 회로 시뮬레이션 문제[1]에서는 DC 전압과 저항으로 구성된 간단한 회로를 시뮬레이션하고 전압, 전류, 소비전력을 계산하는 방법을 학습했습니다. Pspice를 처음 사용해보면서 회로 구성 및 기본적인 사용법을 익혔고, 복잡한 회로 해석에도 유용하게 사용될 수 있다는 것을 알게 되었습니다. 2. DC Sweep 분석 문제[2]에서는 전원 전압을 변수로 설정하여 DC Sweep 분석을 수행했습니다. 이를 통해 전압, 전류, 소비전력이 전원 전압 변화에 따라 어떻게 변화하는지 확인할 수 있었습니다. 또한 Point...2025.05.05
-
디지털 회로 실험 및 설계 - 74LS192를 이용한 Up-Down Counter 실험 12025.05.161. 7-segment 디스플레이 7-segment는 7개의 마디와 1개의 점으로 이루어진 표시장치이다. 마디와 점은 모두 LED이며, 7개의 마디를 선택적으로 온/오프하여 숫자나 영문자를 표시하고, 점으로는 소수점을 표시한다. 7-segment는 애노드 공통형과 캐소드 공통형이 있으며, 애노드 공통형이 주로 사용된다. 2. 7447 디코더 7447 디코더는 BCD 코드를 10진수로 바꾸어 7-segment에 표시해 준다. 출력 단자는 7-segment의 7개의 마디(a~g)와 연결하며, 출력 단자로 'low'를 출력하여 7-seg...2025.05.16
-
[A+보장]한양대에리카A+맞은 레포트,회로이론응용및실험,RC및 RLC회로의 주파수특성2025.01.151. 회로의 주파수 응답 회로를 해석하는 데에 있어서 주파수 응답의 개념은 중요하다. 저번 실험에서도 마찬가지로 과도 응답에 대한 실험은 회로가 어떠한 입력 신호에 따라서 시간에 대해 어떻게 변화를 하는지 측정하는 실험을 하였다. 그러므로 앞의 실험에서 실험한 과도 응답 실험은 회로의 시간 응답을 측정하기 위한 실험이라고 할 수 있다. 시간 응답(time response)은 통상 그래프의 형태로 나타나고 시간 응답 그래프의 가로 축은 시간으로 둔다. 이와 비슷하게 주파수 응답도 주파수 응답도 통상 그래프로 표현한다. 여기서 주파수 ...2025.01.15
-
[A+]전자회로설계실습 실습 2 결과보고서2025.01.041. 센서의 구현 실험 결과 offset voltage가 증폭되어 4.23V가 출력되었습니다. Amplifier의 두 단자를 모두 접지하였지만, 입력단자의 미세한 신호가 매우 큰 open loop gain에 의해 증폭되었습니다. Open loop gain은 증폭비를 알 수 없기 때문에 offset voltage를 구할 수 없습니다. 2. Integrator의 동작 실험에서는 가변저항을 530Ω에 가까운 500Ω정도로 맞추어 입력저항으로 연결하였습니다. 이에 따라 Function generator는 2Vpp로 설정되어 있기 때문에 F...2025.01.04
-
[전자회로실험] 반전 적분기 결과보고서2025.05.101. 반전 적분기 실험 실험에서는 741 연산 증폭기, 전원 전압 V+ = 15V, V- = -15V, 저항 R = 10kΩ, 커패시터 C = 0.1㎌로 구성된 반전 적분기 회로를 브레드보드에 구현하였다. 입력 신호는 피크간 전압 10V, 평균 전압 0V, 주파수 1kHz의 대칭 구형파를 사용하였다. 입력 신호와 출력 신호를 오실로스코프로 측정하고 이론적 계산 결과와 비교하였다. 또한 커패시터와 병렬로 큰 저항 200kΩ을 연결하여 오프셋 전압 문제를 해결하는 실험을 진행하였다. 2. 주파수 영역 분석 주파수 영역 분석에서는 입력 ...2025.05.10
-
아주대학교 A+전자회로실험 실험1 예비보고서2025.05.091. 연산 증폭기(OP Amp) 연산 증폭기(OP Amp)는 두 개의 입력단(-IN, +IN)과 한 개의 출력단(OUT)을 갖는 단위 소자다. 입력과 출력은 V_out = A_v(V_+in - V_-in)의 관계를 가지고 두 입력 신호의 전압차를 증폭하는 차동 선형 증폭기이다. 연산 증폭기라고 불리는 이유는 이를 이용해 여러 가지 연산이 가능하도록 회로를 구성할 수 있기 때문이다. 2. 부궤환 증폭기(Negative Feedback Amplifier) 출력을 입력으로 되돌리는 것을 궤환(feedback)이라고 한다. 출력이 입력에 ...2025.05.09
-
(A+자료) 아날로그회로실험 텀프로젝트 OP-AMP를 이용한 차량 주차 안전 시스템2025.04.271. 단위 이득 플로어 단위 이득 플로어의 회로는 비반전 입력단에 5V를 인가해주어 항상 VCC가 출력되도록 만들었음. 단위 이득 플로어의 특징은 Av=1, Rif=(1+A0)Ri, Rof=R0/1+A0로, 이득이 1이기 때문에 입력값이 출력값과 같음. 단위 이득 플로어는 버퍼로 작동하며, 이를 통해 출력단에 있는 다른 비교기와 소자에 영향을 받지 않고, 일정한 출력을 내보낼 수 있으며, 출력 임피던스가 낮아짐. 2. 비교기 OP Amp의 매우 큰 증폭률이 매우 큰 점을 이용하는 회로임. Vi가 양의 값이면 Vo에는 양의 전원전압이...2025.04.27
-
디지털 논리실험 7주차 예비보고서2025.05.061. S-R Latch S-R Latch는 S와 R 입력에 따라 출력 값이 변화한다. S=1, R=0 또는 S=0, R=1이면 출력 값이 변화하고, S와 R이 모두 0이면 출력 값을 유지한다. S와 R이 모두 1일 때는 출력 값이 모두 0이 되어 Invalid 상태가 된다. 2. Pulse Detector와 CLK Pulse Detector는 CLK 신호가 내려가는 타이밍에만 가상의 enable 값이 1이 되어 J와 K 값을 읽는다. 이를 통해 CLK 신호의 순간적인 변화를 감지할 수 있다. 3. J-K Flip-flop J-K F...2025.05.06
-
중앙대학교 전기회로설계실습 7. RC회로의 시정수 측정회로 및 방법 설계(예비) A+2025.01.271. DMM의 내부저항 측정 DMM의 내부저항을 측정하는 방법을 설계하여 제출하라. 1) DMM의 측정단위를 Ω으로 맞춘다. 2) DMM의 측정치를 10 Ω보다 크게 맞추고, 임의의 수십[MΩ] 정도의 저항의 저항값을 측정한다. 3) DMM의 측정단위를 Vdc로 바꾼다. 4) DC Power Supply 와 임의의 저항, DMM을 연결한다. 5) DMM에서 측정되는 전압을 통해 DMM의 내부저항을 구한다. 2. RC time constant 측정 DMM의 내부저항과 2.2 μF의 커패시터를 이용하여 RC time constant를 ...2025.01.27