총 973개
-
컴퓨터 음악 ) (큐베이스) Inser방식과 send ,return방식Effect의 차이와 특징2025.04.271. Insert 방식 인서트 자체는 각 채널에 입력된 신호를 독립적으로 이펙트를 부여하는 개념으로 믹서 외 장비의 연결을 위한 개념으로 생각할 수 있다. 믹서에 이펙트 장비의 연결을 위해 믹서의 다이렉트 아웃을 바탕으로 출력된 신호가 이펙트 장비로 입력된다. 그리고 여러 이펙트 장비들이 입, 출력 되는 과정을 통해 최종적으로는 믹서의 인서트에 입력된다. 각 이펙트 장비가 모두 직렬적으로 연결되면서 믹서에서 최종적으로 믹서의 입력신호 대신 인서트된 신호를 활용하게 되는 것이다. 사운드 소스 자체에 직접 이펙터를 거는 방식이며, 이로...2025.04.27
-
컴퓨터구조(전자계산시 논리회로에서 조합논리회로와 순서논리회로의 차이점)2025.05.161. 조합논리회로 조합논리회로란 현재의 입력값에 따라 출력에는 항상 똑같은 값이 결정되는 논리회로로, 기억 장치가 따로 쓰이지 않는 논리회로를 의미한다. 조합논리회로는 논리곱, 논리합, 논리 부정의 세 가지 기본 논리 회로를 조합하여 구성되며 입력, 논리 게이트, 출력으로 구성된다. 조합논리회로에는 반가산기, 전가산기, 반감산기 등이 있다. 2. 순서논리회로 순서논리회로는 이전 상태에서의 신호 및 외부 입력 신호에 따라 출력이 결정되는 회로로, 이전 상태를 계속 유지하기 위해서는 되먹임 논리회로를 가지고 있어야 한다. 순서논리회로는...2025.05.16
-
인공신경망의 작동 원리 및 파이썬을 이용한 신경망의 손글씨 데이터 인식2025.01.141. 인공신경망의 작동 원리 인공신경망은 뇌 속 뉴런의 작동 원리를 컴퓨터로 구현한 정보 처리 시스템이다. 인공신경망은 입력층, 은닉층, 출력층으로 구성되며 입력값과 가중치의 곱을 활성화함수에 넣어 출력값을 생성한다. 행렬곱을 이용하여 가중치 계산을 수행하며, 오차 역전파를 통해 가중치를 업데이트하여 학습을 진행한다. 학습률은 신경망 학습 속도에 중요한 영향을 미친다. 2. 파이썬을 이용한 신경망의 손글씨 데이터 인식 MNIST 데이터베이스의 숫자 손글씨 데이터를 이용하여 3계층 신경망 모델을 구현하였다. 초기화, 학습, 질의의 3...2025.01.14
-
디지털 논리실험 9주차 예비보고서2025.05.061. 8-bit Serial-in Parallel-out Shift Register 74164 8-bit Serial-in Parallel-out Shift Register 74164의 datasheet를 확인하면, 이 장치의 역할과 입력 값 A와 B의 구분에 대해 설명할 수 있습니다. A와 B의 입력 값은 AND 게이트를 거치므로, B에 0을 넣으면 A의 입력 값과 관계없이 시프트 레지스터에 0이 입력되고, B에 1을 넣으면 A의 입력 값이 시프트 레지스터의 입력 값이 됩니다. 또한 datasheet에서 MR 핀이 active l...2025.05.06
-
[A+, 에리카] 2021-1학기 논리설계및실험 MUX, DEMUX 실험결과보고서2025.05.011. 멀티플렉서(MUX) 멀티플렉서(MUX)는 여러 개의 입력선 중에서 하나를 선택하여 단일 출력으로 내보내는 조합논리회로입니다. 선택 변수 조합에 따라 많은 입력들 중 하나를 선택하여 그대로 출력으로 넘겨줍니다. 제어변수가 n개일 때 입력선은 2^n개가 존재하며, 이 중 하나의 입력이 선택되어 1비트 출력에 연결됩니다. 예를 들어 n=2인 경우, 입력 수는 4이고 출력 수는 1이므로 4x1 멀티플렉서라고 합니다. 2. 디멀티플렉서(DEMUX) 디멀티플렉서(DEMUX)는 멀티플렉서의 동작과 반대로 동작합니다. 한 개의 입력선으로부터...2025.05.01
-
중앙대학교 A+ 클리퍼, 클램퍼 결과 보고서2025.01.291. 직렬 클리퍼 직렬 클리퍼는 다이오드가 저항과 직렬로 연결된 형태이고, 다이오드의 순 바이어스 구간이 출력으로 나타난다. 바이어스 될 경우 (-)바이어스는 입력전압이 바이어스 전압만큼 감소되어 출력되고, (+) 바이어스는 바이어스 전압만큼 증가하여 출력된다. 2. 병렬 클리퍼 병렬 클리퍼는 저항과 병렬로 연결된 형태이고, 다이오드의 역 바이어스 구간이 출력으로 나타난다. 입력전압의 양의 peak 값을 Vm이라고 할 때 출력전압의 음의 peak값은 -Vm이다. 3. 클램퍼 클램퍼는 입력되는 파형의 형태는 변화시키지 않고 입력 파형...2025.01.29
-
전기및디지털회로실험 실험7 결과보고서2025.01.121. 디코더와 인코더 이번 실험에서는 디코더와 인코더의 기능을 확인할 수 있는 회로를 설계하고 그 결과를 확인하는 실험이었다. 많은 문항들에서 결선한 회로의 어떠한 문제로 인해 제대로 된 결과를 확인할 수 없었으나, 이번 실험을 통해 인코더와 디코더의 기능을 확인해 볼 수 있었다. 또한 실험 지시사항으로 인해 4번 문항은 실험해보지 못했으나, 디코더의 보조입력신호를 통해 3입력 디코더 두개와 자체적으로 구성한 1입력 디코더를 통해 4입력 디코더를 구성할 수 있음을 예비보고서 문항과 가상의 회로 시뮬레이션을 통해 확인해볼 수 있었다....2025.01.12
-
전기및디지털회로실험 실험 M1-2 결과보고서2025.01.121. 디지털 입력 (Read) 실험에서 작성한 프로그램의 작성 및 주석처리, 실행, 디버깅 과정을 순서대로 자세히 기술하였습니다. 브레드보드에서 버튼 결선을 풀다운 방식으로 연결하였기 때문에 버튼이 눌리지 않았을 때 HIGH, 눌렸을 때 LOW가 입력되었습니다. 2. 디지털 출력 (Write) 버튼을 지정하는 핀 번호를 설정하고, 해당 핀번호가 HIGH 상태일 때 LED가 점등되도록 프로그램을 작성하였습니다. 3. 아날로그 입력 (Read) 아날로그 입력 핀 번호에 해당하는 전압 값이 시리얼 모니터에 연속으로 출력되도록 프로그램을 ...2025.01.12
-
디지털시스템설계 2주차 과제2025.05.041. Verilog 프로그래밍 이번 과제에서는 Verilog 프로그래밍을 통해 1-Bit Full Adder와 8-to-1 MUX를 구현하는 것이었습니다. 학생은 Verilog 문법을 처음 다루어 어려움이 있었지만, 실습 예제를 복습하면서 모듈, 포트 선언, 벡터 형식 등 Verilog 기본 개념을 익혀나갔습니다. 특히 s[2], s[1], s[0]를 잘못 입력하여 결과가 올바르지 않았던 경험을 통해 Verilog 코드 작성 시 주의해야 할 점을 배웠습니다. 2. 1-Bit Full Adder 이번 과제에서는 1-Bit Full A...2025.05.04
-
전자회로실험 과탑 A+ 예비 보고서 (실험 22 연산 증폭기 특성)2025.01.291. 연산 증폭기 특성 이번 실험에서는 연산 증폭기의 전압 이득, 입력 저항, 출력 저항, 대역폭, 옵셋 전압, 슬루율 등 기본적인 성능 파라미터들을 익히고 실험을 통해서 측정하여, 이를 바탕으로 연산 증폭기를 이용한 응용 회로를 설계할 수 있는 능력을 배양하고자 한다. 2. 연산 증폭기의 이상적인 특성 op-amp의 이상적인 조건에서는 입력 임피던스가 무한대이므로 입력 단자로 전류가 흐르지 않고, 출력 저항이 0이어서 출력 전압이 외부 부하에 영향을 받지 않는다. 또한 op-amp의 이득이 매우 크므로 입력 전압 차이가 아주 작아...2025.01.29
