
총 116개
-
교류및전자회로실험 실험6_제너다이오드와 응용회로 결과보고서2025.01.201. 제너다이오드의 특성 실험을 통해 제너다이오드의 특성곡선을 관측하고 제너전압을 측정하였다. 제너다이오드의 정방향 전압 강하와 역방향 항복전압 특성을 확인하였으며, 오실로스코프의 X-Y 모드를 활용하여 제너다이오드의 입력 전압과 출력 전압의 관계를 직관적으로 확인할 수 있었다. 2. 제너다이오드를 이용한 정전압회로 제너다이오드를 사용하여 전압을 일정하게 유지하는 정전압회로를 구성하고 그 특성을 실험적으로 확인하였다. 전원전압 변화에 따른 부하전압과 전원전류의 변화를 측정하고 분석하였으며, 제너전류와 부하전류를 계산하여 회로의 동작...2025.01.20
-
중앙대학교 전자회로설계실습 예비11. Push-Pull Amplifier 설계 A+2025.01.271. Classic Push-Pull Amplifier 특성 그림 1(a) 회로를 simulation하기 위한 PSpice schematic을 그리되, BJT를 제외하고 부하저항을 100Ω으로 놓고, Simulation Profile에서 Analysis type을 DC Sweep으로 설정하고서 DC 전압원의 값을 –12 V에서 +12 V까지 0.001 V의 증분으로 증가시킴에 따라 부하저항 양단의 출력전압이 어떻게 변하는지를 보여주는 입출력 transfer characteristic curve를 확인하였다. 이를 통해 입력전압의 절...2025.01.27
-
아날로그 및 디지털 회로 설계 실습 결과보고서4 신호발생기2025.05.151. Wien bridge oscillator 이번 실험에서는 Wien bridge oscillator를 구현하고 op amp의 gain 값을 변화시켜가며 출력파형과 frequency를 확인하였다. 발진주파수와 그때의 파형을 확인하였고, 추가적으로 저항과 다이오드를 병렬 연결하여 파형의 안정화를 확인하였다. 실험 결과 대체로 계획서에서 목표한 바와 가까운 값이 도출되었으나, 출력전압의 최댓값과 frequency 값이 약 10% 정도 낮게 나왔다. 이는 op amp 내부 저항 등의 문제로 인해 이론상 15V보다 낮은 13~14V가 출...2025.05.15
-
RLC 직렬회로 결과보고서2025.01.121. RLC 직렬회로 이번 실험은 RLC 직렬회로를 이용하여 공진주파수를 측정해보고, 차단주파수, 대역폭, 양호도 등을 측정해보는 실험이었습니다. 주파수를 바꾸어가며 전압이 최대가 되는 지점을 찾고 공진주파수를 측정하였습니다. 공진주파수란 임피던스 Z가 최소가 되며 전류 I가 최대로 증가하는 지점을 의미합니다. 커패시터와 인덕터의 리액턴스 특성으로 인해 어느 한 지점에서 교차하게 되며, 이때 공진주파수가 발생합니다. 또한 공진주파수일 때 파형은 동상형태의 파형이 나오며, 공진주파수보다 낮으면 출력파형이 앞서고 공진주파수보다 크면 출...2025.01.12
-
전자회로설계 및 실습11_설계 실습11. Puch-Pull Amplifier 설계_예비보고서2025.01.221. Classic Push-Pull Amplifier 특성 Push-Pull 증폭기의 Dead Zone과 Crossover distortion 현상을 파악하고 이를 제거하는 방법에 대해 실험한다. PSpice 시뮬레이션을 통해 입출력 transfer characteristic curve와 입출력 파형을 확인하여 Dead Zone과 Crossover distortion 현상을 이해한다. 2. Feedback loop와 OP-amp를 이용한 Push-Pull Amplifier 특성 Push-Pull 증폭기 출력을 OP Amp의 (-)...2025.01.22
-
Op Amp의 특성측정 방법 및 integrator 설계2025.01.211. Offset Voltage 측정 Op Amp의 offset 전압을 측정하는 방법에 대해 설명하고 있습니다. 이상적인 Op Amp를 사용하여 Inverting Amplifier 회로를 설계하고, 두 입력단자를 접지했을 때의 출력전압을 측정하여 Offset Voltage를 계산하는 방법을 제시하고 있습니다. 또한 Op Amp의 Datasheet에서 Offset Voltage의 min, typ, max 값의 의미와 실제 Offset Voltage의 크기에 대해 추정하고 있습니다. 2. Offset Voltage 조정 Op Amp의 ...2025.01.21
-
중앙대 전전 전자회로설계실습 예비보고서 Common Emitter Amp2025.05.021. Common Emitter Amplifier 설계 이 보고서는 Emitter 저항을 삽입한 Common Emitter Amplifier 설계에 대한 내용을 다루고 있습니다. 주요 내용으로는 증폭기의 입력전압 감소를 위한 저항 설계, PSPICE를 이용한 회로 시뮬레이션, 출력파형 분석 등이 포함되어 있습니다. 1. Common Emitter Amplifier 설계 Common Emitter Amplifier는 가장 기본적인 트랜지스터 증폭기 회로 중 하나입니다. 이 증폭기는 입력 신호를 증폭하여 출력 신호를 생성하는 역할을 합...2025.05.02
-
실험 17_능동 부하가 있는 공통 소오스 증폭기 결과보고서2025.04.281. 능동 부하가 있는 공통 소오스 증폭기 이 실험에서는 실험 16에서 수행한 '정전류원과 전류 거울을 이용한 능동 부하(active load)가 있는 공통 수오스 증폭기(common source amplifier) 회로'를 구성하고, 이를 바탕으로 공통 소오스 증폭기의 전압 이득을 구하고자 하였다. 능동 부하는 아날로그 증폭기에서 널리 사용되고 있으며, 간단한 공통 소오스 증폭기에 적용함으로써 특성을 정확하게 파악할 수 있다. 2. 전압 이득 측정 실험 절차 3번에서는 전압 이득이 최소 10V/V 이상 나오는지 보기 위해 입력에 ...2025.04.28
-
전기전자공학실험-A급 및 B급 전력 증폭기2025.04.301. A급 증폭기 A급 증폭기는 정해진 작동 영역 내에서 교류 파형 전체를 증폭해야 하므로 효율이 30%이하이다. 입력신호가 증가하면, 입력전력은 변함없고, 출력전력은 증가한다. A급 증폭기는 인가된 신호와 무관하게 전압원으로부터 동일한 전력을 끌어 쓴다. 입력전력은 다음 식으로부터 계산된다. 증폭기가 공급하는 신호전력은 다음 식으로 계산 할 수 있으며, 증폭기의 효율은 이다. 전력 효율이 낮은 이유는 입력전류에 무관하게 A급 증폭기는 항상 가 항상 흐르므로 전력소비가 커 효율이 떨어지게 된다. 출력신호가 주기의 360º 전체에 걸...2025.04.30
-
중앙대 전기회로설계실습 6차 예비보고서2025.04.271. DMM을 이용한 접지 전압 측정 DMM을 교류전압측정모드(ACV)로 세팅하고, DMM의 한 단자를 220V 교류전원 power outlet(소켓) 접지에, 나머지 단자를 또 다른 220V 교류전원 접지에 연결하여 두 콘센트 사이의 전압을 측정하는 방법을 설계하였습니다. 2. 계측기의 입력 저항 및 주파수 특성 Function Generator의 출력저항은 50Ω이며, DMM의 입력저항은 보통 10MΩ, 오실로스코프의 입력저항은 보통 1MΩ입니다. 주파수에 따른 DMM의 측정값과 오실로스코프의 최대전압 측정값의 관계를 그래프로 ...2025.04.27