
총 164개
-
울산대학교 전기전자실험 19. 선형 연산 증폭기 회로2025.01.121. 반전 증폭기 반전 증폭기의 경우 R_i값을 변경하며 측정 함으로써 R_i/R_f의 비율로 위상이 반전되어 증폭되는 것을 확인할 수 있었다. 이론값은 전압이득이 -5, 측정값은 -5.2로 조금의 오차가 발생했는데, 이는 오차가 가지고 있는 오차라고 생각할 수 있다. 2. 비반전 증폭기 비반전 증폭기의 경우에는 반전증폭기와 같은 비율로 증폭이 되고 위상도 입력과 동일하게 나오는 것을 확인했다. 이론값은 전압이득이 6, 측정값은 6.3으로 조금의 오차가 발생했는데, 이는 오차가 가지고 있는 오차라고 생각할 수 있다. 3. 가산 증폭...2025.01.12
-
[전자회로응용] Integrator 결과레포트 (만점)2025.01.281. Integrator Integrator는 전자회로에서 사용되는 중요한 회로 중 하나입니다. Integrator의 동작 원리는 입력 신호를 적분하여 출력 신호를 생성하는 것입니다. Schmitt Trigger는 입력 신호의 크기에 따라 출력 신호의 상태를 변경하는 회로입니다. 이 두 가지 회로의 동작 원리를 이해하고 실습 회로를 통해 이론 값과 측정 값을 비교하는 것이 이 실험의 목표입니다. 또한 Integrator 회로에서 B2 저항의 사용 이유에 대해서도 설명하고 있습니다. 1. Integrator Integrators ar...2025.01.28
-
[예비보고서] 5.전압 제어 발진기 (VCO)2025.04.251. 슈미츠 회로의 특성 본 실습에서 IC로 UA741 Op amp를 이용한다. 목적은 전압제어 발진기(VCO: Voltage Controlled Oscillator)를 설계하고 전압을 이용한 발진 주파수의 제어를 확인하는 것이다. 이 때 적분기 회로에 인가되는 전압의 크기에 따라 출력 전압이 일정한 값에 도달하는 시간이 변하는 것을 이용하여 주파수를 제어한다. Large signal voltage gain 로 주어진 UA741의 반전 및 비반전 입력 단자를 virtual short로 간주할 수 있어 일반적인 적분기 회로의 구성에 ...2025.04.25
-
고려대학교 신호와시스템 A+ ch3 문제풀이(과제)2025.05.101. Discrete Time Signal 이 문제에서는 Discrete Time Signal을 Fourier Series로 나타내는 방법을 다루고 있습니다. 먼저 common period N과 기본 각주파수 wo를 찾고, x[n]을 exponential 형태로 바꿔 각각의 k에 대한 계수를 구했습니다. Discrete time signal은 continuous time signal과 달리 k가 유한하다는 특징이 있습니다. 2. Fourier Transform 이 문제를 통해 Fourier Transform을 이해할 수 있었습니다....2025.05.10
-
중앙대학교 전자회로설계실습 Op Amp의 특성측정 방법 및 Integrator 설계2025.05.101. Offset Voltage OP-Amp 내부에 Offset voltage가 존재하므로 출력전압은 0 V가 아니며 그 출력전압을 Open loop gain으로 나누면 Offset voltage를 구할 수 있다. 그러나 실제로는 이런 방법을 사용할 수 없는데, 그 이유는 1번 단자와 2번 단자에 같은 입력전압을 넣으면 Differential 성분이 0이라고 추측하기 쉽지만 실제로는 Op-Amp안의 설계를 보면 Offset-free op amp의 +단자에 가 연결되어있어 정확히 Matching이 되어 있지 않기 때문에 Differe...2025.05.10
-
아날로그 및 디지털 회로 설계 실습 결과보고서5 전압제어발진기2025.05.151. 전압제어 발진기 회로 구현 이번 설계실습에서는 BJT와 적분기와 슈미트 트리거를 구현하여 이를 통해 쌍안정회로를 구성하여 전압을 통해 발진 주파수를 제어할 수 있는 전압제어 발진기를 제작하여 실습하였다. 먼저, 슈미트 트리거는 high 값과 low값을 출력으로 나타내는 일종의 analog신호를 digital신호로 바꿔줄 수 있는 회로이다. 이런 회로를 통하여, 인가하는 전압 Vc를 변화시켜가며 변화하는 발진주파수를 확인하였다. 2. 전압제어 발진기 동작 분석 먼저, 입력전압은 0.5V부터 4.5V까지 0.5V씩 일정한 간격으로...2025.05.15
-
[고려대학교 전기회로] 7~8단원 정리본2025.05.031. First-Order RL Circuit RL 회로의 자연 응답에 대해 설명합니다. 초기 인덕터 전류, 시간 상수, 자연 응답 계산 방법 등을 다룹니다. 2. First-Order RC Circuit RC 회로의 자연 응답에 대해 설명합니다. 초기 커패시터 전압, 시간 상수, 자연 응답 계산 방법 등을 다룹니다. 3. Step Response of RL and RC Circuits RL 및 RC 회로의 계단 응답에 대해 설명합니다. RL 회로와 RC 회로의 계단 응답 계산 방법을 다룹니다. 4. General Solution ...2025.05.03
-
Op Amp의 특성측정 방법 및 integrator 설계2025.01.211. Offset Voltage 측정 Op Amp의 offset 전압을 측정하는 방법에 대해 설명하고 있습니다. 이상적인 Op Amp를 사용하여 Inverting Amplifier 회로를 설계하고, 두 입력단자를 접지했을 때의 출력전압을 측정하여 Offset Voltage를 계산하는 방법을 제시하고 있습니다. 또한 Op Amp의 Datasheet에서 Offset Voltage의 min, typ, max 값의 의미와 실제 Offset Voltage의 크기에 대해 추정하고 있습니다. 2. Offset Voltage 조정 Op Amp의 ...2025.01.21
-
전자공학실험 24장 연산 증폭기 응용 회로 2 A+ 결과보고서2025.01.151. 적분기 회로 이 실험에서는 연산 증폭기를 이용한 적분기 회로를 구성하고, 입력 주파수에 따른 출력 전압을 측정하여 보드 선도를 그렸습니다. 실험 결과, 입력 주파수가 증가함에 따라 출력 전압이 감소하는 것을 확인할 수 있었습니다. 이는 커패시터가 충전되는 양이 증가하여 출력 전압이 낮아지기 때문입니다. 또한 단위 이득 주파수는 약 1kHz 부근으로 나타났습니다. 2. 미분기 회로 이 실험에서는 연산 증폭기를 이용한 미분기 회로를 구성하고, 입력 주파수에 따른 출력 전압을 측정하여 보드 선도를 그렸습니다. 실험 결과, 입력 주파...2025.01.15
-
(22년) 중앙대학교 전자전기공학부 전자회로설계실습 예비보고서 2. Op Amp의 특성측정 방법 및 Integrator 설계2025.04.301. Op Amp의 Offset Voltage 측정 OP Amp의 offset 전압을 측정하기 위해 두 개의 Inverting Amplifier 회로를 설계하고, 이 회로의 출력전압을 측정하여 offset 전압을 계산하는 방법을 설명하였습니다. 또한 offset 전압을 최소화하는 방법으로 offset-nulling 단자를 이용한 가변저항 조절과 출력단에 캐패시터 삽입 방법을 제시하였습니다. 2. Op Amp의 Slew Rate 측정 Op Amp의 slew rate를 측정하는 방법으로 full-power bandwidth를 이용하는 ...2025.04.30