총 39개
-
전자회로설계실습 실습 1 결과보고서2025.01.041. Op Amp를 이용한 다양한 Amplifier 설계 전자회로설계실습 결과보고서에서는 Op Amp를 이용한 Inverting Amplifier와 Non-Inverting Amplifier의 설계 및 동작 특성을 실험적으로 확인하였다. 실험 결과, 이득이 예상값의 약 2배로 나타나는 오차가 발생했는데, 이는 전원부 설정 및 계측 장비의 오류 때문인 것으로 분석되었다. 또한 입력 전압 범위, 주파수 응답 특성 등을 확인하여 Op Amp 증폭기의 동작 원리를 이해하고자 하였다. 1. Op Amp를 이용한 다양한 Amplifier 설계...2025.01.04
-
BJT Operation Amplifier Ex 7.22 설계 과제 - single ended I/O, Balun transformer2025.01.281. BJT Operation Amplifier 이 설계 과제에서는 BJT Operation Amplifier Ex 7.22 회로를 설계하고 분석하였습니다. 먼저 예제 7.7의 계산 방식을 따라 손풀이로 Overall voltage gain을 구하고, PSpice 시뮬레이션을 통해 결과를 검증하였습니다. 이때 실제 소자의 파라미터 값을 반영하여 계산하였고, 그에 따른 오차 원인을 분석하였습니다. 또한 Balun transformer를 활용하여 Single-ended input을 Differential input으로 변환하는 회로를 ...2025.01.28
-
[중앙대학교 3학년 1학기 전자회로설계실습] 예비보고서2 구매 시 절대 후회 없음(A+자료)2025.05.141. Op Amp의 특성측정 방법 Op Amp의 offset 전압과 slew rate를 측정하는 회로를 설계, 구현, 측정, 평가하였습니다. Offset voltage 측정 방법으로 이상적인 Op-Amp를 사용하여 100 Hz에서 Gain이 100 (V/V), 1000 (V/V)인 Inverting Amplifier를 설계하고, 유한한 크기의 open loop gain을 고려하여 이득을 구하는 수식을 제출하였습니다. 또한 Non-inverting amplifier의 gain을 이용하여 offset voltage를 측정하는 방법을 기...2025.05.14
-
연세대 23-2 기초아날로그실험 A+4주차 예비보고서2025.01.031. Operational Amplifier (Op-amp) Operational Amplifier(Op-amp)는 두 개의 입력 단자(Vn과 Vp)와 1개의 출력 단자(VO), 그리고 출력 전압을 제한하는 ±전원으로 구성된 아날로그 회로 소자입니다. Op-amp는 증폭, 비교, 적분, 미분 등 다양한 응용 회로에 사용되며, 이번 실험에서는 Op-amp의 개념과 응용 회로의 종류를 이해하고 pspice 시뮬레이션을 통해 Op-amp 응용 회로를 설계 및 실습하며, 실제 회로를 구성하여 시뮬레이션 결과와 비교하며 Op-amp 사용법을...2025.01.03
-
홍익대학교 집적회로설계 최종프로젝트2025.04.261. 3-stage Pseudo-Differential Ring Oscillator 프로젝트는 3-stage Pseudo-Differential Ring Oscillator와 Frequency Divider 회로를 설계하는 것이다. 먼저 PMOS와 NMOS의 크기 비율을 3:1로 설정하고, TSPC D-Flip Flop 구조를 사용하여 Frequency Divider를 구현하였다. 회로의 Capacitance 성분을 고려하여 Duty Cycle을 50%로 맞추기 위해 노력하였다. 또한 Cross Coupled Inverter를 활용...2025.04.26
-
마이크로프로세스 ) 타이머/카운터 3을 9비트 분해능의 Fast PWM 모드로 설정하고, 내부 클럭을 64분주시켜 Duty 비가 65%인 구형파를 만들어서 OC3A 핀으로 정상 출력하고자 한다. 필요한 레지스터 값을 설정하시오.2025.01.281. 마이크로프로세서 타이머/카운터 3 설정 마이크로프로세서Ⅰ타이머/카운터 3을 9비트 분해능의 Fast PWM 모드로 설정하고, 내부 클럭을 64분주시켜 Duty 비가 65%인 구형파를 만들어서 OC3A 핀으로 정상 출력하고자 한다. 필요한 레지스터 값을 설정하시오. 2. 9비트 Fast PWM 모드 설정 타이머/카운터 3를 9비트 분해능의 Fast PWM 모드로 설정하고, 내부 클럭을 64로 분주하여 65% 듀티 사이클의 구형파를 OC3A 핀으로 출력하기 위한 레지스터 값을 설정하는 방법은 다음과 같다. 3. 출력 비교 모드 설...2025.01.28
-
[생물공정실험] 4주차 Bacterial Identification(Durham bubble test & Gram staining) 결과보고서2025.04.261. Bacterial Identification 이번 실험에서는 Durham bubble test, EMB plate, Gram staining을 통해 그람양성균과 그람음성균을 분류해보았다. Durham bubble test를 통해 lactose를 분해하는 균을 확인하였고, EMB agar test를 통해 균의 증식 및 색상 변화를 관찰하여 균의 종류를 추정하였다. Gram staining을 통해 세포벽 구조의 차이를 이용하여 최종적으로 균의 종류를 확인하였다. 2. Durham Bubble Test Durham bubble te...2025.04.26
-
인하대 VLSI 설계 3주차 NAND,NOR,AND,OR2025.05.031. Rule of Conduction Complements(Dual) NAND gate 회로에서 PMOS는 병렬 연결되어 두 Input 중 하나라도 0일 경우 Y 노드가 VDD와 연결되어 1이 출력되는 Pull-up network를 구성하고, NMOS는 직렬 연결되어 두 Input 모두 1일 때만 Y 노드가 GND와 연결되어 0이 출력되는 Pull-down network를 구성한다. Complementary CMOS Logic gates는 PMOS Pull-up network와 NMOS Pull-down network로 구성되며,...2025.05.03
-
os 기출문제2025.01.201. Process Synchronization 1. 현재 count 변수의 값이 5이고, 두 프로세스 producer와 consumer가 각각 다음과 같이 (interleaved) 실행된다고 할 때, 마지막으로 저장되는 counter 변수의 값은 6입니다. 2. 다른 프로세스(또는 스레드)들과 공유하는 자원(변수, 파일 등)을 다루는 코드 영역을 일컫는 용어는 critical section입니다. 3. non-preemptive scheduling을 설명하는 말이 아닌 것은 2) The scheduler can interrupt ...2025.01.20
