
총 67개
-
아날로그 및 디지털회로 설계 실습 실습7_논리함수와 게이트_예비보고서2025.01.211. XNOR 게이트 설계 및 특성 분석 AND, OR, NOT 게이트를 사용하여 NAND, NOR, XOR 게이트의 기능을 갖는 회로도를 그리고, XNOR (Exclusive NOR)의 진리표를 사용하여 AND, OR, NOT 게이트로 XNOR의 회로도를 설계한다. NAND 게이트는 AND 게이트와 NOT 게이트를 직렬로 연결하고, NOR 게이트는 OR 게이트와 NOT 게이트를 직렬로 연결한다. XOR 게이트는 Y = A ㆍ B이고, XNOR 게이트는 Y = A ㆍ B이다. 2. AND 게이트와 OR 게이트의 입출력 시간 딜레이 ...2025.01.21
-
[A+, 에리카] 2022-1학기 논리설계및실험 Breadboard 및 기본 논리 게이트 실험 결과보고서2025.05.011. 브레드보드 사용법 브레드보드의 사용법을 숙지하고 소자를 통해 기본 논리게이트의 작동을 확인할 수 있다. 2. 논리게이트 ED-1000B + Breadboard를 이용하여 7segment의 좌측과 우측으로 각각 나뉘어 output값을 출력하는 실험을 진행하였다. Boolean Algebra의 기본 논리 연산인 AND, OR, NOT 게이트의 동작을 확인하였고, 범용 게이트인 NAND, NOR 게이트의 특성도 살펴보았다. 3. 논리회로 설계 XOR, XNOR 게이트와 드모르간의 법칙을 통해 논리회로 설계의 기본 원리를 이해할 수 ...2025.05.01
-
아날로그 및 디지털회로설계실습 7장 결과보고서2025.01.041. 논리 게이트 구현 및 동작 실험을 통해 AND, OR, NOT 게이트를 사용하여 NAND, NOR, XOR 게이트의 진리표와 등가회로를 작성하고 입출력 전압을 측정하였다. NAND 게이트만을 사용하여 AND, OR, NOT 게이트의 등가회로를 구성하였으며, 3입력 NAND 게이트의 등가회로도 구현하였다. 2. 게이트 소자의 시간 지연 특성 AND 게이트와 OR 게이트를 여러 개 직렬로 연결하고 오실로스코프로 입출력 신호를 측정하여 시간 지연을 확인하였다. AND 게이트의 경우 한 stage당 rise time delay 5.5...2025.01.04
-
아날로그 및 디지털 회로 설계 실습 결과보고서7 논리함수와 게이트2025.05.151. 논리 게이트 이번 실습에서는 기본적인 AND, OR, NOT 게이트를 이용하여 NAND, NOR, XOR 게이트를 구성하고, 진리표의 결과를 확인하였습니다. 또한 NAND와 NOT 게이트만을 이용하여 AND, OR, NOT 게이트 등의 여러 종류의 게이트를 등가적으로 구성하는 과정도 포함되어 있었습니다. 이를 통해 Digital 회로의 가장 기본적인 게이트의 특성을 이해할 수 있었습니다. 2. 게이트 지연 시간 측정 AND 게이트와 OR 게이트를 각각 여러 개 직렬로 연결하고 오실로스코프의 2개 채널에 입출력을 연결한 다음, ...2025.05.15
-
아날로그 및 디지털 회로 설계실습 결과보고서72025.01.171. 논리 게이트 회로 구현 논리 게이트 소자를 이용하여 NAND, NOR, XOR 게이트 회로를 구현하고 진리표와 실험 결과를 비교하였다. NAND 게이트만을 사용하여 AND, OR, NOT 게이트의 등가회로를 구성할 수 있음을 확인하였다. 또한 NAND, NOT 게이트를 사용하여 3입력 NAND 게이트의 등가회로를 구성할 수 있음을 확인하였다. 2. 게이트 회로의 시간 지연 측정 AND 게이트와 OR 게이트를 직렬로 연결하고 구형파를 입력하여 시간 지연을 측정하였다. 게이트 개수가 증가할수록 시간 지연이 길어지는 것을 확인하였다...2025.01.17
-
아날로그 및 디지털 회로 설계실습 예비보고서 11주차2025.01.171. 조합논리회로 설계 이 실습에서는 조합논리회로의 설계 방법을 이해하고, 조합논리회로의 한 예로 가산기 회로를 설계하는 것을 목적으로 합니다. 전가산기의 진리표를 작성하고, Karnaugh 맵을 이용하여 간소화된 불리언 식을 구합니다. 이를 바탕으로 2-level AND-OR(NAND-NAND) 또는 OR-AND(NOR-NOR) 로직 회로를 설계하며, XOR 게이트를 이용하여 보다 간소화된 다단계 조합 논리 회로를 설계합니다. 마지막으로 1-bit 가산기 회로를 이용하여 2-bit 가산기 회로를 구성합니다. 1. 조합논리회로 설계...2025.01.17
-
아날로그및디지털회로설계실습 (예비)설계실습 8. 래치와 플립플롭 A+2025.01.291. RS 래치 RS 래치의 특성을 분석하였습니다. NAND RS 래치와 NOR RS 래치의 진리표를 나타내고, 이론적인 상태도를 그렸습니다. PSPICE를 활용하여 진리표의 결과를 확인하였습니다. 1. RS 래치 RS 래치는 디지털 회로에서 널리 사용되는 기본적인 메모리 소자입니다. 이 소자는 두 개의 NOR 게이트로 구성되어 있으며, 하나의 입력이 1일 때 다른 입력이 0이 되면 출력이 반전되는 특성을 가지고 있습니다. 이를 통해 상태를 저장하고 유지할 수 있습니다. RS 래치는 간단한 구조와 동작 원리로 인해 플립플롭, 카운터...2025.01.29
-
전기및디지털회로실험 실험 3. 부울대수와 논리조합 예비보고서2025.05.101. 부울대수 부울대수(Boolean algebra)는 1 또는 0의 값에 대해 논리 동작을 다루는 대수입니다. 부울대수 연산자에는 논리합, 논리곱, 부정 연산자가 있습니다. 부울대수는 일반 대수와 규칙이 다르며, 관련 법칙과 정리가 있습니다. 동일 법칙, 지배 법칙, 등멱 법칙, 부정 법칙, 교환 법칙, 결합 법칙, 분배 법칙, 드 모르간 법칙, 이중 부정 법칙 등이 있습니다. 2. 드 모르간 법칙 드모르강의 정리는 변수의 합이나 곱의 형태를 서로 바꾸어가며 식을 단순화하는데 유용하게 사용됩니다. 드모르강의 제1법칙은 AxB의 보...2025.05.10
-
전기전자기초실험2 5주차 트랜지스터1(예비+결과레포트)2025.01.241. 트랜지스터의 종류 트랜지스터에는 BJT(Bipolar Junction Transistor)와 FET(Field Effect Transistor)가 있습니다. BJT는 전류 제어 방식으로 작동하며 NPN과 PNP 두 가지 유형이 있습니다. FET는 전압으로 제어되며 JFET(Junction FET)와 MOSFET(Metal-Oxide-Semiconductor FET) 등이 있습니다. MOSFET은 전력 제어에 유리하고 빠른 스위칭 속도로 다양한 전자기기에 활용됩니다. 2. NPN 트랜지스터와 PNP 트랜지스터의 차이 NPN 트랜...2025.01.24
-
중앙대 아날로그및디지털회로설계실습 예비보고서 9장 4bit adder 회로설계2025.05.051. 조합논리회로 조합논리회로의 한 예로 가산기 회로를 설계하는 방법을 설명합니다. 전가산기의 진리표, Karnaugh 맵을 이용한 불리언식 간략화, NAND-NAND 또는 NOR-NOR 로직 회로 설계, XOR gate를 이용한 다단계 조합 논리 회로 설계 등의 내용이 포함되어 있습니다. 2. 2Bit 가산기 회로 위에서 설계한 전가산기 회로를 연결하여 2Bit 가산기 회로를 설계하는 방법을 설명합니다. XOR gate를 이용한 전가산기 두 개를 연결하여 2Bit 가산기 회로를 구현하는 내용이 포함되어 있습니다. 1. 조합논리회로...2025.05.05