총 340개
-
[A+보장]한양대에리카A+맞은 레포트,회로이론응용및실험,RLC 공진 회로의 주파수 응답 특성2025.01.151. 회로의 주파수 응답 회로를 해석하는 데에 있어서 주파수 응답의 개념은 중요하다. 회로의 시간 응답을 측정하기 위한 실험은 회로가 어떠한 입력 신호에 따라서 시간에 대해 어떻게 변화를 하는지 측정하는 것이다. 주파수 응답도 통상 그래프로 표현되며, 가로 축은 주파수이고 단위는 rad/sec 또는 Hz이다. 오실로스코프는 시간 응답을 측정할 수 있는 장치이고, 스펙트럼 분석기는 주파수 응답을 측정할 수 있다. 2. RLC 회로의 주파수 응답 RLC 회로에 정현파를 입력하면 정상 상태에서 출력 신호는 같은 주파수의 정현파가 나오지만...2025.01.15
-
[A+] 중앙대학교 아날로그 및 디지털 회로 설계실습 예비보고서 6. 위상 제어 루프(PLL)2025.04.291. 위상 제어 루프(PLL) 위상 제어 루프는 위상 검출기(Phase Detector), 루프 필터(Loop Filter), 전압 제어 발진기(Voltage Controlled Oscillator)로 이루어져 있습니다. 전압 제어 발전기의 출력 위상을 입력 신호의 위상과 비교하여 두 입력의 위상 차이를 가지고 전압 제어 발진기를 제어하는 피드백 시스템입니다. 위상 제어 루프는 위상을 조절할 수 있다는 특징이 있으므로 주로 통신 분야에서 사용됩니다. 2. 위상 검출기 위상 검출기(Phase Detector)는 발진기의 입력과 출력 ...2025.04.29
-
실험 18_증폭기의 주파수 응답 특성 결과보고서2025.04.281. 증폭기의 주파수 응답 특성 이 실험에서는 공통 소스 증폭기의 주파수 응답 특성을 실험하여 대역폭의 개념을 이해하고, 이득과 대역폭 사이의 관계를 파악하였습니다. 트랜지스터 내부의 기생 커패시턴스로 인해 주파수에 따라 전압 이득 및 위상이 변하며, 대역폭은 증폭기의 전압 이득이 유지되는 주파수 범위를 나타냅니다. 실험을 통해 이득 대역폭의 곱이 일정한 관계가 성립함을 확인하였습니다. 2. 공통 소스 증폭기 설계 실험에서는 [실험 16]과 [실험 17]에서 구현한 공통 소스 증폭기 회로를 사용하였습니다. DC 전압 및 전압 이득이...2025.04.28
-
아주대 전자회로실험 설계3 결과보고서2025.05.091. 최대 출력전압 및 주파수 측정 최대 출력전압(Vpp)은 43.014kHz에서 2.0884Vpp로 나타났습니다. 2. 3dB 감소 주파수 측정 최대 peak 값보다 3dB 감소(0.707) 하는 주파수는 40.918kHz와 45kHz로 측정되었습니다. 3. Center frequency 및 Center frequency gain 측정 Center frequency는 43.014kHz이며 gain은 1.044로 1에 가깝게 나왔습니다. 4. 3dB bandwidth 및 20dB bandwidth 측정 3dB bandwidth는 4...2025.05.09
-
중앙대 전기회로설계실습 6차 예비보고서2025.04.271. DMM을 이용한 접지 전압 측정 DMM을 교류전압측정모드(ACV)로 세팅하고, DMM의 한 단자를 220V 교류전원 power outlet(소켓) 접지에, 나머지 단자를 또 다른 220V 교류전원 접지에 연결하여 두 콘센트 사이의 전압을 측정하는 방법을 설계하였습니다. 2. 계측기의 입력 저항 및 주파수 특성 Function Generator의 출력저항은 50Ω이며, DMM의 입력저항은 보통 10MΩ, 오실로스코프의 입력저항은 보통 1MΩ입니다. 주파수에 따른 DMM의 측정값과 오실로스코프의 최대전압 측정값의 관계를 그래프로 ...2025.04.27
-
위상 제어 루프(PLL) 설계 및 특성 분석2025.01.041. 위상 제어 루프(PLL) 위상 제어 루프는 입력 신호와 출력 신호의 위상 차이를 검출하여 이를 보정하는 피드백 회로입니다. 이 실험에서는 위상 검출기, 루프 필터, 가변 발진기로 구성된 PLL 회로를 설계하고 동작 특성을 분석하였습니다. 입력 주파수 변화에 따른 출력 주파수 범위를 측정하였고, VCO 커패시터 값 변화에 따른 동작 주파수 대역 변화를 확인하였습니다. 이를 통해 PLL 회로의 원리와 설계 방법을 이해할 수 있었습니다. 1. 위상 제어 루프(PLL) 위상 제어 루프(PLL)는 전자 회로 분야에서 매우 중요한 기술입...2025.01.04
-
아날로그 및 디지털 회로 설계실습 예비보고서 4주차2025.01.171. 전압제어 발진기 전압제어 발진기(VCO: Voltage Controlled Oscillator)를 설계하고 전압을 이용한 발진 주파수의 제어를 실험으로 확인한다. 슈미츠 회로의 특성을 실험하고, 시뮬레이션 도구를 이용하여 슈미트 트리거 회로를 설계한다. 또한 전압제어 발진기 회로를 설계하고 출력 파형을 관찰하며, 전압 변화에 따른 주파수 변화를 그래프로 나타낸다. 중심 주파수 2kHz가 되도록 회로를 설계하고, 슈미츠 회로의 저항비와 커패시터 값 변화에 따른 출력 파형 변화를 관찰한다. 1. 전압제어 발진기 전압제어 발진기(V...2025.01.17
-
응전실1_전기기기제어용발진회로_결과보고서2025.01.131. 전기기기 제어용 발진 회로 오실로스코프에 나타난 값을 보면 이론값 주파수와 큰 오차가 없는 것을 확인할 수 있다. 다만, 오실로스코프에 그려진 그래프에서 펄스의 처음 부분의 값이 약간 튀는 것을 볼 수 있는데, 이는 축전기가 충전되고 방전되는 과정에서 나타날 수 있는 오차라고 볼 수 있다. 1. 전기기기 제어용 발진 회로 전기기기 제어용 발진 회로는 전기기기의 작동을 제어하기 위한 핵심 회로 중 하나입니다. 이 회로는 전기기기의 동작 타이밍을 결정하고 제어하는 역할을 합니다. 발진 회로는 일반적으로 RC 발진기, LC 발진기,...2025.01.13
-
아날로그 및 디지털 회로 설계실습 결과보고서52025.01.171. 전압 제어 발진기 이번 실습에서는 적분기와 슈미트 회로 그리고 BJT를 이용하여 전압제어 발진기 회로를 설계하였다. Vc를 0.5V~4.5V까지 변화시키며 출력주파수를 확인하였다. 1.5V~2.5V 구간에서 포화하며 주파수가 약 17kHz로 수렴하는 것을 볼 수 있었고, 전압제어 발진기의 Gain을 구하면 2.67kHz/V임을 알 수 있었다. 1. 전압 제어 발진기 전압 제어 발진기(Voltage Controlled Oscillator, VCO)는 전압 입력에 따라 출력 주파수가 변화하는 전자 회로 장치입니다. VCO는 주파수...2025.01.17
-
전자회로(개정4판) - 생능출판, 김동식 지음 / 9장 연습문제 풀이2025.01.021. 증폭기의 주파수 응답 입력 회로, 출력 회로, 바이패스 회로의 임계주파수를 계산하고, 고주파 입력 회로와 고주파 출력 회로의 임계주파수를 구하였습니다. 또한 대역폭, 이득 대역폭 곱 등을 계산하였습니다. 2. 밀러 정리 밀러 정리를 적용하여 고주파 등가회로를 구현하고, 입력 커패시턴스를 계산하였습니다. 3. 전압이득과 전력이득 전압이득과 전력이득의 차이를 설명하고, 데시벨로 표현하는 방법을 제시하였습니다. 1. 증폭기의 주파수 응답 증폭기의 주파수 응답은 증폭기가 입력 신호의 주파수에 따라 어떻게 증폭하는지를 나타내는 중요한 ...2025.01.02
