
총 60개
-
아날로그및디지털회로설계실습 (예비)설계실습 6. 위상제어루프(PLL) A+2025.01.291. 위상제어루프(PLL) 위상 제어 루프(PLL)는 전압제어 발진기의 출력 위상을 입력신호의 위상과 비교하여 두 입력의 위상 차이를 가지고 전압제어 발진기를 제어하는 피드백 시스템입니다. 출력 신호의 위상을 입력 신호의 위상에 고정하게 되면 출력 주파수는 입력 신호의 주파수에 고정되게 됩니다. 위상제어루프는 전자공학과 통신 분야에 폭넓게 사용되고 있습니다. 2. 위상검출기 XOR을 이용한 위상 검출기는 위상차가 0~π 변할 때 Vout이 0~5V까지 증가하는 것을, π~2π로 변할 때는 5V~0V로 감소하는 것을 확인할 수 있었습...2025.01.29
-
교류및전자회로실험 실험8_공진회로 결과보고서2025.01.201. 공진 현상 실험을 통해 직렬 및 병렬 공진 현상을 확인하고, 이것이 임피던스의 주파수 특성에 미치는 영향을 살펴보았다. 주파수가 증가함에 따라 측정값과 예상값 사이의 오차가 증가하는 현상이 관찰되었는데, 이는 회로의 고주파 특성 저하 및 임피던스 변화로 인한 것으로 추정된다. 공진 주파수 근처에서는 커패시터 전압과 인덕터 전압의 상대적 크기가 변화하는 것이 확인되었고, 전원전압과 저항 전압 간의 위상 차이도 관찰되었다. 실험에서 측정된 공진도와 차단주파수는 예상값과 불일치하였는데, 이는 임피던스 변화와 장비 한계로 인한 것으로...2025.01.20
-
캐스코드 증폭기 실험 결과 보고서2025.01.021. 캐스코드 증폭기 캐스코드 증폭기는 공통 소스 증폭기에 비해 높은 전압 이득을 얻을 수 있어 많이 사용되고 있습니다. 입력 임피던스가 상대적으로 낮은 공통 게이트 증폭기를 추가로 연결하여 전류 신호를 출력하기에 유용하지만, 출력 전압 스윙이 감소하는 단점이 있어 저전압 회로에서 사용하기 어려울 수 있습니다. 캐스코드 증폭기의 출력 저항은 트랜지스터 자체의 출력 저항에 비해 증가하지만, 실험 과정에서 저항 측정이 이루어지지 않아 정확한 비교는 어렵습니다. PSpice를 통해 구한 전압 이득과 실험 결과 간 차이는 PSpice가 모...2025.01.02
-
[전자공학응용실험]10주차_6차실험_실험 17 능동 부하가 있는 공통 소오스 증폭기_예비레포트_A+2025.01.291. 능동 부하가 있는 공통 소오스 증폭기 이 실험에서는 전류원 부하를 PMOS 트랜지스터 M2를 이용하여 구현한 공통 소오스 증폭기 회로를 구성하고, 이를 바탕으로 공통 소오소 증폭기의 전압 이득을 구하고자 합니다. 입력에 따라서 M1에 흐르는 전류와 부하에 흐르는 전류가 같아지는 출력을 구할 수 있고, 이를 통해 전달 특성 곡선을 구할 수 있습니다. 1. 능동 부하가 있는 공통 소오스 증폭기 능동 부하가 있는 공통 소오스 증폭기는 전자 회로 설계에서 널리 사용되는 중요한 회로 구조입니다. 이 증폭기는 입력 신호를 증폭하여 출력 ...2025.01.29
-
아주대학교 A+전자회로실험 실험6 예비보고서2025.05.091. 삼각파 발생회로 실험 목적은 연산 증폭기를 사용한 슈미트 트리거 회로와 적분기를 연결하여 삼각파 및 구형파 발생 회로의 동작 원리를 배우고, 실제 실험을 통해 회로를 구현하여 발진 주파수 f_o를 측정하고 계산식으로 구한 값과 비교하여 이론식을 증명하는 것입니다. 삼각파 발생 회로는 슈미트 트리거 회로와 적분회로로 구성되며, 전원을 인가하면 A1의 출력 전압은 +- V_0,sat 크기의 구형파가 되고, A2는 적분 회로이자 부궤환 회로이므로 삼각파 특성을 갖게 됩니다. 이론적으로 주기는 T_0 = 4RC(R_2/R_1)이고 주...2025.05.09
-
실험 14_캐스코드 증폭기 예비 보고서2025.04.271. 캐스코드 증폭기 이 실험에서는 MOSFET을 이용한 캐스코드 증폭기의 동작 원리를 공부하고, 실험을 통하여 특성을 측정하고자 한다. 캐스코드 증폭기는 공통 소오스 증폭기보다 높은 전압 이득을 얻을 수 있어서 널리 사용되고 있다. 이 실험에서는 캐스코드 증폭기의 입력-출력 특성 곡선을 구하고, 소신호 등가 회로의 개념을 적용하여 전압 이득을 구한 후, 이를 실험에서 확인하고자 한다. 또한 증폭기의 DC 동작점을 잡아주기 위한 바이어스 회로에 대해서도 공부하고, 실험을 통하여 동작을 확인한다. 1. 캐스코드 증폭기 캐스코드 증폭기...2025.04.27
-
전기전자공학실험-전류원 및 전류 미러 회로2025.04.301. 전계효과 트랜지스터 (JFET) JFET는 전압을 증폭시키는 트랜지스터이며, 유니폴라 소자로 한 종류의 캐리어에 의해 전류가 형성된다. JFET는 BJT보다 온도적으로 더 안정되어 있어 트랜지스터의 손상 위험이 큰 직접회로에 많이 사용된다. JFET의 특성으로는 V_GS=0V, V_DS>0일 경우 n채널의 내부 전자들이 양의 전위인 드레인쪽으로 이동하여 소스방향으로 전류가 흐르며, V_GS<0V일 경우 소스쪽의 공핍영역이 커져 n채널의 전자흐름을 방해하게 된다. 2. 전류원 전류원은 부하의 조건에 상관없이 항상 일정한 전류를 ...2025.04.30
-
오실로스코프 사용법 보고서2025.01.051. 오실로스코프 오실로스코프는 전기적인 파형을 화면에 표시하는 장치로, 시간의 변화에 따라 파형의 형태와 크기가 어떻게 변화하고 있는지를 나타낸다. 이를 통해 입력신호의 시간과 전압의 크기, 발진 신호의 주파수, 입력신호에 대한 회로상의 응답 변화, 기능이 저하된 요소가 신호를 왜곡시키는 것, 직류신호와 교류신호의 양, 신호 중의 잡음과 그 신호 상에서 시간에 따른 잡음의 변화 등을 확인할 수 있다. 2. 정류기 정류기는 변압기, 다이오드, 축전기 등의 전자부품으로 구성되어 있다. 변압기는 Faraday의 전자기 유도 원리에 의해...2025.01.05
-
[레이저및광통신실험A+]LD의 특성 분석2025.05.111. LD의 전류-전압 특성 표 1은 LD 파장에 따른 값은 나타낸 것이며 파장이 증가함에 따라 가 줄어드는 것을 확인할 수 있습니다. 수식 1에 의해 파장이 증가할수록 bandgap energy는 줄어든다는 것을 알 수 있습니다. 즉, 파장이 증가하면 전자와 정공이 재결합하는 데 필요한 에너지가 줄어들기 때문에 가 줄어듭니다. LD는 도핑을 크게 하여 degenerate된 상태로 만듭니다. 불순물 원자의 농도가 증가하면 불순물 원자들 간의 거리가 줄어들어 서로 영향을 끼칩니다. 도핑 농도를 LD가 degenerate될 때까지 증가...2025.05.11
-
pspice op앰프특성실험예비레포트2025.05.091. OP 앰프 OP 앰프는 응답특성이 출력에서 입력으로 연결되는 부귀환에 의해 외부적으로 제어되는 고이득, 직결 차동 선형 증폭기입니다. OP앰프는 가산, 적분, 미분과 같은 수학적 연산을 할 수 있으며, OP앰프는 비디오, 오디오 증폭기, 발진기 등에 널리 이용되고 있습니다. 차동 증폭기와 같이 OP 앰프는 (-), (+)로 표시 되는 두 개의 입력이 있습니다. (-) 입력은 반전 입력으로서 이 단자에 가해진 신호는 출력에서 위상이 바뀌어 집니다. (+)입력은 비반전 입력으로서 이 단자에 가해진 신호는 출력에서 입력과 같은 위상...2025.05.09