총 69개
-
실험 06_공통 이미터 증폭기 결과 보고서2025.04.281. 공통 이미터 증폭기 이 실험에서는 BJT를 이용한 공통 이미터 증폭기 회로를 구성하고, 실험을 통해 그 동작을 확인하였다. 공통 이미터 증폭기는 베이스가 입력 단자, 컬렉터가 출력 단자, 이미터가 공통 단자인 증폭기이고, 높은 전압 이득을 얻을 수 있다는 장점이 있어 널리 사용되고 있다. 이 실험에서는 공통 이미터 증폭기의 입력-출력 특성 곡선을 구하고, 소신호 등가회로의 개념을 적용하여 전압 이득을 구하고, 이를 실험에서 확인하고자 하였다. 2. BJT 증폭기 BJT 증폭기의 전압 이득을 증가시키기 위해서는 컬렉터 전류를 키...2025.04.28
-
A+ 전자회로설계실습_MOSFET 소자 특성 측정2025.01.211. MOSFET 소자 특성 측정 이 프레젠테이션에서는 MOS Field-Effect Transistor(MOSFET) 소자의 특성(VT, kn, gm)을 Data Sheet를 이용하여 구하고, 설계, 구현하여 전압의 변화에 따른 전류를 측정하고, 이를 이용하여 소자의 특성을 구하는 내용을 다루고 있습니다. 주요 내용으로는 MOSFET의 특성 parameter 계산, MOSFET 회로도 구성 및 시뮬레이션, iD-vGS 특성곡선 시뮬레이션, iD-vDS 특성곡선 시뮬레이션 등이 포함되어 있습니다. 1. MOSFET 소자 특성 측정 ...2025.01.21
-
기초실험2 결과보고서2025.01.291. 저항소자 및 써미스터 소자의 특성 실험을 통해 저항소자와 써미스터 소자의 저항값을 측정하였다. 저항소자는 10 kΩ의 저항값을 갖도록 제작되어 있으며, 실제 측정값도 이와 유사하였다. 그러나 써미스터 소자의 경우 10 kΩ에서 많이 벗어난 저항값이 측정되었는데, 이는 써미스터의 온도 의존성 때문이다. 온도계로 측정한 주변 온도를 참고하면 써미스터의 저항값 변화를 이해할 수 있다. 2. 저항소자와 써미스터 소자의 전압-전류 특성 저항소자와 써미스터 소자는 동일한 10 kΩ의 저항값을 갖지만, 열을 가했을 때 전압-전류 특성이 다...2025.01.29
-
아날로그 및 디지털회로설계실습 7장 결과보고서2025.01.041. 논리 게이트 구현 및 동작 실험을 통해 AND, OR, NOT 게이트를 사용하여 NAND, NOR, XOR 게이트의 진리표와 등가회로를 작성하고 입출력 전압을 측정하였다. NAND 게이트만을 사용하여 AND, OR, NOT 게이트의 등가회로를 구성하였으며, 3입력 NAND 게이트의 등가회로도 구현하였다. 2. 게이트 소자의 시간 지연 특성 AND 게이트와 OR 게이트를 여러 개 직렬로 연결하고 오실로스코프로 입출력 신호를 측정하여 시간 지연을 확인하였다. AND 게이트의 경우 한 stage당 rise time delay 5.5...2025.01.04
-
전자회로실험 과탑 A+ 예비 보고서 (실험 17 능동 부하가 있는 공통 소오스 증폭기)2025.01.291. 능동 부하가 있는 공통 소오스 증폭기 이 실험에서는 능동 부하가 있는 공통 소오스 증폭기 회로를 구성하고, 전압 이득을 구하는 것이 목적이다. 능동 부하는 아날로그 증폭기에서 널리 사용되며, 간단한 공통 소오스 증폭기에 적용함으로써 특성을 정확하게 파악할 수 있다. 능동 부하가 있는 공통 소오스 증폭기는 일반 저항 대신 MOSFET을 부하로 사용하여 출력 임피던스를 크게 만들고, 높은 전압 이득을 제공한다. 이 회로는 고성능이 요구되는 증폭 회로에서 사용되며, 작은 입력 변화에도 큰 출력 증폭을 가능하게 하는 장점이 있다. 2...2025.01.29
-
전자공학실험 14장 캐스코드 증폭기 A+ 예비보고서2025.01.131. 캐스코드 증폭기 이 실험에서는 MOSFET을 이용한 캐스코드 증폭기의 동작 원리를 공부하고, 실험을 통하여 특성을 측정하고자 한다. 캐스코드 증폭기는 공통 소오스 증폭기보다 높은 전압 이득을 얻을 수 있어서 널리 사용되고 있다. 이 실험에서는 캐스코드 증폭기의 입력-출력 특성 곡선을 구하고, 소신호 등가회로의 개념을 적용하여 전압 이득을 구한 후, 이를 실험에서 확인하고자 한다. 2. 바이어스 회로 또한 증폭기의 DC 동작점을 잡아주기 위한 바이어스 회로에 대해서도 공부하고, 실험을 통하여 동작을 확인한다. 1. 캐스코드 증폭...2025.01.13
-
A+맞은_전기전자기초실험2_일반실험4_결과보고서_클리핑,클램핑회로,제너다이오드,제너정전압조정기2025.05.101. 클리핑 회로 클리핑 회로는 입력 신호의 일부를 제거하여 출력 신호의 진폭을 제한하는 회로입니다. 이 실험에서는 다이오드를 이용한 클리핑 회로를 구현하고, 입력 신호의 크기에 따라 출력 신호가 어떻게 변화하는지 확인하였습니다. 모의실험과 실험 결과를 비교하여 클리핑 회로의 동작을 이해할 수 있었습니다. 2. 클램핑 회로 클램핑 회로는 입력 신호의 중앙값을 이동시켜 출력 신호의 레벨을 조정하는 회로입니다. 이 실험에서는 다이오드를 이용한 정 클램핑 회로와 부 클램핑 회로를 구현하고, 입력 신호와 출력 신호의 평균값을 측정하여 클램...2025.05.10
-
울산대학교 전기전자실험 14. 전류원 및 전류 미러 회로2025.01.121. 공통 source 회로의 바이어스 공통 source 회로의 바이어스에 대해 설명하고 있습니다. Shockley 방정식을 통해 구한 해 중 하나는 V_P와 I_DSS 범위 내에 있지만 다른 하나는 이 범위 밖에 있어 타당하지 않은 값이라고 설명하고 있습니다. 2. 이론값과 측정값의 오차 이론값과 측정값 사이에 가장 큰 오차가 발생한 이유는 이전 실험에서 사용한 JFET의 I_DSS가 8mA로 측정되어 이번 실험에서 이론값을 8mA로 두고 구했기 때문이라고 설명하고 있습니다. 3. 트랜지스터의 동작 V_DS와 V_DG의 차이를 통...2025.01.12
-
실험 22_연산 증폭기 특성 예비보고서2025.04.281. 연산 증폭기의 특성 이 실험에서는 연산 증폭기의 전압 이득, 입력 저항, 출력 저항, 대역폭, 옵셋 전압, 슬루율 등 기본적인 성능 파라미터들을 익히고 실험을 통해서 측정하여, 이를 바탕으로 연산 증폭기를 이용한 응용 회로를 설계할 수 있는 능력을 배양하고자 한다. 2. 연산 증폭기의 이득과 대역폭 연산 증폭기를 이용해서 피드백 회로를 구성하면 이득과 대역폭 사이에는 상충 관계가 성립한다. 연산 증폭기 자체의 3dB주파수를 f_1 이라고 할 때, 피드백 회로를 구성하면 (1+R_2/(R_1+R_2)A_0)f_1으로 3dB 주파...2025.04.28
-
BJT 1-Large Signal Analysis 1_결과레포트2025.01.121. BJT의 DC 특성 실험 실험을 통해 NPN BJT와 PNP BJT의 DC 특성을 확인하였다. 실험 결과, BJT의 Ic-Vce 특성이 지수함수 형태로 나타났으며, 시뮬레이션 결과와 잘 일치하는 것을 확인하였다. 또한 BJT의 베타 값을 측정한 결과, 저항 값에 따라 베타 값이 달라지는 것을 관찰하였다. 2. NPN BJT의 DC 특성 NPN BJT의 Ic-Vce 특성 실험 결과, 시뮬레이션 결과와 잘 일치하는 지수함수 형태의 특성 곡선을 얻을 수 있었다. 또한 베타 값 측정 실험에서는 저항 값에 따라 베타 값이 100에서 2...2025.01.12
