총 233개
-
기초 회로 실험 제 30장 직류 릴레이 응용 (결과레포트)2025.01.211. 릴레이 특성 이번 실험에서는 위 회로와 릴레이 중에 JQ1-12V-F Panasonic Relay를 사용하였고 전원을 인가를 했을 때 한쪽 전원은 켜지고 다름 쪽 전원은 꺼지는 지점의 pickup, dropdown 전류를 측정하여 각각 Pickup 전류의 측정값은 7.9V일 때 20.55mA, Dropdown 전류의 측정값은 2.33V일 때 6.07mA가 측정이 되었다는 것을 확인을 할 수가 있었다. 2. SPDT 릴레이 동작 표 30-2에서 스위치를 개방 회로에서 스위치 을 개방한 상태로 두었을 때 A와 B의 램프는 NO이기...2025.01.21
-
중앙대 전자회로 설계 실습 예비보고서 7_Common Emitter Amplifier의 주파수 특성2025.01.111. Common Emitter Amplifier의 주파수 특성 이전 실험의 2차 설계 결과회로에 대하여 모든 커패시터의 용량을 10uF으로 하고 CE 증폭기에 100㎑, 20mVpp 사인파를 입력하였을 때의 출력파형을 PSPICE로 Simulation하였다. 출력전압의 최대값은 152mV, 최솟값은 -137mV이다. 입력신호의 주파수가 10㎐에서 10㎒까지 변할 때 CE amplifier의 주파수 특성을 PSPICE로 simulation하여 그래프로 그렸다. 입력신호의 주파수가 10㎐에서 Unit gain frequency까지 변...2025.01.11
-
아날로그 및 디지털 회로 설계 실습 (결과) - 래치와 플립플롭2025.01.291. RS 래치 PSPICE를 사용하여 RS 래치 회로를 구현하고 동작을 확인했습니다. Clk=1일 때 S, R 입력에 따라 Q, Q'의 출력이 변화하는 것을 관찰했고, Clk=0일 때는 이전 Clk=1 상태가 유지되는 것을 확인했습니다. 실험 결과는 이론적인 동작과 일치했습니다. 2. RS 플립플롭 RS 래치 회로에 TTL 7400, 7404 소자를 추가하여 RS 플립플롭을 구현하려 했습니다. 하지만 전체 회로를 연결했을 때는 정상 동작하지 않았습니다. 다만 RS 래치 부분과 그 이전 회로 부분은 각각 정상 동작했기 때문에 회로 ...2025.01.29
-
아날로그 및 디지털 회로 설계실습 결과보고서22025.01.171. PWM 제어회로 PWM 제어회로를 구성하고 톱니파형과 출력 파형을 확인하였다. PWM 제어회로는 출력 전압과 기준 전압을 비교하여 생긴 오차를 오차 증폭기로 증폭하고, 이 증폭된 전압은 비교기에서 톱니파와 비교되어 오차에 상응한 구형파 펄스를 생성한다. 오실로스코프를 통해 톱니파형과 이에 대한 구형파를 관찰할 수 있었다. 2. Buck Converter Buck Converter 회로를 구성하고 입력 전압을 변경하며 출력 전압을 확인하였다. 하지만 이상적인 출력 전압이 나오지 않았는데, 그 이유로는 가변저항 값의 부정확성, 소...2025.01.17
-
홍익대학교 집적회로 최종 프로젝트2025.05.151. 1비트 전가산기 논리회로 분석 및 변환 NAND 게이트, NOR 게이트, 인버터만 사용할 수 있는 Microwind 프로그램의 특성상 회로도를 NAND 게이트, NOR 게이트, 인버터로 구성된 회로도로 변경하였다. Cout을 구성하는 2개의 AND 게이트와 1개의 OR 게이트를 3개의 NAND 게이트로 변경하였고, XOR 게이트를 2개의 NAND 게이트, 1개의 NOR 게이트, 2개의 인버터로 변경하였다. 최종적으로 7개의 NAND 게이트, 4개의 인버터, 2개의 NOR 게이트로 구성된 1비트 전가산기 회로를 설계하였다. 2....2025.05.15
-
A+받은 BJT(바이폴라 정션 트랜지스터) 결과레포트2025.05.101. NPN 트랜지스터 실험 NPN 트랜지스터의 동작을 살펴보았다. 실험 회로를 구성하고 가변저항을 조정하여 트랜지스터의 각 단자에 인가된 전압 및 전류를 확인하였다. Emitter-Base 사이의 전압이 이상적인 도통전압 0.7V와 다른 이유를 실제 NP 다이오드의 V-I 곡선을 통해 설명하였다. Emitter에 흐르는 전류와 Base, Collector로 나뉘는 전류를 측정하여 전류 이득을 계산하였다. 가변저항 값을 변경하여 Emitter 전류의 변화에 따른 전류 이득의 변화를 확인하였다. 또한 Emitter 전압의 극성을 반대...2025.05.10
-
전기회로설계실습 3. 분압기(Voltage Divider) 설계2025.01.211. 분압기(Voltage Divider) 설계 이 실습의 목적은 부하효과(Loading Effect)를 고려한 분압기(Voltage Divider)를 설계, 제작하고 설계와 실험값을 비교, 분석하는 것입니다. 분압기 회로를 설계하고 부하 저항을 고려하여 전압과 전류를 계산하였습니다. 또한 부하가 연결되었을 때와 연결되지 않았을 때의 전압과 전류 변화를 분석하였습니다. 2. 부하효과(Loading Effect) 부하효과는 회로에 부하가 연결되면 회로의 전압과 전류가 변화하는 현상을 말합니다. 이 실습에서는 부하로 IC 칩을 연결하였...2025.01.21
-
홍익대학교 전자회로2 Term project OPAMP 설계2025.05.151. 전자회로 설계 이 프로젝트에서는 주어진 샘플 값을 바탕으로 기본적인 특성을 도출하고, 이를 토대로 OPAMP 회로를 단계적으로 설계하고 최적화하는 과정을 다루고 있습니다. 주요 내용으로는 트랜지스터 사이즈 조정, 바이어스 전류 및 저항/커패시터 값 변경을 통한 이득, 대역폭, 전력 소비, 입력 오프셋 전압, 위상 여유 등의 조건 만족을 위한 회로 설계 과정이 포함되어 있습니다. 1. 전자회로 설계 전자회로 설계는 전자 기기와 시스템을 구현하는 데 있어 매우 중요한 역할을 합니다. 회로 설계 과정에서는 회로의 기능, 성능, 효율...2025.05.15
-
A+ 연세대학교 기초아날로그실험 7주차 결과레포트2025.05.101. Passive LPF Design 실험 1에서는 Passive LPF 회로를 구성하고 cut off frequency가 4kHz가 되도록 인덕터와 축전기의 값을 조절하는 실험을 진행했습니다. 실험 결과 cut off frequency는 4.049kHz로 이론값과 약 1.23%의 오차가 있었습니다. 이는 실제 사용한 소자 값이 이론값과 달랐기 때문입니다. Bode plot 분석을 통해 LPF의 특성을 확인할 수 있었습니다. 2. Active BRF Design 실험 2에서는 Active BRF 회로를 구성하고 Notch Freq...2025.05.10
-
디지털공학개론 ) 1. JK 플립플롭을 이용하여 3비트 2진 카운터를 설계하는 과정을 나타내시오. 2. T 플립플롭을 이용하여 3비트 2진 카운터를 설계하는 과정을 나타내시오.2025.04.281. 플립플롭 플립플롭은 클럭 입력을 가지는 2진 기억소자로서 쌍안정 회로라고 불리기도 한다. 즉 이는 클럭 입력이 존재하는 동기식 순서논리회로의 기본적인 소자이다. 이 플립플롭은 '클럭' 입력과 '래치' 소자로서 이루어져 있다. 플립플롭은 비트 기억을 위해 순서논리회로에서 사용되는 요소로서 역할하고 있다. SR 플립플롭, JK플립플롭, T 플립플롭, D 플립플롭 등이 존재하고, 이중 JK플립플롭이 가장 많이 사용된다. 2. JK 플립플롭 JK플립플롭은 SR 플립플롭을 보완한 것으로 SR 플립플롭은 입력이 모두 1인 상태에서 부정을...2025.04.28
