
총 680개
-
A+ 전자회로설계실습_피드백 증폭기 (Feedback Amplifier)2025.01.211. Series-Shunt 피드백 증폭기 Series-Shunt 피드백 증폭기는 입력이 전압이고 출력도 전압인 구조입니다. 시뮬레이션을 통해 입력 전압을 0V에서 6V까지 변화시켰을 때 출력 전압의 변화를 관찰할 수 있습니다. 입력 저항과 출력 저항을 각각 1kΩ과 100Ω으로 변경하여 시뮬레이션을 반복하면 출력 전압의 변화 양상이 달라짐을 확인할 수 있습니다. 이를 통해 피드백 증폭기의 특성을 이해할 수 있습니다. 2. Series-Series 피드백 증폭기 Series-Series 피드백 증폭기는 입력이 전압이고 출력이 전류인...2025.01.21
-
전자회로실험 과탑 A+ 결과 보고서 (실험 8 공통 베이스 증폭기)2025.01.291. 공통 베이스 증폭기 공통 베이스 증폭기 회로는 베이스를 공통 단자로 사용하는 트랜지스터 증폭기 회로로, 주로 고주파 증폭기로 사용된다. 이 회로에서 입력 신호는 이미터에 인가되며, 출력 신호는 컬렉터에서 얻어진다. 베이스는 고정된 전압을 유지하며 입력과 출력 사이에서 공통 노드로 동작한다. 공통 베이스 증폭기는 전류 증폭보다는 전압 증폭이 필요한 경우에 유용하며, 고주파 응답이 우수한 장점이 있다. 2. 공통 베이스 증폭기의 특성 공통 베이스 증폭기의 주요 특성은 다음과 같다: 1) 전류 이득은 1에 가깝다. 2) 전압 이득은...2025.01.29
-
전자회로(개정4판) - 생능출판, 김동식 지음 / 8장 연습문제 풀이2025.01.021. 공통소스 JFET 증폭기의 전압이득 공통소스 JFET 증폭기의 전압이득을 계산하기 위해 먼저 트랜스컨덕턴스 gm을 계산하고, 이를 이용하여 출력전압을 구한다. 출력전압은 입력전압에 비해 위상이 반전된다. 2. 공통 드레인 JFET 증폭기의 전압이득 공통 드레인 JFET 증폭기의 전압이득을 구하기 위해 교류소스저항 rs를 계산하고, 이를 이용하여 출력전압을 구한다. 출력전압은 입력전압과 동상이다. 3. 공통소스 MOSFET 교류증폭기의 전압이득 공통소스 MOSFET 교류증폭기의 전압이득을 구하기 위해 먼저 트랜스컨덕턴스 gm을 ...2025.01.02
-
실험 23_연산 증폭기 응용 회로1 결과보고서2025.04.281. 반전 증폭기 실험회로 1에서 반전 증폭기를 구성하고, R1 = 10kΩ, R2 = 20kΩ으로 설정했다. 입력 크기를 변화시키면서 출력 전압과 전압 이득을 측정했다. 그 결과 전압 이득이 음의 값으로 나왔고 절대값이 1 이상인 것을 확인했다. 이를 통해 반전 증폭기로서 잘 동작했다고 볼 수 있다. 또한 R2를 100kΩ으로 증가시키면 전압 이득도 증가하는 것을 확인했다. 2. 비반전 증폭기 실험회로 2에서 비반전 증폭기를 구성하고, R1 = 10kΩ, R2 = 20kΩ으로 설정했다. 입력 크기를 변화시키면서 출력 전압과 전압 ...2025.04.28
-
능동 부하가 있는 공통 소오스 증폭기의 특성 분석2025.01.291. 능동 부하가 있는 공통 소오스 증폭기 능동 부하가 있는 공통 소오스 증폭기 회로는 일반적인 공통 소오스 증폭기에서 저항 대신 MOSFET 소자를 부하로 사용하는 회로이다. 이를 통해 높은 출력 임피던스와 큰 전압 이득을 얻을 수 있다. 이 회로는 고성능 증폭기를 구현할 때 많이 사용된다. 능동 부하는 일반 저항보다 높은 임피던스를 제공하므로, 전압 이득이 극대화된다. 이로 인해 능동 부하 공통 소오스 증폭기는 작은 신호 입력에서도 큰 증폭이 가능하다. 2. 능동 부하의 역할 회로에서 M_2와 M_3는 능동 부하로 작동하여 출력...2025.01.29
-
전자공학실험 23장 연산 증폭기 응용 회로 1 A+ 결과보고서2025.01.151. 연산 증폭기 응용 회로 이 실험에서는 연산 증폭기를 이용한 응용 회로를 분석하고 설계할 수 있는 능력을 배양하고자 한다. 연산 증폭기를 이용하여 비반전 증폭기, 반전 증폭기, 아날로그 전원 덧셈기 등의 피드백 회로를 구성하고, 연산 증폭기의 특성이 응용 회로에 미치는 영향을 파악한다. 2. 반전 증폭기 실험회로 1에서 R1=10kΩ, R2=20kΩ일 때 입력 파형과 출력 파형을 측정하고, 전압 이득을 계산하였다. 전압 이득은 약 2[V/V]로 이상적인 반전 증폭기의 전압 이득과 동일함을 확인하였다. 또한 R1=10kΩ, R2=...2025.01.15
-
소신호 전압 증폭 회로 실험 보고서2025.01.041. 소신호 신호 소신호(미약신호)는 센서신호, 수신된 통신신호, 생체신호, 물리/화학현상 신호와 같이 크기가 거의 잡음 수준인 신호를 말한다. 이러한 소신호를 증폭하기 위해서는 입력 및 출력 임피던스 개념을 고려해야 한다. 2. 공통 이미터(Common Emitter) 증폭기 공통 이미터 증폭기는 입력신호가 베이스 단자에 인가되고 컬렉터에서 출력신호가 나오도록 구성된 회로이다. 이 회로는 이미터 단자가 접지되어 입력과 출력에 공통단자 역할을 하므로 공통 이미터 증폭기라고 부른다. 이 증폭기는 저주파 전압 증폭, RF 트랜시버, 저...2025.01.04
-
경북대학교 기초전기전자실험 OP-AMP 실험보고서 [기계공학부]2025.05.091. OP-AMP (연산 증폭기) 연산 증폭기(OP-AMP, Operational Amplifier)는 두 개의 차동 입력과, 대개 한 개의 단일 출력을 가지는 직류 연결형(DC-coupled) 고이득 전압 증폭기이다. 하나의 연산 증폭기는 그 입력단자 간의 전위차보다 대개 백배에서 수천배 큰 출력 전압을 생성한다. 연산증폭기는 다양한 종류의 전자 회로에서 중요한 구성 요소(building block)이다. 2. 반전 증폭기 반전 증폭기는 입력된 신호에 대해 정해진 증폭도로 신호가 반전되어 출력되는 증폭기이다. 음전압은 양전압으로,...2025.05.09
-
전기전자공학실험-공통 소스 트랜지스터 증폭기2025.04.301. 공통 소스 증폭기(Common Source Amplifier) 소스(Source)부분이 접지되어 입력전압과 출력전압의 기준이 되어 공통 소스 증폭기라고 불리며, 입력은 Gate, 출력은 Drain에 연결되어있다. BJT 공통 이미터 증폭기와 유사한데 게이트 방면을 통하여 들여다보는 쪽은 역방향 바이어스가 걸린 접합면이므로 입력 임피던스가 매우 크고 그로 인하여 높은 전류이득과 BJT에 비해 떨어지는 편이지만 전압이득 모두 가질 수 있다. JFET은 입력신호원의 출력 임피던스가 높은 경우에 높은 전류 이득을 얻기 위한 회로에 사...2025.04.30
-
공통 게이트 증폭기 실험 예비보고서2025.01.021. 공통 게이트 증폭기 공통 게이트 증폭기 실험을 통해 MOSFET의 동작 특성과 증폭기 회로의 특성을 분석하였습니다. 실험 절차에 따라 입력 전압, 출력 전압, 전류 등을 측정하고 MOSFET이 포화 영역에서 동작하는지 확인하였습니다. 또한 트랜스 컨덕턴스, 출력 저항 등을 구하여 소신호 등가회로를 작성하고 이론적인 전압 이득을 계산하였습니다. 마지막으로 입력 전압과 출력 전압의 크기를 측정하여 전압 이득을 구하고, 입력 및 출력 파형을 확인하였습니다. 1. 공통 게이트 증폭기 공통 게이트 증폭기는 전자 회로 설계에서 중요한 역...2025.01.02