
총 189개
-
[A+] 중앙대학교 전기회로 설계실습 예비보고서 9. LPF와 HPF 설계2025.04.291. LPF 설계 C = 10 ㎋인 커패시터와 R을 직렬 연결하여 cutoff frequency가 15.92 ㎑인 LPF를 설계하였습니다. 회로도를 그리고 R의 크기를 구하였습니다. 또한 LPF의 전달함수의 크기와 위상을 0~100㎑까지 linear(H)-log(주파수) 그래프로 그렸습니다. 입력 신호가 10 ㎑, 1 V 정현파일 때 입력 파형과 출력 파형을 그리고 출력의 크기와 입력에 대한 위상을 구하였습니다. 2. HPF 설계 L = 10 mH인 인덕터와 R을 직렬 연결하여 cutoff frequency가 15.92 ㎑인 HPF...2025.04.29
-
연산증폭기의 특성 예비보고서2025.01.061. 슬루율 슬루율은 계단 파형 전압이 인가되었을 때 출력전압의 시간에 따른 최대변화율을 나타내는 지표입니다. 슬루율이 높을수록 증폭기의 주파수 응답이 좋습니다. 실험에서는 PSPICE 시뮬레이션과 실험을 통해 uA741 연산증폭기의 슬루율을 측정하고, 데이터시트 값과 비교하였습니다. 2. 공통모드 제거비 공통모드 제거비(CMRR)는 연산증폭기 회로 설계에서 중요한 지표입니다. 입력단자에 같은 신호가 인가되는 공통모드 상황에서 증폭기의 출력전압이 0이 되어야 하지만, 실제로는 완벽하지 않기 때문에 공통모드 이득이 발생합니다. CMR...2025.01.06
-
서강대학교 23년도 마이크로프로세서응용실험 8주차 Lab08 결과레포트 (A+자료)2025.01.121. 마이크로프로세서 응용실험 이 자료는 마이크로프로세서응용실험 8주차 실험 보고서로, GPIO의 동작 모드 설정에 사용되는 레지스터의 구성과 초기화 방법, GPIO 포트 신호들을 외부소자/장치와 연결하는 방법, 그리고 Array 형태로 배열된 dot matrix, key matrix에 어떻게 access하는지 이해하고 C 프로그램으로 구현하는 내용을 다루고 있습니다. 2. GPIO 기능 설명 GPIO에 속한 pin들은 프로그램을 통해 설정(configuration)하여 다양한 형식의 입력, 출력으로 사용 가능합니다. 각 port마...2025.01.12
-
전자회로실험 과탑 A+ 예비 보고서 (실험 20 차동 증폭기 기초 실험)2025.01.291. 정전류원 회로 정전류원 회로는 일정한 전류를 제공하는 회로로, 주로 전류 제어 및 안정적인 전류 공급이 요구되는 응용에서 사용된다. 첨부된 그림의 정전류원 회로는 MOSFET 소자 M_4와 M_3를 사용한 구조로 구성되어 있다. 이 회로는 MOSFET의 전류 제어 특성과 전류 거울 원리를 사용하여 기준 전류를 설정하고, 이를 기반으로 일정한 부하 전류를 제공하는 정전류원이다. 2. 차동 증폭기 회로 차동 증폭기는 두 입력 신호의 차이를 증폭하는 회로로, 높은 입력 저항과 낮은 출력 저항을 가지며 잡음 제거와 신호 증폭에서 중요...2025.01.29
-
전자회로실험 과탑 A+ 예비 보고서 (실험 21 차동 증폭기 심화 실험)2025.01.291. 차동 증폭기 이 실험에서는 능동 부하를 사용한 차동 증폭기(differential amplifier)를 구성하여, 전압 이득과 CMRR을 측정하고자 한다. 주요 동작 원리는 입력 트랜지스터(M1, M2)가 차동 입력 신호를 증폭하고, 전류 거울(M3, M4)이 정전류원을 구성하며, 부하 트랜지스터(M5, M6)가 능동 부하로 작동하여 높은 출력 저항과 전압 이득을 제공한다. 이 회로는 높은 선형성과 잡음 억제 특성으로 고성능 아날로그 설계에서 필수적인 역할을 한다. 2. 공통 모드 제거비(CMRR) 차동 증폭기의 공통 모드 제...2025.01.29
-
실험 21_차동 증폭기 심화 실험 예비보고서2025.04.281. 차동 증폭기 이 실험에서는 능동 부하를 사용한 차동 증폭기(differential amplifier)를 구성하여, 전압 이득과 CMRR을 측정하고자 한다. 차동 증폭기는 공통 모드 제거비(CMRR)가 중요한 특성이며, 이를 위해 부하 저항과 트랜지스터의 매칭이 중요하다. 능동 부하를 사용하면 저항 부하에 비해 공정 변화에 강하고 추가 비용이 들지 않는 장점이 있다. 2. 공통 모드 제거비(CMRR) 공통 모드 제거비(CMRR)는 차동 증폭기의 중요한 특성으로, 차동 입력과 공통 모드 입력에 대한 이득 비율을 나타낸다. CMRR...2025.04.28
-
한국기술교육대학교 전자회로실습 CH8. 공통이미터회로 직류바이어스 실험보고서2025.05.051. 트랜지스터 특성곡선 이상적인 트랜지스터의 특성곡선과 실제 트랜지스터의 특성곡선을 설명하고, 트랜지스터의 사용 목적에 따른 구분을 다룹니다. 또한 특성곡선과 직류부하선의 관계를 설명하고, 직류부하선의 변화에 따른 영향을 분석합니다. 2. 트랜지스터의 동작모드 트랜지스터의 스위치 모드 동작을 설명하고, 베이스 전류에 따른 이미터-컬렉터 전압과 컬렉터 전류의 관계를 정리합니다. 또한 트랜지스터의 세 가지 동작모드(차단, 활성, 포화)를 설명합니다. 3. 실험 방법 및 결과 실험 장비 및 재료를 소개하고, 트랜지스터 특성곡선 실험 방...2025.05.05
-
[배재대] 리눅스활용 필기시험 vi 명령어 (정통과->소프트웨어)2025.05.051. vi 편집기 명령어 이 자료는 배재대학교 리눅스 활용 필기시험에 관한 것으로, vi 편집기의 주요 명령어에 대해 설명하고 있습니다. 주요 내용으로는 입력 모드와 명령 모드 전환, 파일 저장 및 종료, 라인 삭제, 커서 이동, 텍스트 편집 등 vi 편집기의 기본적인 사용법을 다루고 있습니다. 1. vi 편집기 명령어 vi 편집기는 Unix 계열 운영 체제에서 널리 사용되는 강력한 텍스트 편집기입니다. vi 편집기의 명령어는 매우 다양하고 효율적이며, 사용자가 익숙해지면 텍스트 편집 작업을 빠르고 편리하게 수행할 수 있습니다. 특...2025.05.05
-
전자공학실험 20장 연산 증폭기 심화 실험 A+ 예비보고서2025.01.131. 연산 증폭기 연산 증폭기는 아날로그 회로에서 가장 널리 사용되는 회로이다. 일반적인 연산 증폭기는 차동 입력을 받아서 단일 출력을 내보낸다. 이 실험에서는 연산 증폭기의 전압 이득, 입력 저항, 출력 저항, 대역폭, 옵셋 전압, 슬루율 등 기본적인 성능 파라미터들을 익히고 실험을 통해서 측정하여, 이를 바탕으로 연산 증폭기를 이용한 응용 회로를 설계할 수 있는 능력을 배양하고자 한다. 2. 연산 증폭기 성능 파라미터 이번 실험에서 사용하고자 하는 연산 증폭기(LM741)의 데이터시트를 보고, 전압 이득, 공통 모드 입력 전압 ...2025.01.13
-
홍익대_디지털논리회로실험_6주차 예비보고서_A+2025.01.151. ALU 74181을 이용한 이진수 덧셈 구현 ALU 74181은 총 24개의 핀을 갖고 있으며 A0~A3와 B0~B3의 입력을 받고 Cn으로 Carry in값을 조절하고 M,S0~S3로 모드를 선택하여 Cn+4로 Carry out 값을, F0~F3로 결과를 출력한다. ALU의 덧셈 기능을 이용하기 위해서는 (M,S3,S2,S1,S0,Cn)에 (0,1,0,0,1,0)을 입력해줘야한다. 예로 들어 (A3, A2, A1, A0)에 (1, 1, 1, 1)을 (B3, B2, B1, B0)에 (1, 1, 1, 0)을 입력해주면 0000(...2025.01.15