
총 31개
-
전자회로실험 과탑 A+ 예비 보고서 (실험 24 연산 증폭기 응용 회로 2)2025.01.291. 적분기 회로 적분기 회로는 입력 저항 R과 피드백 커패시터 C로 이루어진 간단한 구성입니다. 입력 신호는 R을 통해 연산 증폭기의 반전 입력(-) 단자로 들어가고, 출력은 C를 통해 피드백됩니다. 입력 신호에 의해 전류가 흐르고, 이 전류는 커패시터에 전하를 축적합니다. 커패시터 전하가 시간에 따라 누적되면서 출력 전압이 변화하며, 출력 전압은 입력 전압의 적분값에 비례합니다. 적분기 회로는 입력 신호가 일정하면 출력이 선형적으로 증가하거나 감소하며, 저주파 신호에 민감하고 고주파 신호는 감쇠됩니다. 적분기 회로는 속도에서 위...2025.01.29
-
OP-AMP를 이용한 복합 증폭 실험 결과 보고서2025.01.051. 가산 증폭 회로 가산 증폭 회로는 반전 증폭 회로의 한 종류로, 입력단자를 하나 더 추가한 회로입니다. 이 회로에서 출력전압 Vo는 입력전압 V1, V2, V3의 합에 비례하여 증가합니다. 실험을 통해 가산 증폭 회로의 동작을 확인하고, 이론값과 측정값의 오차율을 계산하였습니다. 2. OP-AMP 특성 및 활용 이번 실험에서는 OP-AMP의 다양한 증폭 기능을 확인하였습니다. 741 모델과 158 모델의 차이점을 비교하였고, 반전 증폭과 비반전 증폭 파형을 측정하였습니다. 실험 결과 OP-AMP의 특성을 잘 이해할 수 있었고,...2025.01.05
-
내가 해결하고 싶은 사회문제 찾기2025.01.191. 저출산 문제 개인적으로 반드시 해결하고 싶고, 또 해결해야 한다고 생각하는 문제는 바로 '저출산(저출생)'문제이다. 올해(2023년) 2분기의 출생아 수가 크게 줄어들면서 한국은 역대 최저치의 출산율을 또 다시 경신하였다. 합계출산율 또한 2분기 기준 0.7명까지 낮아졌다. 이로 인해 2023년 연간 합계출산율은 0.6명 대로 진입할 것으로 보인다. 정부는 저출생 문제에 대응하기 위해 지난 15년 동안 많은 예산을 쏟아부었다. 하지만 출생률은 끝없는 곤두박질을 치고 있다. 이에 윤석열 정부도 내년도 예산안에서 부모 급여의 확대...2025.01.19
-
전자회로설계실습 실습 1 결과보고서2025.01.041. Op Amp를 이용한 다양한 Amplifier 설계 전자회로설계실습 결과보고서에서는 Op Amp를 이용한 Inverting Amplifier와 Non-Inverting Amplifier의 설계 및 동작 특성을 실험적으로 확인하였다. 실험 결과, 이득이 예상값의 약 2배로 나타나는 오차가 발생했는데, 이는 전원부 설정 및 계측 장비의 오류 때문인 것으로 분석되었다. 또한 입력 전압 범위, 주파수 응답 특성 등을 확인하여 Op Amp 증폭기의 동작 원리를 이해하고자 하였다. 1. Op Amp를 이용한 다양한 Amplifier 설계...2025.01.04
-
경북대학교 기초전기전자실험 OP-AMP 실험보고서 [기계공학부]2025.05.091. OP-AMP (연산 증폭기) 연산 증폭기(OP-AMP, Operational Amplifier)는 두 개의 차동 입력과, 대개 한 개의 단일 출력을 가지는 직류 연결형(DC-coupled) 고이득 전압 증폭기이다. 하나의 연산 증폭기는 그 입력단자 간의 전위차보다 대개 백배에서 수천배 큰 출력 전압을 생성한다. 연산증폭기는 다양한 종류의 전자 회로에서 중요한 구성 요소(building block)이다. 2. 반전 증폭기 반전 증폭기는 입력된 신호에 대해 정해진 증폭도로 신호가 반전되어 출력되는 증폭기이다. 음전압은 양전압으로,...2025.05.09
-
Op Amp Digital 회로 pre/post-report2025.05.161. Op Amp (Operational Amplifier, 연산 증폭기) 연산증폭기는 두개의 입력과 한개의 출력을 가지는 직류 연결형 전압 증폭기이다. 하나의 연산 증폭기는 입력 단자간의 전위차보다 백배에서 수 천배 큰 출력 전압을 생성한다. 회로 표기 기호에는 V+: 비반전 신호 입력, V-: 반전 신호 입력, Vout:출력, Vs+:양의 전원 공급 전압, Vs-:음의 전원 공급 전압이 있다. 2. Inverting Amplifier(반전 증폭기) 반전 증폭기는 입력된 신호 대해 정해진 증폭도로 신호가 반전되어 출력되는 증폭기이...2025.05.16
-
전기전자공학실험-29&30.선형 연산 증폭기 회로 및 능동 필터 회로2025.04.301. 선형 연산 증폭기 회로 연산 증폭기는 반전 입력단자와 비반전 입력단자를 가진 이득이 매우 큰 증폭기이다. 이 증폭기는 외부에 저항을 추가하여 연산증폭기 자체의 이득보다는 훨씬 작지만 외부 저항 만에 의해 결정되는 이득이 정확한 증폭기를 만들 수 있다. 또, 각 입력신호마다 원하는 크기의 전압이득을 갖도록 하면서 이들을 합하는 회로를 만들 수도 있다. 2. 능동 필터 회로 연산 증폭기를 사용하여 저역통과, 고역통과 또는 대역통과 필터로 동작하는 능동필터회로를 제작할 수 있다. 필터동작은 주파수의 함수로 필터의 출력이 감쇄되는 것...2025.04.30
-
[회로기초실험]연산 증폭기2025.01.031. 연산 증폭기 연산 증폭기는 매우 높은 이득을 가진 직결 증폭기로, 외부 귀환을 이용하여 이득과 임피던스 특성을 제어할 수 있습니다. 연산 증폭기는 트랜지스터로 구성되어 있으며, 제조 공정에서 발생하는 오차를 조절할 수 있는 오프셋 저항을 통해 정밀한 입출력 특성을 가질 수 있습니다. 연산 증폭기는 이상적인 특성을 가정하여 회로 설계가 쉬워지며, 반전 증폭기와 같은 기본 회로를 구성할 수 있습니다. 1. 연산 증폭기 연산 증폭기(Operational Amplifier, Op-Amp)는 전자 회로에서 매우 중요한 역할을 하는 핵심...2025.01.03
-
기초실험2 결과보고서2025.01.291. 저항소자 및 써미스터 소자의 특성 실험을 통해 저항소자와 써미스터 소자의 저항값을 측정하였다. 저항소자는 10 kΩ의 저항값을 갖도록 제작되어 있으며, 실제 측정값도 이와 유사하였다. 그러나 써미스터 소자의 경우 10 kΩ에서 많이 벗어난 저항값이 측정되었는데, 이는 써미스터의 온도 의존성 때문이다. 온도계로 측정한 주변 온도를 참고하면 써미스터의 저항값 변화를 이해할 수 있다. 2. 저항소자와 써미스터 소자의 전압-전류 특성 저항소자와 써미스터 소자는 동일한 10 kΩ의 저항값을 갖지만, 열을 가했을 때 전압-전류 특성이 다...2025.01.29
-
[예비보고서] 5.전압 제어 발진기 (VCO)2025.04.251. 슈미츠 회로의 특성 본 실습에서 IC로 UA741 Op amp를 이용한다. 목적은 전압제어 발진기(VCO: Voltage Controlled Oscillator)를 설계하고 전압을 이용한 발진 주파수의 제어를 확인하는 것이다. 이 때 적분기 회로에 인가되는 전압의 크기에 따라 출력 전압이 일정한 값에 도달하는 시간이 변하는 것을 이용하여 주파수를 제어한다. Large signal voltage gain 로 주어진 UA741의 반전 및 비반전 입력 단자를 virtual short로 간주할 수 있어 일반적인 적분기 회로의 구성에 ...2025.04.25