총 216개
-
다단 증폭기 RC 결합기 실험2025.11.171. JFET (접합형 전계효과 트랜지스터) JFET는 3개의 단자를 가진 반도체로 PNP 및 NPN 트랜지스터와 달리 게이트, 드레인, 소스 단자로 구성된다. 교류 전압 이득, 입력 임피던스, 출력 임피던스 등의 특성을 가지며, 단일 트랜지스터 증폭기를 종속 연결하여 다단 증폭기를 구성할 수 있다. 2. 다단 증폭기 설계 및 특성 두 개의 JFET 트랜지스터를 RC 결합기로 연결하여 다단 증폭기를 구성한다. IDSS와 VP를 측정하여 직류 바이어스를 계산하고, 공통 소스 회로의 전압 이득을 구한다. 실험에서 VDD=+20V, RG...2025.11.17
-
기초전자실험 - 19장 공통 이미터 증폭기 설계2025.04.301. 공통 이미터 증폭기 설계 공통 이미터 증폭기를 설계, 구성하고 시험하였다. 직류 바이어스와 교류 증폭값을 계산하고 측정하였다. 설계 과정에서 트랜지스터 규격과 회로의 동작 조건을 상세히 정의하였다. 실제 회로를 구성하기 전에 컴퓨터를 이용한 설계를 수행하고 테스트하였다. 2N3904 트랜지스터를 사용하였으며, 회로는 VCC = 10V, Av = 100 (최소값), Zi = 1kΩ (최소값), Zo = 10kΩ (최대값), 교류 출력 전압 스윙 = 3Vp-p (최대값), 부하 저항 RL = 10kΩ (최소값)의 특성을 가져야 한...2025.04.30
-
A+받은 에미터 공통 증폭기회로(common emiter) 예비레포트2025.05.101. 에미터 공통 증폭기회로 실험을 통해 에미터 공통 증폭기회로의 동작을 이해하였습니다. 베이스 전류에 따른 콜렉터 전류의 변화를 측정하여 전류이득을 결정하였고, 소신호 증폭기로 사용하여 전압이득을 측정하였습니다. 또한 에미터 바이패스 커패시터가 증폭기 이득에 미치는 영향을 분석하였으며, 입력/출력 임피던스, 전력이득, 위상 변화 등을 관찰하였습니다. 2. 트랜지스터 증폭기 회로 트랜지스터의 세 가지 연결 방식(에미터 공통, 베이스 공통, 콜렉터 공통)에 대해 살펴보았습니다. 에미터 공통 증폭기는 작은 베이스 전류로 큰 콜렉터 전류...2025.05.10
-
실험 12 . B급 전력 증폭기 회로실험2025.05.111. B급 증폭기의 특성 B급 동작 트랜지스터의 특성은 컬렉터 전류가 오직 교류 사이클 중에서 180° 동안만 흐른다는 것을 의미한다. B급 동작의 이점은 트랜지스터의 전력소비를 낮추고, 전력유출을 감소시키는데 있다. 푸시-풀 회로를 사용하면 낮은 왜곡, 큰 부하전력, 높은 효율을 갖게 된다. 2. 교차왜곡(crossover distortion) B급 푸시-풀 이미터 활로워에서 입력되는 교류전압이 전위장벽을 극복할 수 있는 0.7V까지 증가해야 하므로, 반주기동안에 클리핑이 생기게 되어 신호가 왜곡된다. 이러한 크로스오버 왜곡을 제...2025.05.11
-
전기전자공학실험-공통 이미터 증폭기 설계2025.04.301. 공통 이미터 증폭기 설계 공통 이미터 증폭기 회로는 높은 전류이득을 가지며, 입력을 베이스로 인가하여 출력을 컬렉터에서 얻습니다. 출력저항 RL이 증가하면 증폭도가 증가하여 진폭도 증가합니다. 공통 이미터 증폭기 설계 시 트랜지스터의 정규 규격을 파악하고, VCC, 전압이득, 입력임피던스, 부하저항의 최소값과 출력임피던스, 교류출력전압스윙의 최대값을 정합니다. 또한 커플링/바이패스 커패시터 선정, VE 설정, Rc 값 계산, 전압 이득 확인, 입력 임피던스와 출력 임피던스 확인 등의 과정을 거칩니다. 2. 공통 이미터 증폭기 ...2025.04.30
-
Differential Amp 입력단을 포함한 다단 증폭기 설계 프로젝트2025.01.281. Differential Amp 입력단 Differential Amp 입력단은 두 개의 입력 신호를 받아 그 차이를 증폭하는 회로입니다. 이 회로는 공통 모드 잡음을 제거하고 높은 입력 임피던스를 제공하는 장점이 있습니다. 이 프로젝트에서는 Differential Amp 입력단을 포함한 2단 이상의 증폭기를 설계하는 것이 목표입니다. 2. 다단 증폭기 설계 다단 증폭기는 여러 개의 증폭 단계를 가진 회로입니다. 이 프로젝트에서는 Differential Amp 입력단을 포함한 2단 이상의 증폭기를 설계하는 것이 목표입니다. 증폭기...2025.01.28
-
전기전자공학실험-다단 증폭기 RC 결합2025.04.301. RC 결합 JFET 다단 증폭기 다단으로 연결된 증폭기의 전압이득은 서로 연결된 증폭기의 전압이득의 곱이다. RC 결합은 커패시터를 이용해 직류 성분을 차단하고 교류 성분만 전달하는 결합 방식이다. 각각의 증폭 회로에서 독자적인 바이어스 전압을 선택할 수 있으나 결합 커패시터의 리액턴스가 주파수의 영향을 받기 때문에 두 증폭기 간 교류 신호 전달이 주파수의 영향을 받아 전체 증폭 회로의 이득이 주파수에 따라 변할 수 있다. 2. BJT와 JFET의 차이점 BJT와 비교하면 FET의 종류는 더 다양하다. 모든 FET는 매우 높은...2025.04.30
-
실험 11. 공통 이미터 접지 증폭기 회로의 특성 실험2025.05.111. 공통 이미터 증폭기 회로 공통 이미터 증폭기 회로의 입력 임피던스, 출력 임피던스, 전류 이득, 전압 이득, 위상반전 특성을 이해할 수 있다. 이미터 접지 증폭기에서 교류전원 쪽에서 바라다본 저항은 이미터 다이오드와 병렬로 연결된 바이어스 저항들이며, 베이스 쪽으로 들여다본 저항은 입력 임피던스로 표시된다. 증폭기의 출력 쪽에서 발생되는 현상을 알아보기 위해 테브닌 회로를 구성하여 테브닌 전압과 테브닌 임피던스를 구할 수 있다. 2. 저항비와 전압비 공통 이미터 증폭기에서 저항비와 전압비가 같은 이유는 옴의 법칙에 의해 이미터...2025.05.11
-
전기전자공학실험-A급 및 B급 전력 증폭기2025.04.301. A급 증폭기 A급 증폭기는 정해진 작동 영역 내에서 교류 파형 전체를 증폭해야 하므로 효율이 30%이하이다. 입력신호가 증가하면, 입력전력은 변함없고, 출력전력은 증가한다. A급 증폭기는 인가된 신호와 무관하게 전압원으로부터 동일한 전력을 끌어 쓴다. 입력전력은 다음 식으로부터 계산된다. 증폭기가 공급하는 신호전력은 다음 식으로 계산 할 수 있으며, 증폭기의 효율은 이다. 전력 효율이 낮은 이유는 입력전류에 무관하게 A급 증폭기는 항상 가 항상 흐르므로 전력소비가 커 효율이 떨어지게 된다. 출력신호가 주기의 360º 전체에 걸...2025.04.30
-
교류및전자회로실험 실험8 공진회로 예비보고서2025.01.171. 공진회로 실험에서는 직렬공진과 병렬공진 현상을 실험적으로 확인하고 이것이 임피던스의 주파수특성에 어떤 영향을 미치는지를 살펴봄으로써 교류회로의 동작에 관한 이해를 심화하도록 한다. 공진회로는 인덕터와 커패시터로 구성되며, 특정 주파수에서 이들 사이의 상호작용으로 인해 공진현상이 나타난다. 공진상태에서는 회로 내에 흐르는 전류가 최대가 되며, 인덕터와 커패시터에 걸리는 전압이 전원전압보다 크게 나타날 수 있다. 공진도는 공진상태에서의 특성임피던스와 저항값의 비율로 정의되며, 이 값이 클수록 이상적인 공진상태에 가까워진다. 공진회...2025.01.17
