
총 18개
-
Human intestinal B cells in inflammatory diseases2025.05.091. B cell responses in the human gut 장 내강에서는 병원체의 침입에 대하여 능동적으로 보호하기 위해 복잡한 균형을 이루고 있다. B cell은 장에서 이러한 보호를 위한 핵심적인 세포이다. B cell의 활성과 성숙은 신체에서 가장 큰 plasma cell 집단을 생성하는 등 여러 역할을 수행한다. GALT에서 생성된 Antibody-secreting plasma cell과 전구체는 lamina propria를 확산시키기 위해 광범위하게 퍼진다. GALT에서 IgG를 발현하는 memory B cell은 ...2025.05.09
-
Detection of Antibody2025.01.211. Sandwich ELISA Sandwich ELISA 실험 기법을 이용하여 분비된 antibody를 정량 및 정성 분석한다. Simulator로 α-IgM만 있는 condition, LPS만 있는 condition, α-IgM과 α-CD40이 있는 condition, 그리고 α-IgM과 α-CD40와 IL-4이 있는 condition에서 B cell을 culture한 후, 각 condition에서 어떤 isotype의 antibody가 얼만큼 분비되었는지 분석한다. 2. Antibody Structure Antibody는 B ...2025.01.21
-
Semiconductor Device and Design - 32025.05.101. Si and Ge characteristics 실리콘(Si)과 게르마늄(Ge)은 반도체 재료로 사용되는데, 실리콘은 게르마늄보다 밴드갭이 크고(1.12eV vs 0.66eV), 최대 동작 온도가 높아(~150°C vs ~100°C) 집적회로(IC) 제작에 더 적합합니다. 또한 실리콘은 게르마늄보다 산화막 형성이 쉽고 화학적으로 안정적이며, 실리콘이 더 풍부하고 가격도 10배 정도 저렴하기 때문에 실리콘이 IC 재료로 선호되게 되었습니다. 2. N Type and P Type 반도체 물질에 불순물을 첨가하면 n형과 p형 반도체가...2025.05.10
-
물리화학실험 - The Visible Spectra of Cyanine Dyes 예비 보고서2025.05.051. Cyanine Dyes Cyanine Dyes는 일반적으로 가시광선 영역에서 흡수 스펙트럼을 가지며, 메틴 사슬의 길이에 따라 흡수 파장이 달라진다. 이번 실험에서는 Cyanine Dyes의 가시광선 영역에서의 흡수 스펙트럼을 측정하고, 'Electron-in-a-box' 모델을 이용하여 흡수 밴드의 위치를 예측하고자 한다. 2. Particle in a box Cyanine Dyes의 전자 구조는 대칭적인 Carbocyanine dyes의 π-전자의 에너지 준위를 입자라는 단순한 양자역학계의 에너지 준위로 생각할 수 있다. ...2025.05.05
-
인하대 VLSI 설계 3주차 NAND,NOR,AND,OR2025.05.031. Rule of Conduction Complements(Dual) NAND gate 회로에서 PMOS는 병렬 연결되어 두 Input 중 하나라도 0일 경우 Y 노드가 VDD와 연결되어 1이 출력되는 Pull-up network를 구성하고, NMOS는 직렬 연결되어 두 Input 모두 1일 때만 Y 노드가 GND와 연결되어 0이 출력되는 Pull-down network를 구성한다. Complementary CMOS Logic gates는 PMOS Pull-up network와 NMOS Pull-down network로 구성되며,...2025.05.03
-
[A+보장]한양대에리카A+맞은 레포트,논리회로설게및실험,Latches & Flip-Flops2025.01.151. Latches 래치는 가장 기본적인 기억장치 요소이며, 일반적으로 플립플롭은 래치로 만들어진다. 래치는 순차회로를 직접 구현하기 위한 복잡한 클로킹 방식에 사용되기도 한다. SR 래치와 D 래치에 대해 설명하고 있다. 2. Flip Flops 플립플롭은 래치와 동일한 논리 동작을 하지만, 출력의 변화 시점이 클록의 천이 순간에 동기된다. SR 플립플롭, D 플립플롭, JK 플립플롭, T 플립플롭 등 다양한 종류의 플립플롭에 대해 설명하고 있다. 3. SR Flip Flops SR 플립플롭은 입력 S와 R을 가지며, 클록 신호의...2025.01.15
-
인하대 VLSI 설계 4주차 XOR2025.05.031. XOR Gate XOR Gate는 두 입력 값이 서로 다른 경우 1을, 서로 같은 경우 0을 출력하는 gate로 배타적 논리합이라고도 한다. 이를 나타내는 진리표를 보면 입력 신호가 서로 같을 경우 0, 서로 다를 경우(배타적인 경우) 1이 출력됨을 알 수 있다. 이 진리표를 토대로 카르노맵을 그려서 입력식을 구하면 X = AB' + A'B가 나온다. 2. Transistor level layout transistor level layout을 그리는 과정을 살펴보면 NMOS network에 A와 B를 직렬 연결해 AB, A'과...2025.05.03
-
홍익대학교 집적회로설계 최종프로젝트2025.04.261. 3-stage Pseudo-Differential Ring Oscillator 프로젝트는 3-stage Pseudo-Differential Ring Oscillator와 Frequency Divider 회로를 설계하는 것이다. 먼저 PMOS와 NMOS의 크기 비율을 3:1로 설정하고, TSPC D-Flip Flop 구조를 사용하여 Frequency Divider를 구현하였다. 회로의 Capacitance 성분을 고려하여 Duty Cycle을 50%로 맞추기 위해 노력하였다. 또한 Cross Coupled Inverter를 활용...2025.04.26