
총 368개
-
아주대학교 기초전기실험 A+ 예비보고서 Ch. 6, 7, 9 (DC)2025.05.031. 병렬 저항 옴의 법칙을 적용하여 병렬회로의 총 저항을 결정하고, 각 저항이 총 저항에 미치는 상대적 영향을 확인한다. 개방 회로와 단락 회로에서의 총 저항 변화를 관찰한다. 2. 병렬 DC 회로 병렬 DC 회로에서 전압과 전류를 측정하고, 키르히호프의 전류 법칙과 전류 분배 법칙을 확인한다. 3. 직렬-병렬 DC 회로 직렬 및 병렬 회로의 이론적 분석을 실험을 통해 검증하고, 키르히호프의 전압 및 전류 법칙, 전압 및 전류 분배 법칙을 적용한다. 1. 병렬 저항 병렬 저항은 전기 회로에서 매우 중요한 개념입니다. 병렬 저항은 ...2025.05.03
-
중앙대 전기회로설계실습2. 전원의 출력저항, DMM의 입력저항 측정회로 설계 예비보고서2025.01.171. 전원의 출력저항 측정 전원의 출력저항을 측정하는 회로를 설계, 제작, 측정하여 부하효과(Loading effect)를 이해한다. 이를 위해 건전지, DC Power Supply, Digital Multimeter 등의 기본 장비와 부품을 사용한다. 2. DMM의 입력저항 측정 DMM의 입력저항을 측정하는 회로를 설계, 제작, 측정하여 부하효과(Loading effect)를 이해한다. 이를 위해 리드저항, Pushbutton switch 등의 부품과 기본 장비를 사용한다. 3. DC Power Supply 사용법 익히기 DC P...2025.01.17
-
전기회로설계실습 실습2 예비보고서2025.01.201. 건전지의 내부저항 측정 건전지의 내부저항은 매우 작은 값을 가질 것이다. 부하저항을 R_a, 건전지 내부 저항을 R_b라 하면, V_a = {R_a} over {R_a +R_b} V라 할 수 있기 때문에 R_b → 0일수록 부하전압과 실제 전압이 같아져야 한다. 회로는 건전지의 전압을 측정하고, 건전지와 10Ω 저항, 푸쉬 버튼을 직렬로 연결하고, 10Ω 저항에 DMM을 병렬로 연결하여 전압을 측정하고, 이를 이용하여 저항을 구할 수 있다. 2. 부하효과 이해 최대출력전류가 0.01A이므로 출력되는 전압이 급격히 감소할 것이다...2025.01.20
-
[중앙대학교 전기회로설계실습] A+ 예비보고서 3. 분압기(Voltage Divider) 설계2025.05.031. 분압기 설계 이 실습은 부하효과를 고려한 분압기를 설계, 제작하고, 이론 값과 실험 값을 비교 분석을 통하여 부하효과를 고려한 분압기를 설계하는데에 목적이 있습니다. 부하효과를 고려하지 않은 잘못된 설계와 부하를 고려한 설계 방법을 설명하고 있습니다. 1. 분압기 설계 분압기 설계는 전자 회로 설계에서 매우 중요한 부분입니다. 분압기는 입력 전압을 원하는 출력 전압으로 변환하는 역할을 하며, 이를 통해 다양한 전자 장치의 동작 전압을 조절할 수 있습니다. 분압기 설계 시 고려해야 할 주요 요소로는 부하 저항, 분압기 저항 값,...2025.05.03
-
중앙대 전기회로설계실습 결과보고서22025.01.171. DMM(Digital Multimeter)의 내부저항 측정 DMM은 전압, 저항, 전류를 측정할 수 있는 중요한 계측기로서 전기회로설계실습에서 가장 필수적인 장비라고 할 수 있다. 건전지나 DMM 등은 앞으로의 실험에서 많이 쓰일 것이기 때문에 이 안에 존재하는 내부저항이 회로에 어떤 영향을 미칠지 알아보는 것이 중요하다. 특히 이것의 내부저항을 측정할 줄 알고 회로를 설계하는 능력 또한 필요하다. 2. 건전지의 내부저항 측정 건전지의 내부저항을 측정하는 것은 중요하다. 좋은 건전지이거나 사용하지 않은 건전지일수록 내부저항은 ...2025.01.17
-
전자공학응용실험 7주차 5차 실험 공통 소오스 증폭기 결과 레포트2025.01.291. 다단 증폭기의 입력단과 출력단 조건 다단 증폭기의 입력단에서는 입력 임피던스가 커야 입력 전압이 많이 걸려 신호가 다음 단으로 잘 넘어간다. 출력단에서는 출력 임피던스가 부하 저항보다 매우 작아야 부하에 전압이 많이 걸리면서 출력 전압이 커지게 된다. 2. 다단 증폭기의 전압 이득 감소 이유 각 단의 출력 전압은 다음 증폭기에 연결될 때 다음 단의 저항에 의해 전압 분배가 일어나게 되어 최종 단의 전압 이득이 각 단마다 전압 분배가 된만큼 감소하여 나타나게 된다. 3. 실험 회로 변경 이유 처음 50kΩ 저항으로 진행하였을 때...2025.01.29
-
전자공학실험 17장 능동 부하가 있는 공통 소오스 증폭기 A+ 예비보고서2025.01.131. 공통 소오스 증폭기 이 실험에서는 정전류원과 전류 거울을 이용한 능동 부하(active load)가 있는 공통 소오스 증폭기(common source amplifier) 회로를 구성하고, 이를 바탕으로 공통 소오스 증폭기의 전압 이득을 구하고자 한다. 능동 부하는 아날로그 증폭기에서 널리 사용되고 있으며, 간단한 공통 소오스 증폭기에 적용함으로써 특성을 정확하게 파악할 수 있다. 2. 소신호 등가회로 공통 소오스 증폭기 회로의 저주파 대역에서의 전압 이득을 구하기 위해 소신호 등가회로를 그리면 전압 이득은 A_{V0} =-g_...2025.01.13
-
능동 부하가 있는 공통 소오스 증폭기 예비보고서2025.04.271. 공통 소오스 증폭기 이 실험에서는 능동 부하가 있는 공통 소오스 증폭기 회로를 구성하고, 전압 이득을 구하고자 한다. 능동 부하는 아날로그 증폭기에서 널리 사용되며, 간단한 공통 소오스 증폭기에 적용함으로써 특성을 정확하게 파악할 수 있다. 2. 능동 부하 능동 부하는 PMOS 트랜지스터를 이용하여 구현한다. 입력에 따라 M1에 흐르는 전류와 부하에 흐르는 전류가 같아지는 출력을 구할 수 있고, 이를 통해 전달 특성 곡선을 얻을 수 있다. 3. 소신호 등가회로 능동 부하가 있는 공통 소오스 증폭기의 저주파 대역에서의 전압 이득...2025.04.27
-
중앙대 전자회로 설계 실습 예비보고서 9_피드백 증폭기 (Feedback Amplifier)2025.01.111. Series-Shunt 피드백 회로 설계 PSPICE schematic을 그리고 입력 전압원의 값을 0V에서 +6V까지 0.1V의 증분으로 증가시킴에 따라 부하저항 양단의 출력전압이 어떻게 변하는지를 보여주는 입출력 transfer characteristic curve를 그렸습니다. 입력저항을 10kΩ, 부하저항을 100Ω으로 하고 같은 작업을 반복해서 부하저항 양단의 출력전압이 어떻게 변하는지를 보여주는 입출력 transfer characteristic curve를 그렸습니다. 두 경우의 transfer characteris...2025.01.11
-
전류원 및 전류 거울을 이용한 능동 부하 회로 구현2025.01.291. 전류원 전류원은 회로에 일정한 전류를 공급하는 역할을 한다. MOSFET 기반 전류원은 일반적으로 포화 영역에서 작동하며, 입력 전압의 변화와 관계없이 일정한 전류를 유지할 수 있다. 전류원 회로에서는 기준 저항 R_REF를 통해 기준 전류를 설정하고, 이 값이 MOSFET을 통해 고정된 전류로 공급된다. 2. 전류 거울 전류 거울은 하나의 기준 전류를 복사하여 다른 부분에 동일한 전류를 전달하는 역할을 한다. 전류 거울은 주로 두 개의 MOSFET으로 구성되며, 첫 번째 MOSFET에 흐르는 기준 전류 I_REF를 두 번째 ...2025.01.29