
총 90개
-
서강대학교 22년도 전자회로실험 2주차 결과레포트 (A+자료)2025.01.121. OP AMP 기본 원리 이번 실험은 OP AMP의 원리를 이용한 증폭기, 미분기, 적분기 등을 설계하고 동작을 확인하는 실험이었습니다. 실험 결과 이론적인 계산값과 5% 이내의 오차를 보이며 회로가 의도한 대로 동작하는 것을 확인할 수 있었습니다. 이를 통해 OP AMP를 이용해 원하는 전압이득을 가진 증폭기, 미분기, 적분기 등을 설계할 수 있다는 것을 알 수 있었습니다. 오차 요인으로는 passive 소자의 허용오차, OP AMP의 offset voltage 및 비이상적인 특성, 측정 장비의 오차, 전자파 및 물리적 접촉에...2025.01.12
-
11주차 예비보고서 8장 OP AMP를 활용한 미분기,적분기 예비 보고서2025.05.011. OP AMP를 활용한 미분기 미분기는 입력전압의 변화율에 비례하는 출력을 내며 V_out = -(Vc/t) R_f C로 표시할 수 있다. 램프파가 입력되면 램프파의 변화율인 기울기에 따른 값이 교차로 출력되어 구형파의 출력이 나올 것이다. 이때 수식에서 '-'로 인해 부호가 반대로 적용되어 나오게 된다. 2. OP AMP를 활용한 적분기 적분기는 펄스응답의 관점에서 해석해봤을 때 커패시터 양단에서 출력전압을 얻는 '직렬 RC회로'로 볼 수 있다. 이때, 커패시터의 충전과 방전속도는 시상수(τ = RC)에 의해 결정된다. 또한 ...2025.05.01
-
아주대학교 A+전자회로실험 실험3 결과보고서2025.05.091. 미분기 회로 실험 1에서는 미분기 회로의 특성을 알아보고, 회로를 구성한 후 측정한 출력 값을 이론, 시뮬레이션 값과 비교하여 입/출력 전압 관계식을 검증하였다. 실험 결과 이론, 시뮬레이션 값과 비교했을 때 오차가 3%~7%정도로 크지 않았으며, 미분기의 입출력 관계식이 V_o = -R_F C dV_i/dt와 같음을 확인할 수 있었다. 또한 미분기가 차단주파수 이상의 고주파에서 반전증폭기로 동작하는 것도 관찰할 수 있었다. 2. 반전증폭기 실험 결과에서 미분기 회로가 차단주파수 이상의 고주파에서 반전증폭기로 동작하는 것을 확...2025.05.09
-
회로이론및실험1 16장 미분기와 적분기 회로 A+ 예비보고서2025.01.131. 적분기 회로 적분기 회로는 커패시터와 연산증폭기의 성질을 이용하여 구성할 수 있다. 입력신호를 적분하여 출력신호로 나타내며, 저주파 이득을 제한하기 위해 저항 Rs를 병렬로 연결한다. 시상수 RC는 입력신호의 주기와 비슷한 값으로 결정한다. 2. 미분기 회로 미분기 회로는 적분기와 유사하게 커패시터와 연산증폭기의 성질을 이용하여 구성할 수 있다. 입력신호를 미분하여 출력신호로 나타내며, 고주파 이득이 커지는 문제를 해결하기 위해 입력신호와 커패시터 사이에 Rs를 연결한다. 3. RC 적분기 특성 RC 적분기에 구형파가 입력되면...2025.01.13
-
아날로그회로실험및설계 Op-Amp 미분기 실험 보고서2025.01.241. 연산 증폭기 연산 증폭기는 구현하는 단자가 2개의 지점에서 전류가 나오기 시작하면서 이것을 증폭으로 구현하는 소자입니다. 이미터 부분에는 들어오는 전류를 전체적으로 통제하고 이를 관리하기 효율적으로 증폭을 구현하는 것에 정의를 두고 있습니다. 컬렉터 부분은 이 전류를 모아서 회로적으로 구현이 가능하게 소자의 증폭을 전달해줍니다. 그래서 이미터 부분과 컬렉터 부분의 두 지점에서 증폭이 구현되어서 연산증폭기라고 정의를 내리는 것입니다. 2. 반전 증폭기 반전 증폭기는 출력 전압이 입력에 비례한 값에 부호는 반전되어 나타나는 회로 ...2025.01.24
-
전자전기컴퓨터설계1 결과보고서 7주차2025.05.041. 연산증폭기(OP amp) 연산증폭기(OP amp : Operational Amplifier)는 덧셈, 곱셈, 뺄셈, 나눗셈의 수학적인 연산의 기능을 수행할 수 있도록 만들어진 고 이득 직렬증폭기로, 신호처리, 컴퓨터, 통신, 신호발생장치 및 측정장치 등 다양한 종류의 전자 회로에서 중요한 구성 요소(building block)로 사용되고 있다. 이상적인 연산증폭기는 전압이득이 무한대, 입력저항이 무한대, 출력저항이 0, 주파수대역이 0~무한대이다. 연산 증폭기의 최대 장점은 외부에서의 저항, 콘덴서등의 소자로 부귀환을 걸어서 ...2025.05.04
-
[A+보고서]전자회로실험-연산증폭기(op amp)2025.01.171. 연산 증폭기 연산 증폭기(operation amplifier)는 처음에는 이름대로 증폭과 가산, 감산, 미분, 적분 등의 연산을 수행하기 위해 만들어져 아날로그 컴퓨터에 이용되던 소자이다. 연산 증폭기가 하는 일은 두 입력 V_in1, V_in2의 '차이'를 '증폭'시켜 출력으로 내보내는 것이다. 이를 식으로 나타내면 V_out=A_o(V_in1-V_in2)이다. 여기서 A_0는 전압이득, 즉 전압 증폭도이며 이 연산 증폭기가 몇 배로 증폭을 하는지 나타낸 값이다. 기본적인 연산증폭기에 출력 신호의 일부를 다시 입력으로 넣어주...2025.01.17
-
대만의 경제성장률이 6년여 만에 역성장한 이유2025.04.271. 대만의 경제성장률 하락 대만의 4분기 경제성장률이 6년여 만에 역성장을 기록하며 연간 성장률도 3% 아래로 떨어졌다. 이는 글로벌 수요 급감, 재고조정 지속, 중국 본토 코로나19 상황 악화로 인한 생산·판매 교란 등 3대 악재가 겹쳐 수출이 급감한 것이 주요 원인으로 분석된다. 2. 대만의 분기별 GDP 성장률 추이 대만의 분기별 GDP 성장률이 2016년 1분기 이후 6년여 만에 처음으로 마이너스를 기록했다. 물가를 반영한 실질소득도 코로나19 사태가 한창이던 지난해 2분기 이후 다섯 분기 만에 마이너스 전환했다. 3. 대...2025.04.27
-
A+ 연세대학교 기초아날로그실험 5주차 결과레포트2025.05.101. Inverting amplifier 실험 결과 그림1과 같이 Inverting amplifier 회로를 빵판에 구성하였다. 저항 을 사용하였으며 저항 는 47과 150k 두가지를 사용하였다. 또한 myDAQ를 이용하여 Op-amp의 전원단자 , 에 각각 15V와 -15V를 걸어주었다. 입력 전원은 진폭 0.1V (=0.2)와 주파수 1kHz의 교류 전원으로 설정하였다. 실험 결과 매우 작은 오차율이 나왔으며 입력 파형과 출력 파형이 서로 반대인 것을 확인할 수 있었다. Bode plot 분석 결과 특정 주파수보다 커지면 gai...2025.05.10
-
Floyd의 기초회로실험 9장 병렬회로2025.01.191. 병렬회로 이 실험은 병렬회로의 특성과 고장난 병렬회로에 대한 조치 방법을 이해하기 위해 설계되었습니다. 병렬 회로에서 저항이 추가될 때 합성 저항값이 어떻게 변하는지, 저항과 전류를 어떻게 계산하고 측정하는지, 그리고 고장난 병렬 회로에 대한 조치 방법을 알아보는 것이 목적입니다. 2. 저항 추가에 따른 합성저항 감소 병렬회로에서 저항이 추가될수록 전체 합성저항값이 감소하는 것을 확인할 수 있습니다. 표 9-2를 보면 R_1만 연결되었을 때의 총 저항은 3.312k OMEGA 이지만 R_2, R_3, R_4가 차례로 추가될 때...2025.01.19