
총 1,897개
-
건국대 물및실2 RLC 병렬회로 A+ 결과 레포트2025.01.211. RLC 병렬 회로 RLC 병렬 회로(14주차)결과레포트1. 실험 결과저항과 축전기와 코일로 구성된 RLC 병렬 회로의 개념을 이해하고, RLC 병렬 회로에서 공진주파수를 측정하는 실험을 진행해 보았다. 또한, 리액턴스 X에 대하여 일 때, 공진주파수 이론값은 로 계산하였다. 이때, 자기 인덕턴스L[H], 축전기C[F]이다. 2. 실험 결과 분석 실험에서 얻은 공진주파수는 이론 상의 공진주파수보다 모두 큰 값을 보이고 있다. 이러한 원인은 크게 도선이나 회로에 존재하는 저항 때문이라고 볼 수 있다. 또한, 코일 용량이 10mH일...2025.01.21
-
[A+보고서] Floyd 회로이론실험결과레포트_ 26 병렬RC2025.05.131. 병렬 RC 회로 병렬 RC 회로에서 전류 페이저와 위상 각이 주파수의 변화에 따라 어떻게 영향을 받는지 설명하였습니다. 병렬 회로에서는 모든 소자에 동일한 전압이 걸리므로 전압을 기준으로 사용하며, 각 가지의 전류(페이저)는 회로의 전압(페이저)과 비교되어 표시됩니다. 주파수가 증가하면 커패시터의 리액턴스가 감소하고 회로의 임피던스도 감소하여 전체 전류가 증가하는 것을 확인하였습니다. 2. 페이저 분석 병렬 RC 회로에서 전류 페이저를 측정하고 분석하였습니다. 저항에서는 전류와 전압이 동상이므로 전류 페이저가 x축을 따라 그려...2025.05.13
-
병렬 RC 회로의 전류 페이저 측정2025.01.021. 병렬 RC 회로 이번 실험에서는 저항과 커패시터를 병렬로 연결한 회로에서 전류 페이저를 측정하고 주파수 변화에 따른 영향을 분석하였습니다. 실험 결과, 주파수가 증가하면 커패시터의 리액턴스 값이 감소하여 회로 전체의 임피던스가 낮아지므로 전체 전류가 증가하는 것을 확인할 수 있었습니다. 하지만 전압 측정 시 오차가 있어 전류 계산값에도 오차가 발생했습니다. 전체적으로 주파수 변화에 따른 전류 페이저의 변화 양상을 잘 관찰할 수 있었습니다. 1. 병렬 RC 회로 병렬 RC 회로는 저항(R)과 축전기(C)가 병렬로 연결된 전기 회...2025.01.02
-
전기회로설계 및 실습_설계 실습1. 저항, 전압, 전류의 측정방법 설계_결과보고서2025.01.211. 저항 측정 2-wire 측정법과 4-wire 측정법을 통해 저항을 측정하는 방법을 설계하고 실습을 통해 확인했습니다. 10 kΩ 저항을 측정한 결과 2-wire 측정법에서는 0.9%의 오차가 있었지만, 4-wire 측정법에서는 1% 이하의 오차를 보였습니다. 또한 저항 값이 낮은 경우 4-wire 측정법이 더 정확한 것을 확인했습니다. 2. 전압 측정 건전지의 양단에 연결하여 전압을 측정한 결과 6.48V를 얻었고, 극성을 반대로 연결하면 -6.48V가 나왔습니다. DMM으로 측정한 전압 값은 4.504V로 오차가 0.09%였...2025.01.21
-
Floyd의 기초회로실험 11장 중첩정리2025.01.191. 중첩정리 이 실험의 목적은 중첩 정리를 이용하여 두 개 이상의 전압원을 가진 선형회로에서 전압과 전류를 계산하고 실제 측정값과 비교하여 확인하는 것이다. 실험 결과 중첩정리가 올바르게 적용되었음을 확인할 수 있었다. 회로에서 계산된 전류와 전압값이 실제 측정값과 매우 유사한 것으로 나타났다. 2. 키르히호프의 법칙 실험에서 키르히호프의 전압법칙과 전류법칙이 성립함을 확인하였다. 전압의 대수합이 0에 가까운 값으로 나왔고, 전류의 합도 0에 가까운 값으로 계산되어 키르히호프의 법칙이 성립하는 것으로 나타났다. 3. 전류와 전압 ...2025.01.19
-
직-병렬회로의 저항 결과 보고서2025.05.111. 직-병렬회로의 총 저항 계산 실험을 통해 직-병렬회로의 총 저항을 계산하는 규칙을 입증하였다. 병렬회로를 등가저항으로 대체하고 이를 직렬회로의 저항으로 구하는 방법을 확인하였다. 2. 저항 측정 시 주의사항 저항을 측정할 때는 반드시 회로에서 전원을 분리해야 한다. 그렇지 않으면 회로에 흐르는 전류가 저항계에 영향을 줄 수 있다. 또한 저항기의 한쪽 단자를 회로에서 분리해야 다른 저항의 영향을 받지 않고 정확한 값을 측정할 수 있다. 3. 직-병렬회로의 전압 분배 실험 결과 분석에서 병렬회로 내의 각 가지에 걸리는 전압이 동일...2025.05.11
-
중앙대 전기회로설계실습 결과보고서42025.01.171. Thevenin 등가회로 Thevenin 등가회로를 설계, 제작, 측정하여 원본 회로 및 이론값과 비교하였다. Thevenin 등가회로는 보다 적은 장비들로 같은 효과를 내는 회로를 구현할 수 있기 때문에 중요하다. 실험을 통해 Thevenin의 정리를 이해하고자 하였다. 원본 회로와 Thevenin 등가회로에서 측정한 전압과 전류 값을 비교하여 오차율이 비교적 작은 것을 확인하였다. 오차의 원인으로는 실제 사용된 저항 값을 반영하지 않은 점, 측정값 반올림 과정에서의 오차 등을 들 수 있다. 1. Thevenin 등가회로 T...2025.01.17
-
A+ 전자회로설계실습_Oscillator 설계2025.01.211. OP-Amp를 이용한 Oscillator 설계 이 실습에서는 OP-Amp를 이용한 Oscillator(신호발생기)를 설계하고 측정하여 positive feedback의 개념을 파악하고, 피드백 회로의 parameter 변화에 따른 신호 파형을 학습합니다. 주어진 조건에서 T1=T2=0.5ms가 되도록 Oscillator 회로를 설계하고, PSPICE 시뮬레이션을 통해 출력 전압(vo), 반전 입력 전압(v-), 비반전 입력 전압(v+)의 파형을 확인합니다. 또한 T1, T2, 문턱 전압 VTH, VTL의 값을 측정합니다. 설계...2025.01.21
-
(22년) 중앙대학교 전자전기공학부 전자회로설계실습 예비보고서 6. Common Emitter Amplifer 설계2025.04.301. Common Emitter Amplifier 설계 이 문서는 중앙대학교 전자전기공학부의 전자회로설계실습 예비보고서 6번 과제인 Common Emitter Amplifier 설계에 대한 내용을 다루고 있습니다. 이 과제의 목적은 NPN BJT를 사용하여 입력저항 50Ω, 부하저항 5kΩ, 전원전압 12V인 경우에 증폭기 이득이 -100V/V인 Common Emitter Amplifier를 설계, 구현, 측정 및 평가하는 것입니다. 이를 위해 Early effect를 무시하고 이론적인 계산을 통해 emitter 저항, 바이어스 전...2025.04.30
-
연세대 23-2 기초아날로그실험 A+3주차 결과보고서2025.01.041. 디지털 멀티미터 기능 실험에서 myDAQ의 디지털 멀티미터 기능을 활용하여 각 노드에 걸리는 저항, 등가 저항, 전류 등을 측정하였습니다. 이를 통해 회로의 특성을 분석할 수 있었습니다. 2. 회로 구현 실험에서 제시된 회로도를 bread board에 구현하였습니다. myDAQ의 +15V 포트와 GROUND 포트를 bread board에 연결하고, 1kΩ 저항 6개를 사용하여 회로를 구성하였습니다. 3. 저항 측정 각 노드 사이의 저항을 측정하였습니다. 이론값과 실측값을 비교하여 회로의 특성을 분석하였습니다. 또한 등가 저항과...2025.01.04