
총 115개
-
Op Amp의 특성측정 방법 및 Integrator 설계2025.05.011. Offset Voltage Offset Voltage는 이상적인 Op Amp에서는 0V이지만 실제 Op Amp에서는 내부적으로 Offset Voltage가 존재하여 출력 전압이 0V가 되지 않는다. Offset Voltage를 측정하는 방법으로는 이상적인 Op Amp를 사용하여 Inverting Amplifier를 설계하고 출력 전압을 측정하는 방법이 있지만, 실제 Op Amp의 Open Loop Gain이 유한하기 때문에 이 방법으로는 정확한 Offset Voltage를 측정할 수 없다. 대신 Op Amp의 두 입력단자를 접...2025.05.01
-
아날로그 및 디지털 회로 설계 실습 결과보고서7 논리함수와 게이트2025.05.151. 논리 게이트 이번 실습에서는 기본적인 AND, OR, NOT 게이트를 이용하여 NAND, NOR, XOR 게이트를 구성하고, 진리표의 결과를 확인하였습니다. 또한 NAND와 NOT 게이트만을 이용하여 AND, OR, NOT 게이트 등의 여러 종류의 게이트를 등가적으로 구성하는 과정도 포함되어 있었습니다. 이를 통해 Digital 회로의 가장 기본적인 게이트의 특성을 이해할 수 있었습니다. 2. 게이트 지연 시간 측정 AND 게이트와 OR 게이트를 각각 여러 개 직렬로 연결하고 오실로스코프의 2개 채널에 입출력을 연결한 다음, ...2025.05.15
-
중앙대학교 전자회로설계실습 피드백 증폭기(Feedback Amplifier)2025.05.101. Series-Series 피드백 증폭기 이번 실험에서는 Series-Series 피드백 증폭기를 구현 및 측정하였다. 오직 입력전압의 변화로 출력 전류가 결정된다. 실험 4.2 (A)에서는 입력저항 1kΩ, (B)에서는 입력저항 10 kΩ으로 같은 입력전압을 가질 때, (A)와 (B)의 출력전압을 비교하였다. 이 같은 경우 둘의 출력전압이 같게 측정이 되었기 때문에 출력전류도 같음을 알 수 있다. 이론대로 실험 결과가 나왔음을 확인할 수 있다. 또한 LED전류가 Rf에 흐르는 전류와 같은데 입력전압을 늘릴수록 LED의 밝기가 ...2025.05.10
-
아날로그 및 디지털회로 설계 실습 실습11_카운터설계_예비보고서2025.01.211. 4진 비동기 카운터 4진 비동기 카운터에 1MHz의 구형파를 인가할 때, Q1 신호의 주파수는 0.5MHz이고 Q2 신호의 주파수는 0.25MHz입니다. 비동기식 4진 카운터에서 첫 번째 Flip Flop의 Q가 두 번째 Flip Flop으로 들어가고 Clk가 inverting되므로 입력 신호가 falling edge일 때 다음 신호가 변화합니다. 2. 8진 비동기 카운터 8진 비동기 카운터의 회로도를 그리고, CLK 입력에 버튼 스위치를 연결하여 버튼을 누를 때마다 카운트가 증가하도록 설계합니다. 또한 Q1, Q2, Q3 출...2025.01.21
-
일반물리실험2 - 수면파 실험 예비리포트2025.01.111. 빛의 회절 빛이 장애물 근처에서 회절이 일어나는 현상을 이해한다. 특히 빛의 파장과 비슷하거나 작은 크기의 틈을 통과할 때 빛이 구형으로 퍼지는 것을 설명할 수 있다. 회절 현상은 빛의 파동성을 나타내는 것이다. 2. 빛의 간섭 가까이 붙어 있는 두 개의 가느다란 틈을 통과하면 회절이 일어나고, 두 틈에서 발생한 파가 서로 간섭하여 보강 간섭과 상쇄 간섭이 일어나는 것을 설명할 수 있다. 이에 따라 스크린에 밝은 부분과 어두운 부분이 나타나는 것을 이해한다. 3. 회절 현상과 상식적 경험의 차이 우리의 상식적인 경험과 회절 현...2025.01.11
-
아날로그 및 디지털 회로 설계실습 결과보고서72025.01.171. 논리 게이트 회로 구현 논리 게이트 소자를 이용하여 NAND, NOR, XOR 게이트 회로를 구현하고 진리표와 실험 결과를 비교하였다. NAND 게이트만을 사용하여 AND, OR, NOT 게이트의 등가회로를 구성할 수 있음을 확인하였다. 또한 NAND, NOT 게이트를 사용하여 3입력 NAND 게이트의 등가회로를 구성할 수 있음을 확인하였다. 2. 게이트 회로의 시간 지연 측정 AND 게이트와 OR 게이트를 직렬로 연결하고 구형파를 입력하여 시간 지연을 측정하였다. 게이트 개수가 증가할수록 시간 지연이 길어지는 것을 확인하였다...2025.01.17
-
에너지변환실험 A+레포트_555타이머2025.01.131. 555 타이머 IC 555 타이머 IC는 복잡한 회로를 구성하는 8핀 IC 칩으로, 주기적으로 신호를 계속 준다. 555 타이머를 사용하면 회로의 안전성을 높일 수 있다. 555 타이머의 내부 회로와 비안정 멀티바이브레이터 동작 특성을 이해할 수 있다. 2. 비안정 멀티바이브레이터 555 타이머를 이용한 비안정 멀티바이브레이터 회로에서 커패시터 전압 v_c에 따라 비교기 출력과 SR 플립플롭 출력이 결정된다. 커패시터 전압이 {V_cc}/3 미만일 때 SR 출력이 Low가 되어 트랜지스터가 차단되고 커패시터가 충전을 시작한다....2025.01.13
-
Op Amp의 특성측정 방법 및 Integrator 설계 예비보고서2025.04.271. Op Amp의 Offset Voltage 측정 Op Amp의 offset 전압을 측정하기 위해 이상적인 Op Amp를 사용하여 Inverting Amplifier 회로를 설계하고, 두 입력 단자를 접지한 상태에서 출력전압을 측정하여 offset voltage를 계산하는 방법을 설명하였습니다. 또한 offset voltage의 min, typ, max 값의 의미와 offset voltage를 최소화하는 방법에 대해 기술하였습니다. 2. Op Amp의 Slew Rate 측정 Op Amp의 slew rate를 측정하는 방법으로 입력...2025.04.27
-
중앙대학교 전자회로설계실습 예비보고서22025.01.111. OP Amp의 Offset Voltage 측정 OP Amp의 offset 전압을 측정하기 위해 두 입력단자를 접지시킨 Open-Loop 회로를 설계하고, 이상적인 OP Amp와 유한한 Open-Loop Gain을 고려한 경우의 출력전압 수식을 제시하였다. 또한 Datasheet에 나타난 Offset Voltage의 Min, Typ, Max 값의 의미와 Offset Voltage 조정 방법을 설명하였다. 2. OP Amp의 Slew Rate 측정 OP Amp의 Slew Rate를 측정하기 위해 입력 주파수와 입력 전압을 낮추는 ...2025.01.11
-
연산증폭기 기본 회로 결과보고서2025.04.261. 반전증폭기 실험 1에서는 반전증폭기 회로를 구성하고 입출력 파형을 관찰하였다. 입력 전압과 출력 전압의 위상이 180도 차이나며 이득이 10배인 것을 확인하였다. 또한 3dB 주파수를 측정하는 과정에서 예비보고서와 실제 실험 결과 간 차이가 큰 것을 발견하였는데, 이는 3dB 주파수 측정 방식을 제대로 이해하지 못해 발생한 것으로 판단된다. 2. 비반전증폭기 실험 2에서는 비반전증폭기 회로를 구성하고 입출력 파형을 관찰하였다. 입력 전압과 출력 전압의 위상이 같으며 이득이 10배인 것을 확인하였다. 반전증폭기와 마찬가지로 3d...2025.04.26