
총 244개
-
홍익대학교 전자회로(2) 최종 프로젝트 보고서2025.04.261. 2-stage OP-Amp 설계 2-stage OP-Amp 회로를 설계하였으며, 모든 트랜지스터가 Saturation 영역에서 동작하도록 하였다. 또한 OP-Amp의 Small-Signal Gain이 50dB 이상, Gain*Bandwidth가 100MHz 이상, Phase Margin이 45도 이상이 되도록 설계하였다. 이를 위해 각 트랜지스터의 크기와 바이어스 전류를 조절하였으며, Compensation Capacitor를 추가하여 Phase Margin을 확보하였다. 2. Unity-gain Buffer 설계 Unity-...2025.04.26
-
[전자공학실험2] 차동 증폭기2025.04.271. MOSFET을 이용한 차동증폭기 실험을 통해 MOSFET을 이용한 차동증폭기의 동작 원리와 회로 특성을 확인하였다. 차동증폭기의 입력 전압에 따른 출력 전압 특성, 저항 값 변화에 따른 differential gain, common mode gain, CMRR 등을 측정하여 분석하였다. 또한 current mirror를 사용한 경우와 저항을 사용한 경우의 차동증폭기 성능을 비교하였다. 실험 결과를 통해 차동증폭기의 특성과 설계 시 고려해야 할 사항들을 이해할 수 있었다. 1. MOSFET을 이용한 차동증폭기 MOSFET을 이용...2025.04.27
-
전자회로설계실습 5차 예비보고서2025.05.101. BJT와 MOSFET을 이용한 구동(switch) 회로 설계 이 보고서는 BJT와 MOSFET을 사용하여 TTL 레벨의 전압(5 V)으로 동작하는 RTL switch 회로를 설계하고 구현하여 relay 또는 LED를 구동하고 그 동작을 측정 및 평가하는 것을 목적으로 합니다. 보고서에서는 BJT와 MOSFET 회로의 설계 과정과 계산, 그리고 회로 측정 방법 등을 자세히 설명하고 있습니다. 2. BJT를 이용한 LED 구동 회로 설계 보고서에서는 BJT 2N3904를 사용하여 BL-B4531(VF = 2 V, IF = 20 m...2025.05.10
-
전기회로설계실습 예비보고서72025.05.151. RC 회로의 시정수 측정 이 보고서는 RC 회로의 시정수를 측정하는 방법을 설계하는 것을 목적으로 합니다. 주요 내용은 DMM의 내부 저항 측정, RC 시정수 측정 방법 설계, 10μs의 시정수를 갖는 RC 회로 설계 및 전압 파형 예측, 오실로스코프 연결 및 설정, 그리고 RC 회로의 전압 파형 예측 등입니다. 1. RC 회로의 시정수 측정 RC 회로의 시정수 측정은 전자 회로 분석에 매우 중요한 개념입니다. 시정수는 RC 회로에서 전압이나 전류가 초기값의 약 63.2%까지 변화하는 데 걸리는 시간을 나타냅니다. 이 값은 저...2025.05.15
-
전자회로실험 과탑 A+ 결과 보고서 (실험 2 정류회로)2025.01.291. 반파 정류 회로 반파 정류 회로는 입력 교류 신호의 양의 반주기만을 이용하여 직류 성분을 출력으로 변환한다. 입력 전압 V_s의 양의 반주기 동안 다이오드 D_1이 forward biased되어 전류가 흐르고, 출력 전압 V_o가 생성된다. 반면 V_s가 음의 반주기일 때 다이오드는 reverse biased 상태가 되어 전류가 흐르지 않고 출력은 0이 된다. 2. 피크 정류 회로 피크 정류 회로는 입력 신호의 피크 값을 저장해 출력한다. 입력 전압 V_s의 양의 반주기 동안 다이오드 D_1이 forward biased되어 커...2025.01.29
-
전자회로실험 과탑 A+ 결과 보고서 (실험 21 차동 증폭기 심화 실험)2025.01.291. MOS 차동 쌍 회로 주어진 MOS 차동 쌍 회로는 정전류원을 기반으로 한 차동 증폭기로, 신호 증폭과 공통 모드 신호 제거를 위한 고급 회로 구조를 가지고 있다. 주요 동작 원리는 입력 트랜지스터, 전류 거울, 부하 트랜지스터 등으로 구성되어 있으며, 공통 모드 제거, 정전류 안정성 등의 특성을 가지고 있다. 이 회로는 고속 신호 처리, 연산 증폭기의 입력단, 데이터 변환기 등 다양한 아날로그 회로에서 사용된다. 2. 실험 절차 및 결과 실험 절차에는 증폭기 설계를 위한 동작점 결정, 입력-출력 공통 모드 전압 레벨 확인, ...2025.01.29
-
아날로그 및 디지털회로 설계 실습 실습10_7-segment Decoder 회로 설계_예비보고서2025.01.211. 7-segment와 Decoder 7-segment와 Decoder를 이해하고 관련 회로를 설계하는 것이 이 실습의 목적입니다. 7-segment 디스플레이는 숫자 0부터 9까지를 표현할 수 있는 디스플레이 장치이며, Decoder는 이진 입력 신호를 7-segment 디스플레이에 맞는 출력 신호로 변환해주는 역할을 합니다. 이 실습에서는 7-segment/Decoder 진리표를 작성하고, Karnaugh 맵을 이용하여 간소화된 불리언식을 구한 뒤, Decoder와 7-Segment를 이용한 7-Segment 구동 회로를 설계...2025.01.21
-
중앙대 전기회로설계실습 예비보고서32025.05.141. 분압기(Voltage Divider) 설계 이 보고서는 부하효과(Loading Effect)를 고려한 분압기(Voltage Divider)를 설계, 제작하고 설계와 실험값을 비교, 분석하는 것을 목적으로 합니다. 보고서에서는 부하효과를 고려하지 않은 잘못된 설계와 부하를 고려한 현실적 설계를 비교하고, 등가부하가 연결된 경우와 연결되지 않은 경우의 분압기 출력 전압과 전류를 계산하여 제시하고 있습니다. 1. 분압기(Voltage Divider) 설계 분압기는 전자 회로에서 매우 중요한 역할을 합니다. 두 개의 저항을 직렬로 연...2025.05.14
-
중앙대 전기회로설계실습 결과보고서4_Thevenin 등가회로 설계(보고서 1등)2025.05.101. Thevenin 등가회로 설계 Thevenin의 정리를 이해하고 이를 이용하여 등가회로(equivalent circut)을 설계하고, 실습을 통해 이론적으로 구성한 회로와 비교했다. 본 실습에서는 총 세 가지 비교를 한다. (1)첫째는 책에 나온 브리지회로와 실제 실습에서 구성한 브리지 회로의 비교, (2)둘째는 실제 구성한 브리지 회로와 실제 구성한 Thevenin 등가회로의 비교이다. 일단 전자의 경우 같은 회로를 구성하였기 때문에 실제로 구성한 회로와 이론적인 회로의 차이를 알기 위해 비교실습을 진행해야 하고, 이는 2....2025.05.10
-
중앙대 전기회로설계실습 예비보고서4 (보고서 1등)2025.05.101. Thevenin 등가회로 설계 이 보고서는 Thevenin 등가회로 설계에 대한 내용을 다루고 있습니다. 보고서에서는 브리지 회로의 Thevenin 등가회로를 이론 및 실험으로 구하고 비교하는 과정을 설명하고 있습니다. 구체적으로 브리지 회로에서 전압과 전류를 계산하고, Thevenin 등가회로를 이론적으로 구하는 방법, 실험적으로 구하는 방법, 그리고 부하가 포함된 Thevenin 등가회로를 구하는 방법 등을 다루고 있습니다. 1. Thevenin 등가회로 설계 Thevenin 등가회로 설계는 전기 회로 분석에 있어 매우 중...2025.05.10