
총 33개
-
전자공학실험 20장 차동 증폭기 기초 실험 A+ 예비보고서2025.01.151. 전력 증폭기 전력 증폭기(power amplifier)는 작은 입력 전력을 증폭하여 큰 출력 전력을 얻기 위해 사용되며, 동작 조건에 따라서 A, B, AB급 등으로 구분된다. 소신호 증폭기보다는 더욱 더 큰 신호 조건에서 사용되는 전력 증폭기는 시스템의 출력단으로 사용되는 경우가 많다. 이 실험에서는 BJT를 사용한 A, B, AB급 전력 증폭기의 기본 동작 원리와 전력 이득 및 효율을 살펴보고, 기본적인 측정을 통해 이를 검증하고자 한다. 2. 전류 거울 능동 부하와 전류 거울집적회로를 설계할 때 일정한 전류원(consta...2025.01.15
-
전기전자공학실험-차동 증폭기 회로2025.04.301. 차동 증폭기 회로 차동 증폭기 회로는 플러스와 마이너스 입력단자를 가진 회로이다. 두 입력에 인가된 신호에서 위상이 반대인 신호성분은 크게 증폭되지만 동상인 신호성분은 출력에서 상쇄된다. BJT 차동 증폭기 회로와 FET 차동 증폭기 회로의 특성을 이해하고, 차동 전압이득과 공통모드 이득을 계산하고 측정하였다. 또한 전류원을 가진 차동 증폭기의 DC 바이어스와 AC 동작을 분석하였다. 1. 차동 증폭기 회로 차동 증폭기 회로는 전자 회로 설계에서 매우 중요한 역할을 합니다. 이 회로는 두 개의 입력 신호 간의 차이를 증폭하여 ...2025.04.30
-
연산 증폭기와 그 응용2025.05.011. 이상적인 연산 증폭기 이상적인 연산 증폭기를 가정했을 때, 전류 측면에서는 연산증폭기 내부 저항이 무한대이므로 흘러들어가는 전류가 없다. 전압 측면에서는 offset 전압이 0이 되어 두 입력 단자의 전압이 동일하다. 따라서 출력은 V0=A(v1-v2)로 표현되며, 증폭률 A가 무한대이므로 v1=v2가 된다. 2. 가상 단락과 가상 접지 가상 단락은 두 입력 단자 사이의 전압이 0에 가까워 단락된 것처럼 보이지만, 실제로는 두 단자의 전류가 0인 특성을 말한다. 가상 접지는 반전 증폭기 구성에서 + 입력 단자가 접지와 연결되어...2025.05.01