
총 33개
-
[전자공학응용실험]13주차_9차실험_실험21 차동증폭기 심화 실험_예비레포트_A+2025.01.291. 차동 증폭기 이 실험에서는 능동 부하를 사용한 차동 증폭기를 구성하여 전압 이득과 CMRR(공통 모드 제거비)를 측정하는 것이 목적입니다. 차동 증폭기는 두 개의 입력 신호의 차이를 증폭하는 회로로, 공통 모드 신호를 제거하여 원하는 차동 신호만을 증폭할 수 있습니다. CMRR은 차동 증폭기의 성능을 나타내는 지표로, 공통 모드 신호에 대한 차동 신호의 상대적인 크기를 나타냅니다. 이 실험을 통해 차동 증폭기의 동작 원리와 성능 측정 방법을 이해할 수 있습니다. 1. 차동 증폭기 차동 증폭기는 전자 회로 설계에서 매우 중요한 ...2025.01.29
-
A+ 정보통신실험 4주차 예비보고서 - OP-AMP 연산 증폭 회로2025.01.041. 연산 증폭기 연산 증폭기는 두 입력단자에 인가된 신호의 차를 연산 증폭기의 자체 이득만큼 증폭한 후 단일 신호로 출력합니다. 이상적인 연산 증폭기는 개방루프 이득과 입력저항이 무한대, 입력 바이어스 전류와 출력저항이 0, 공통 모드 제거비가 무한대의 특성을 가집니다. 연산 증폭기에는 가상단락과 가상접지 특성이 있어 부귀환을 걸어 사용하면 선형동작 범위가 넓어집니다. 2. 반전 증폭기 반전 증폭기는 폐루프 이득의 부호가 마이너스(-)로, 입력신호와 출력신호의 위상이 반전됩니다. 반전 증폭기에 두 개 이상의 입력이 인가되면 반전 ...2025.01.04
-
연산 증폭기와 그 응용2025.05.011. 이상적인 연산 증폭기 이상적인 연산 증폭기를 가정했을 때, 전류 측면에서는 연산증폭기 내부 저항이 무한대이므로 흘러들어가는 전류가 없다. 전압 측면에서는 offset 전압이 0이 되어 두 입력 단자의 전압이 동일하다. 따라서 출력은 V0=A(v1-v2)로 표현되며, 증폭률 A가 무한대이므로 v1=v2가 된다. 2. 가상 단락과 가상 접지 가상 단락은 두 입력 단자 사이의 전압이 0에 가까워 단락된 것처럼 보이지만, 실제로는 두 단자의 전류가 0인 특성을 말한다. 가상 접지는 반전 증폭기 구성에서 + 입력 단자가 접지와 연결되어...2025.05.01
-
전자공학실험 20장 차동 증폭기 기초 실험 A+ 예비보고서2025.01.151. 전력 증폭기 전력 증폭기(power amplifier)는 작은 입력 전력을 증폭하여 큰 출력 전력을 얻기 위해 사용되며, 동작 조건에 따라서 A, B, AB급 등으로 구분된다. 소신호 증폭기보다는 더욱 더 큰 신호 조건에서 사용되는 전력 증폭기는 시스템의 출력단으로 사용되는 경우가 많다. 이 실험에서는 BJT를 사용한 A, B, AB급 전력 증폭기의 기본 동작 원리와 전력 이득 및 효율을 살펴보고, 기본적인 측정을 통해 이를 검증하고자 한다. 2. 전류 거울 능동 부하와 전류 거울집적회로를 설계할 때 일정한 전류원(consta...2025.01.15
-
전자회로실험 과탑 A+ 결과 보고서 (실험 21 차동 증폭기 심화 실험)2025.01.291. MOS 차동 쌍 회로 주어진 MOS 차동 쌍 회로는 정전류원을 기반으로 한 차동 증폭기로, 신호 증폭과 공통 모드 신호 제거를 위한 고급 회로 구조를 가지고 있다. 주요 동작 원리는 입력 트랜지스터, 전류 거울, 부하 트랜지스터 등으로 구성되어 있으며, 공통 모드 제거, 정전류 안정성 등의 특성을 가지고 있다. 이 회로는 고속 신호 처리, 연산 증폭기의 입력단, 데이터 변환기 등 다양한 아날로그 회로에서 사용된다. 2. 실험 절차 및 결과 실험 절차에는 증폭기 설계를 위한 동작점 결정, 입력-출력 공통 모드 전압 레벨 확인, ...2025.01.29
-
실험 20_차동 증폭기 기초 실험 예비보고서2025.04.281. 차동 증폭기 기초 실험 이 실험에서는 MOSFET을 사용한 차동 쌍의 동작을 위한 기본 조건을 살펴보고 기본적인 측정을 통하여 검증하고자 한다. 이를 토대로 부하 저항을 연결한 MOSFET 차동 증폭 회로를 구성하여 확인하고, 특성을 분석한다. 2. 전류 거울 능동 부하와 전류 거울은 집적회로를 설계할 때 일정한 전류원이 가장 기본적인 요소가 되는데, 전류원이 필요한 곳마다 저항을 사용하여 회로를 설계하면 신뢰성이 저항의 정확도에 따라 결정된다. 따라서 수동 부하 저항을 사용하여 집적회로를 설계하기보다는 능동 부하 회로를 이용...2025.04.28
-
전기전자공학실험-차동 증폭기 회로2025.04.301. 차동 증폭기 회로 차동 증폭기 회로는 플러스와 마이너스 입력단자를 가진 회로이다. 두 입력에 인가된 신호에서 위상이 반대인 신호성분은 크게 증폭되지만 동상인 신호성분은 출력에서 상쇄된다. BJT 차동 증폭기 회로와 FET 차동 증폭기 회로의 특성을 이해하고, 차동 전압이득과 공통모드 이득을 계산하고 측정하였다. 또한 전류원을 가진 차동 증폭기의 DC 바이어스와 AC 동작을 분석하였다. 1. 차동 증폭기 회로 차동 증폭기 회로는 전자 회로 설계에서 매우 중요한 역할을 합니다. 이 회로는 두 개의 입력 신호 간의 차이를 증폭하여 ...2025.04.30
-
실험 21_차동 증폭기 심화 실험 예비보고서2025.04.281. 차동 증폭기 이 실험에서는 능동 부하를 사용한 차동 증폭기(differential amplifier)를 구성하여, 전압 이득과 CMRR을 측정하고자 한다. 차동 증폭기는 공통 모드 제거비(CMRR)가 중요한 특성이며, 이를 위해 부하 저항과 트랜지스터의 매칭이 중요하다. 능동 부하를 사용하면 저항 부하에 비해 공정 변화에 강하고 추가 비용이 들지 않는 장점이 있다. 2. 공통 모드 제거비(CMRR) 공통 모드 제거비(CMRR)는 차동 증폭기의 중요한 특성으로, 차동 입력과 공통 모드 입력에 대한 이득 비율을 나타낸다. CMRR...2025.04.28
-
실험 21_차동 증폭기 심화 실험 결과보고서2025.04.281. 차동 증폭기 이 실험에서는 능동 부하를 사용한 차동 증폭기(differential amplifier)를 구성하여, 전압 이득과 CMRR을 측정하였다. 차동 증폭기의 공통 모드 및 차동 모드 전압 이득을 이론적으로 구하고, 이를 바탕으로 CMRR을 구한 후에 실험을 통하여 이 값들을 직접 구해보고, 이론치와 차이가 발생하는 이유를 분석하였다. 또한 차동 모드 입력 주파수를 바꾸면서 출력 전압의 크기를 측정하여 보드 선도를 그린 뒤, 차동 모드 증폭기의 주파수 특성을 파악하였다. 2. 능동 부하 트랜지스터를 이용한 능동 부하의 경...2025.04.28
-
비교기 예비보고서2025.04.271. 연산 증폭기의 기본 동작 원리 연산 증폭기는 고 이득 전압증폭기로, 두 개의 입력단자와 한 개의 출력단자를 가지고 있다. 연산 증폭기는 두 입력단자 전압 간의 차이를 증폭하는 차동증폭기로 구성되어 있다. 연산 증폭기를 사용하면 사칙연산이 가능한 회로를 구성할 수 있으므로 '연산 증폭기'라고 부른다. 또한 연산 증폭기를 사용하여 미분기 및 적분기를 구현할 수 있다. 연산 증폭기는 일반적으로 +Vcc 및 -Vcc의 두 개의 전원이 필요하지만, 단일 전원만을 요구하는 연산 증폭기도 상용화되어 있다. 2. 이상적인 연산 증폭기의 특성...2025.04.27