
총 13개
-
전압 체배기 회로의 특성 실험2025.05.111. 전압 체배기 회로 전압 체배기 회로는 입력 신호의 전압을 높이는 데 사용되는 회로입니다. 커패시터와 다이오드를 사용하여 커패시터의 충전 및 방전을 통해 높은 출력전압을 생성합니다. 2배 전압채배기에서는 2개의 커패시터와 2개의 다이오드로 구성된 배전압 회로에서 출력 전압은 입력 전압의 약 2배에서 다이오드의 순방향 전압 강하를 뺀 값이 됩니다. 3배 전압채배기와 4배 전압채배기도 각각의 3개의 커패시터,다이오드 4개의 커패시터,다이오드로 구성되어 같은 출력전압그래프를 확인할 수 있었습니다. 이를 통해 전압채배기에서 사용되는 커...2025.05.11
-
소신호 전압 증폭 회로 실험 결과보고서2025.01.041. 소신호 공통이미터 증폭기 이 실험의 목적은 소신호 공통이미터 증폭기의 특성과 동작을 살펴보고, 이득에 영향을 주는 요인을 알아보는 것입니다. 또한 입력 및 출력 신호 간의 위상차가 180°임을 확인하는 것입니다. 실험 결과, 이론값과 실험값 사이에 약간의 차이가 있었지만, 대체로 유사한 결과를 얻을 수 있었습니다. 실험 과정에서 트랜지스터의 방향, 커패시터 연결 방식 등 유의해야 할 점들을 확인할 수 있었습니다. 또한 오실로스코프로는 전류 측정이 어려워 멀티미터로 측정했지만, 예상치 못한 결과가 나와 원인을 분석해볼 필요가 있...2025.01.04
-
전기전자공학실험-전류원 및 전류 미러 회로2025.04.301. 전계효과 트랜지스터 (JFET) JFET는 전압을 증폭시키는 트랜지스터이며, 유니폴라 소자로 한 종류의 캐리어에 의해 전류가 형성된다. JFET는 BJT보다 온도적으로 더 안정되어 있어 트랜지스터의 손상 위험이 큰 직접회로에 많이 사용된다. JFET의 특성으로는 V_GS=0V, V_DS>0일 경우 n채널의 내부 전자들이 양의 전위인 드레인쪽으로 이동하여 소스방향으로 전류가 흐르며, V_GS<0V일 경우 소스쪽의 공핍영역이 커져 n채널의 전자흐름을 방해하게 된다. 2. 전류원 전류원은 부하의 조건에 상관없이 항상 일정한 전류를 ...2025.04.30