
총 53개
-
[A+] 중앙대학교 전기회로 설계실습 결과보고서 3. 분압기(Voltage Divider) 설계2025.04.291. 분압기 설계 이번 실험을 통해 분압기를 설계할 때, 부하효과를 고려하며 설계해야 한다는 것을 깨달았고, 실험예비 보고서를 작성하며 직접 계산해본 분압기 설계 과정을 통해 다른 조건을 만족하는 분압기도 설계할 수 있을 것이라는 자신감이 생겨났다. 부하효과를 고려하지 않고 분압기 회로를 설계할 경우, 부하를 연결하지 않았을 때에는 출력 전압이 2.998 [V]로 IC Chip의 정격전압 조건을 만족하였지만, 부하를 연결할 경우 기존 저항과 병렬 연결되어 합성저항으로 값이 바뀌어 1.711 [V]라는 전압이 걸리게 되어 IC Chi...2025.04.29
-
기초회로실험 KCL 실험 결과보고서2025.04.291. 직렬 회로 실험 직렬 회로 실험은 온라인으로 진행되었기 때문에 실제 실험실에서 전기 기기를 이용해 진행하지 않고 웹 시뮬레이션(falstad web simulation)을 이용하여 진행되었다. 전압과 전류 분배에 대해 알아보기 위해 서로 다른 저항 값을 가진 저항을 직렬로 연결하여 전압 값과 전류 값을 측정하고 이를 통해 저항 값을 계산해보았다. 여기서 우리는 측정기기의 한계로 인해, 즉 웹 시뮬레이션의 특성 상 소수점 3자리까지 측정값을 나타낼 수 있었고 이로 인해 계산 값 역시 소수점 3자리까지만 나타냈다. 약 0.1~0....2025.04.29
-
[A+보고서] Floyd 회로이론실험결과레포트_ 11 중첩원리2025.05.131. 중첩 원리 실험을 통해 두 개 이상의 전압 원을 가진 선형회로에 중첩정리를 적용하는 방법을 확인하였다. 두 개의 전압 원을 가진 회로를 구성하여 회로에 흐르는 전류와 전압을 구하고 측정을 통해 계산값이 맞는지 확인하였다. 실험 결과 전류분배법칙과 전압 분배법칙을 사용하여 계산한 값과 실제 측정값이 거의 일치하는 것을 확인할 수 있었다. 또한 두 개의 전원을 사용하여 전류를 중첩하면 각각 하나의 전원을 사용했을 때의 전류, 전압값의 합과 같다는 사실을 알게 되었다. 1. 중첩 원리 중첩 원리는 복잡한 시스템을 이해하고 설계하는 ...2025.05.13
-
[A+]floyd 회로이론 예비레포트_12 테브낭 정리(LTspice 시뮬레이션)2025.05.131. 테브낭 정리 테브낭 정리는 임의의 선형회로를 내부 전압원과 내부 저항으로 구성된 등가회로로 변환할 수 있는 방법을 제공합니다. 이를 통해 회로의 특성을 간단하게 분석할 수 있습니다. 이 실험에서는 테브낭 등가회로를 구하고 부하저항의 효과를 비교하여 테브낭 정리의 유용성을 확인합니다. 2. 등가회로 변환 임의의 선형회로를 테브낭 등가회로로 변환하는 과정은 다음과 같습니다. 첫째, 구하려는 단자에서 부하저항을 제거하고 개방 단자 전압을 측정합니다. 둘째, 전원 등을 내부저항으로 대체하고 개방 단자에서 바라본 저항값을 계산합니다. ...2025.05.13
-
기초 회로 실험 제 25장 테브닌 정리(예비레포트)2025.01.171. 테브닌 정리 테브닌 정리는 임의의 선형 2단자 회로에서 직렬회로인 테브닌 등가전압과 테브닌의 등가 저항으로 대체 가능하다는 정리입니다. 테브닌 등가전압은 부하 저항을 제거했을 때 양단에 걸리는 전압이고, 테브닌의 등가 저항은 전압원을 단락 시킨 상태에서 개방된 부하의 양 단자의 합성 저항값입니다. 이를 통해 복잡한 회로를 간단한 등가회로로 표현할 수 있습니다. 2. 테브닌 정리를 이용한 비평형 브리지 회로 해석 비평형 브리지 회로에서 테브닌 정리를 이용하면 등가회로를 보다 쉽게 구할 수 있습니다. 부하 저항을 제거한 상태에서의...2025.01.17
-
전기회로설계실습 2. 전원의 출력저항, DMM의 입력저항 측정회로 설계2025.01.211. 전원의 출력저항 측정 건전지의 출력저항을 측정하는 회로를 설계, 제작, 측정하고 DC Power Supply의 사용법을 익힌다. 부하효과(Loadign effect)를 이해한다. 2. DMM의 입력저항 측정 DMM의 입력저항을 측정하는 회로를 설계, 제작, 측정하고 DC Power Supply의 사용법을 익힌다. 부하효과(Loadign effect)를 이해한다. 3. 옴의 법칙 옴의 법칙을 이용하여 전원의 내부저항과 전력 소비를 계산한다. 4. 전압 분배 법칙 직렬 연결된 저항에 걸리는 전압을 전압 분배 법칙을 이용하여 계산한...2025.01.21
-
A+받은 다이오드 클램퍼 결과레포트2025.05.101. 다이오드 클램퍼 실험을 통해 다이오드 및 커패시터를 이용한 클램퍼 회로를 구성하고, 출력 파형을 관찰하였다. 양의 클램퍼 회로에서 저항값을 변화시키며 출력 파형을 관찰하였고, 시정수가 작은 경우 커패시터가 일정한 직류 전압값에 수렴하지 않고 정현파의 형태를 나타내는 것을 확인하였다. 저항값이 증가하면서 시정수가 커짐에 따라 출력 파형이 입력 전압을 기준으로 양의 반주기에서 약 1V의 DC 성분이 더해진 형태로 나타나며, 음의 반주기에서 다이오드의 도통 전압에 수렴하는 것을 확인하였다. 음의 클램퍼 회로에서는 저항값이 큰 경우에...2025.05.10
-
직-병렬회로의 저항 결과 보고서2025.05.111. 직-병렬회로의 총 저항 계산 실험을 통해 직-병렬회로의 총 저항을 계산하는 규칙을 입증하였다. 병렬회로를 등가저항으로 대체하고 이를 직렬회로의 저항으로 구하는 방법을 확인하였다. 2. 저항 측정 시 주의사항 저항을 측정할 때는 반드시 회로에서 전원을 분리해야 한다. 그렇지 않으면 회로에 흐르는 전류가 저항계에 영향을 줄 수 있다. 또한 저항기의 한쪽 단자를 회로에서 분리해야 다른 저항의 영향을 받지 않고 정확한 값을 측정할 수 있다. 3. 직-병렬회로의 전압 분배 실험 결과 분석에서 병렬회로 내의 각 가지에 걸리는 전압이 동일...2025.05.11
-
전자공학응용실험 7주차 5차 실험 공통 소오스 증폭기 결과 레포트2025.01.291. 다단 증폭기의 입력단과 출력단 조건 다단 증폭기의 입력단에서는 입력 임피던스가 커야 입력 전압이 많이 걸려 신호가 다음 단으로 잘 넘어간다. 출력단에서는 출력 임피던스가 부하 저항보다 매우 작아야 부하에 전압이 많이 걸리면서 출력 전압이 커지게 된다. 2. 다단 증폭기의 전압 이득 감소 이유 각 단의 출력 전압은 다음 증폭기에 연결될 때 다음 단의 저항에 의해 전압 분배가 일어나게 되어 최종 단의 전압 이득이 각 단마다 전압 분배가 된만큼 감소하여 나타나게 된다. 3. 실험 회로 변경 이유 처음 50kΩ 저항으로 진행하였을 때...2025.01.29
-
RLC로 이루어진 교류회로에서의 임피던스 - 일반물리실험II A+레포트2025.01.291. RLC 회로 RLC 회로는 저항 R, 솔레노이드 L, 축전기 C가 동시에 연결된 회로를 말한다. 직류 회로에서는 축전기 C가 완전히 충전되면 전류가 흐르지 않지만, 교류 회로에서는 C에 약한 저항이 생기고 L에 강한 저항이 생긴다. 이를 통해 교류 회로에서의 임피던스와 위상차를 이해할 수 있다. 2. 리액턴스와 임피던스 교류 회로에서 전압과 전류의 관계는 사인함수로 나타낼 수 있다. 이때 저항 R에 대응되는 인덕티브 리액턴스와 캐퍼시티브 리액턴스가 생기며, 이들을 합한 값이 임피던스 Z가 된다. 임피던스와 위상각을 통해 교류 ...2025.01.29