총 43개
-
캐스코드 증폭기 실험 결과 보고서2025.01.021. 캐스코드 증폭기 캐스코드 증폭기는 공통 소스 증폭기에 비해 높은 전압 이득을 얻을 수 있어 많이 사용되고 있습니다. 입력 임피던스가 상대적으로 낮은 공통 게이트 증폭기를 추가로 연결하여 전류 신호를 출력하기에 유용하지만, 출력 전압 스윙이 감소하는 단점이 있어 저전압 회로에서 사용하기 어려울 수 있습니다. 캐스코드 증폭기의 출력 저항은 트랜지스터 자체의 출력 저항에 비해 증가하지만, 실험 과정에서 저항 측정이 이루어지지 않아 정확한 비교는 어렵습니다. PSpice를 통해 구한 전압 이득과 실험 결과 간 차이는 PSpice가 모...2025.01.02
-
다단 증폭기 실험 결과 보고서2025.01.021. 다단 증폭기 실험을 통해 2단 증폭기와 3단 증폭기의 동작 특성을 확인하였습니다. 각 단의 전압 이득, 입력/출력 임피던스 등을 측정하고 분석하였습니다. 10kΩ 저항 조건에서는 예상 값과 큰 차이가 없었지만, 10Ω 저항 조건에서는 오차가 상당히 크게 나타났습니다. 이는 매우 낮은 저항 값으로 인해 커패시터로 전류가 빠져나가면서 발생한 것으로 추정됩니다. 다단 증폭기 설계 시 입력 임피던스와 출력 임피던스의 적절한 조건이 중요하며, 각 단의 전압 이득 곱보다 전체 전압 이득이 작은 이유는 소스팔로워 효과와 단 간 신호 전달 ...2025.01.02
-
전자공학응용실험 7주차 5차 실험 공통 소오스 증폭기 결과 레포트2025.01.291. 다단 증폭기의 입력단과 출력단 조건 다단 증폭기의 입력단에서는 입력 임피던스가 커야 입력 전압이 많이 걸려 신호가 다음 단으로 잘 넘어간다. 출력단에서는 출력 임피던스가 부하 저항보다 매우 작아야 부하에 전압이 많이 걸리면서 출력 전압이 커지게 된다. 2. 다단 증폭기의 전압 이득 감소 이유 각 단의 출력 전압은 다음 증폭기에 연결될 때 다음 단의 저항에 의해 전압 분배가 일어나게 되어 최종 단의 전압 이득이 각 단마다 전압 분배가 된만큼 감소하여 나타나게 된다. 3. 실험 회로 변경 이유 처음 50kΩ 저항으로 진행하였을 때...2025.01.29
-
전자공학실험 13장 공통 게이트 증폭기 A+ 예비보고서2025.01.131. 공통 게이트 증폭기 공통 게이트 증폭기는 입력 임피던스가 작아 전류를 잘 받아들이는 특성이 있다. 이 실험에서는 공통 게이트 증폭기의 동작 원리를 살펴보고, 증폭기의 전압 이득 및 특성을 실험을 통하여 확인하고자 한다. 공통 게이트 증폭기의 전압 이득은 소오스 축퇴 저항이 있는 공통 소오스 증폭기와 같고, 위상만 반대이다. 공통 게이트 증폭기의 입력 임피던스는 매우 작으며, 전압을 받아들이는 용도보다는 전류를 받아들이는 용도로 많이 사용된다. 실험을 통해 공통 게이트 증폭기의 전압 이득, 입력 임피던스, 출력 임피던스를 측정하...2025.01.13
-
실험 15_다단 증폭기 결과보고서2025.04.281. 다단 증폭기 이 실험에서는 MOSFET을 이용한 다단 증폭기를 구성하고, 그 특성을 분석하였다. 단일단 증폭기만으로는 이득이 부족하거나, 소오스 및 부하 임피던스와 증폭기 자체의 입력-출력 임피던스의 차이가 클 경우에는 일반적으로 다단 증폭기를 사용한다. 실험을 통해 다단 증폭기의 입력단과 출력단의 임피던스 조건, 전압 이득 특성 등을 확인하였다. 2. MOSFET 증폭기 이 실험에서는 MOSFET을 이용한 2단 증폭기와 3단 증폭기를 구성하고 그 특성을 분석하였다. MOSFET의 트랜스컨덕턴스와 출력 저항을 구하고, 이를 이...2025.04.28
-
전자회로실험 과탑 A+ 예비 보고서 (실험 13 공통 게이트 증폭기)2025.01.291. 공통 게이트 증폭기 공통 게이트 증폭기는 게이트 단자를 공통으로 하고, 입력 신호가 소스에, 출력 신호가 드레인에 걸리는 회로입니다. 이 회로는 주로 넓은 대역폭에서 동작하며, 전류 이득이 큰 것이 특징입니다. 입력 신호는 소스 단자에 인가되며, 드레인에서 출력 신호가 나타납니다. 게이트는 고정되어 있어, 입력 신호는 소스에서 드레인으로 흐르는 전류를 제어하게 됩니다. 입력 임피던스는 매우 낮고, 출력 임피던스는 상대적으로 높습니다. 전압 이득은 대략적으로 g_m * R_D로 나타낼 수 있으며, 공통 게이트 증폭기는 전류 이득...2025.01.29
-
전기전자공학실험-달링턴 및 캐스코드 증폭기 회로2025.04.301. 달링턴 회로 달링턴 회로는 두 개의 BJT 트랜지스터를 하나의 IC 패키지 내에 제공한다. 달링턴 회로의 베타 실효값(beta_D)은 각 트랜지스터 베타 값의 곱과 같다. 달링턴 이미터 폴로어는 일반 이미터 폴로어에 비해 높은 입력 임피던스를 가지고 있다. 달링턴 이미터 폴로어의 입력 임피던스, 출력 임피던스, 전압 이득 등을 계산하고 측정하였다. 2. 캐스코드 회로 캐스코드 회로는 Q1을 이용한 공통 이미터 증폭기가 Q2를 이용한 공통 베이스 증폭기에 직접 연결되어 있다. Q1단의 전압이득은 약 1이며, Q2단의 전압 이득은...2025.04.30
-
중앙대 전자회로설계실습 결과보고서12025.01.121. Op Amp를 이용한 Amplifier 설계 이번 설계실습에서는 Inverting Amp와 Non-Inverting Amp를 직접 설계하고, pspice로 예상한 이론값과 실습을 통해 측정한 값을 비교해 보았습니다. 실험을 통해 Inverting Amp의 gain을 10으로 설계하였고, 그에 따른 입력전압과 출력전압이 거의 일치하는 것을 확인할 수 있었습니다. 또한 주파수가 증가할수록 voltage gain이 감소하는 Low Pass Filter의 특성을 갖고 있음을 확인할 수 있었으며, 입력전압이 줄어들었을 때 출력 전압 역...2025.01.12
-
전자공학실험 6장 공통 이미터 증폭기 A+ 예비보고서2025.01.131. BJT 소신호 등가회로 BJT 소신호 등가회로는 트랜지스터의 선형적인 증폭을 얻기 위해 소신호 AC 전압을 입력 전압으로 하는 등가 회로 모델이다. 컬렉터 전류 i_c는 g_m에 비례하며, 소신호 출력 전압 v_o의 크기는 r_o에 비례한다. 따라서 r_o는 컬렉터 전류에 반비례한다. 2. 공통 이미터 증폭기의 동작 원리 공통 이미터 증폭기에서 입력 v_I는 베이스-이미터 전압 v_BE이고, 출력 v_0는 컬렉터-이미터 전압 v_CE이다. 베이스-이미터 사이의 소신호 입력 전압에 비례하는 전류가 컬렉터에 흐르고, 이 전류가 출...2025.01.13
-
공통 게이트 증폭기 실험 예비보고서2025.01.021. 공통 게이트 증폭기 공통 게이트 증폭기 실험을 통해 MOSFET의 동작 특성과 증폭기 회로의 특성을 분석하였습니다. 실험 절차에 따라 입력 전압, 출력 전압, 전류 등을 측정하고 MOSFET이 포화 영역에서 동작하는지 확인하였습니다. 또한 트랜스 컨덕턴스, 출력 저항 등을 구하여 소신호 등가회로를 작성하고 이론적인 전압 이득을 계산하였습니다. 마지막으로 입력 전압과 출력 전압의 크기를 측정하여 전압 이득을 구하고, 입력 및 출력 파형을 확인하였습니다. 1. 공통 게이트 증폭기 공통 게이트 증폭기는 전자 회로 설계에서 중요한 역...2025.01.02
