
총 5개
-
전자공학응용실험 7주차 5차 실험 공통 소오스 증폭기 결과 레포트2025.01.291. 다단 증폭기의 입력단과 출력단 조건 다단 증폭기의 입력단에서는 입력 임피던스가 커야 입력 전압이 많이 걸려 신호가 다음 단으로 잘 넘어간다. 출력단에서는 출력 임피던스가 부하 저항보다 매우 작아야 부하에 전압이 많이 걸리면서 출력 전압이 커지게 된다. 2. 다단 증폭기의 전압 이득 감소 이유 각 단의 출력 전압은 다음 증폭기에 연결될 때 다음 단의 저항에 의해 전압 분배가 일어나게 되어 최종 단의 전압 이득이 각 단마다 전압 분배가 된만큼 감소하여 나타나게 된다. 3. 실험 회로 변경 이유 처음 50kΩ 저항으로 진행하였을 때...2025.01.29
-
LPF와 HPF 설계 / 전기회로설계실습 예비보고서 중앙대 92025.05.021. LPF(Low Pass Filter) 설계 LPF 설계를 위해 cut-off frequency(f_c)가 15.92kHz이므로 w_c = 2π * f_c = 100.03krad/s이다. LPF에서 w_c = 1/RC이고 준비된 커패시터의 크기가 10nF이므로 R을 구하면 R = 1/(w_c C) = 999.7Ω(약 1kΩ)이다. 입력전압 v_IN = V_i cos(wt), V_i = 1V일 때 출력전압 V_o는 V_c와 같으므로 V_c = (V_i)/sqrt((2πf_cRC)^2 + 1) e^(j(-0-90°)), |V_c| ...2025.05.02
-
중앙대 전자회로 설계 실습 결과보고서4_MOSFET 소자 특성 측정2025.01.111. MOSFET 회로 제작 및 측정 설계실습 4 결과보고서. MOSFET 소자 특성 측정4. 설계실습 내용 및 분석 (결과 report 작성 내용)$ 4.1 MOSFET 회로의 제작 및 측정(A) 그림 1의 회로를 제작하여라. 이때, =1MΩ으로 설정한다. 또한, DC Power Supply를 회로에 연결 전에 =0V, =5V로 조정 후 Outp 후에 ut OFF 연결한다. 실제 실험사진구현회로(B) 를 1.0V부터 0.1V씩 높여가며 Power Supply의 를 인가하는 Port의 전류를 측정한다. 측정한 전류가 130mA이상이...2025.01.11
-
전자공학실험 6장 공통 이미터 증폭기 A+ 결과보고서2025.01.151. 공통 이미터 증폭기 공통이미터 증폭기는 베이스가 입력 단자, 컬렉터가 출력 단자, 이미터가 공통 단자인 증폭기이고, 높은 전압 이득을 얻을 수 있다는 장점이 있어 널리 사용되고 있다. 이 실험에서는 공통 이미터 증폭기의 입력-출력 특성 곡선을 구하고, 소신호 등가회로의 개념을 적용하여 전압 이득을 구하고, 이를 실험에서 확인하고자 한다. 2. BJT 동작 영역 실험회로 1에서 VBB가 0~0.5V일 때는 출력전압 VO가 거의 바뀌지 않고 VBB또한 VBE>0.7의 조건을 만족하지 않아 cut-off(차단영역)임을 알 수 있다....2025.01.15
-
전자회로실험 A+ 12주차 결과보고서(MOSFET Characteristics)2025.05.101. MOSFET 기본 구조 MOSFET의 기본 구조는 다음과 같습니다. Gate: Source 부분과 Drain 부분의 반도체를 연결시켜주는 Channel을 형성하게 하는 역할, Source: 트랜지스터로 특정 캐리어를 공급해주는 역할, Drain: Source에서 들어온 캐리어들을 채널을 통해 밖으로 이동시키는 역할, Body: Channel을 형성하기 위한 캐리어들을 보충해주는 역할(대부분 접지) 2. MOSFET 작동 원리 MOSFET의 작동 원리는 다음과 같습니다. 1. 전압이 인가되지 않은 상태에서 MOSFET은 동작하지...2025.05.10