총 10개
-
전기전자공학실험-차동 증폭기 회로2025.04.301. 차동 증폭기 회로 차동 증폭기 회로는 플러스와 마이너스 입력단자를 가진 회로이다. 두 입력에 인가된 신호에서 위상이 반대인 신호성분은 크게 증폭되지만 동상인 신호성분은 출력에서 상쇄된다. BJT 차동 증폭기 회로와 FET 차동 증폭기 회로의 특성을 이해하고, 차동 전압이득과 공통모드 이득을 계산하고 측정하였다. 또한 전류원을 가진 차동 증폭기의 DC 바이어스와 AC 동작을 분석하였다. 1. 차동 증폭기 회로 차동 증폭기 회로는 전자 회로 설계에서 매우 중요한 역할을 합니다. 이 회로는 두 개의 입력 신호 간의 차이를 증폭하여 ...2025.04.30
-
전기전자공학실험-공통 소스 트랜지스터 증폭기2025.04.301. 공통 소스 증폭기(Common Source Amplifier) 소스(Source)부분이 접지되어 입력전압과 출력전압의 기준이 되어 공통 소스 증폭기라고 불리며, 입력은 Gate, 출력은 Drain에 연결되어있다. BJT 공통 이미터 증폭기와 유사한데 게이트 방면을 통하여 들여다보는 쪽은 역방향 바이어스가 걸린 접합면이므로 입력 임피던스가 매우 크고 그로 인하여 높은 전류이득과 BJT에 비해 떨어지는 편이지만 전압이득 모두 가질 수 있다. JFET은 입력신호원의 출력 임피던스가 높은 경우에 높은 전류 이득을 얻기 위한 회로에 사...2025.04.30
-
핵심이 보이는 전자회로실험 BJT 공통이미터 증폭기2025.05.161. NPN형 BJT 공통이미터 증폭기 NPN형 BJT 공통이미터 증폭기의 동작 특성을 시뮬레이션과 실험을 통해 분석하였습니다. 시뮬레이션 결과와 측정 결과를 비교하여 전압이득을 계산하고 그래프로 나타내었습니다. 부하저항 RL이 증가하면 얻을 수 있는 전압이득이 많아지는 것을 확인하였습니다. 2. PNP형 BJT 공통이미터 증폭기 PNP형 BJT 공통이미터 증폭기의 동작 특성을 시뮬레이션과 실험을 통해 분석하였습니다. 시뮬레이션 결과와 측정 결과를 비교하여 전압이득을 계산하고 그래프로 나타내었습니다. 부하저항 RL이 증가하면 얻을 ...2025.05.16
-
전자공학응용실험 ch20 차동증폭기 기초실험 예비레포트2025.05.051. 차동 증폭기 기초 실험 차동 증폭 회로는 출력이 단일한 단일 증폭 회로에 비하여 노이즈와 간섭에 의한 영향이 적고, 바이패스 및 커플링 커패시터를 사용하지 않고도 증폭 회로를 바이어싱 하거나 다단 증폭기의 각 단을 용이하게 커플링 할 수 있으므로, 집적회로의 제작 공정이 좀 더 용이하여 널리 사용되고 있다. 이 실험에서는 MOSFET을 사용한 차동 쌍의 동작을 위한 기본 조건을 살펴보고 기본적인 측정을 통하여 검증하고자 한다. 이를 토대로 부하 저항을 연결한 MOSFET 차동 증폭 회로를 구성하여 확인하고, 특성을 분석한다. ...2025.05.05
-
전자공학실험 7장 이미터 팔로워 A+ 결과보고서2025.01.151. 이미터 팔로워 회로 이미터 팔로워는 출력 임피던스가 작기 때문에 작은 부하 저항을 구동하는 데 많이 사용된다. 이 실험에서는 이미터 팔로워의 동작 원리를 살펴보고, 증폭기의 전압 이득 및 특성을 실험을 통하여 확인하고자 한다. 2. BJT 증폭기 구조 BJT를 이용한 기본적인 세 가지 증폭기 중에서 공통 이미터 증폭기를 [실험 06]에서 실험하였고, 이번 실험은 나머지 두 가지 증폭기 구조 중 이미터 팔로워에 대한 실험이다. 3. 이미터 팔로워 회로의 동작 특성 실험회로 1에서 주어진 바이어스 조건은 능동 영역으로 동작함을 알...2025.01.15
-
전자공학실험 20장 차동 증폭기 기초 실험 A+ 예비보고서2025.01.151. 전력 증폭기 전력 증폭기(power amplifier)는 작은 입력 전력을 증폭하여 큰 출력 전력을 얻기 위해 사용되며, 동작 조건에 따라서 A, B, AB급 등으로 구분된다. 소신호 증폭기보다는 더욱 더 큰 신호 조건에서 사용되는 전력 증폭기는 시스템의 출력단으로 사용되는 경우가 많다. 이 실험에서는 BJT를 사용한 A, B, AB급 전력 증폭기의 기본 동작 원리와 전력 이득 및 효율을 살펴보고, 기본적인 측정을 통해 이를 검증하고자 한다. 2. 전류 거울 능동 부하와 전류 거울집적회로를 설계할 때 일정한 전류원(consta...2025.01.15
-
중앙대 전자회로 설계 실습 결과보고서11_Push-Pull Amplifier 설계2025.01.111. Classic Push-Pull Amplifier 특성 결과보고서 11. Push-Pull Amplifier 설계에서 Classic Push-Pull Amplifier 회로를 구성하고 실험한 결과, 입력전압이 특정 전압보다 작으면 두 BJT가 모두 꺼져 출력전압이 0이 되는 Dead zone이 발생하여 출력파형에 Crossover distortion이 나타남을 확인하였다. 2. Feedback loop와 OP-amp를 이용한 Push-Pull Amplifier 특성 Feedback loop와 OP-amp를 이용한 Push-Pu...2025.01.11
-
전류원 및 전류 거울을 이용한 능동 부하 회로 구현2025.01.291. 전류원 전류원은 회로에 일정한 전류를 공급하는 역할을 한다. MOSFET 기반 전류원은 일반적으로 포화 영역에서 작동하며, 입력 전압의 변화와 관계없이 일정한 전류를 유지할 수 있다. 전류원 회로에서는 기준 저항 R_REF를 통해 기준 전류를 설정하고, 이 값이 MOSFET을 통해 고정된 전류로 공급된다. 2. 전류 거울 전류 거울은 하나의 기준 전류를 복사하여 다른 부분에 동일한 전류를 전달하는 역할을 한다. 전류 거울은 주로 두 개의 MOSFET으로 구성되며, 첫 번째 MOSFET에 흐르는 기준 전류 I_REF를 두 번째 ...2025.01.29
-
중앙대학교 전자회로설계실습 예비11. Push-Pull Amplifier 설계 A+2025.01.271. Classic Push-Pull Amplifier 특성 그림 1(a) 회로를 simulation하기 위한 PSpice schematic을 그리되, BJT를 제외하고 부하저항을 100Ω으로 놓고, Simulation Profile에서 Analysis type을 DC Sweep으로 설정하고서 DC 전압원의 값을 –12 V에서 +12 V까지 0.001 V의 증분으로 증가시킴에 따라 부하저항 양단의 출력전압이 어떻게 변하는지를 보여주는 입출력 transfer characteristic curve를 확인하였다. 이를 통해 입력전압의 절...2025.01.27
-
전기전자공학실험-전류원 및 전류 미러 회로2025.04.301. 전계효과 트랜지스터 (JFET) JFET는 전압을 증폭시키는 트랜지스터이며, 유니폴라 소자로 한 종류의 캐리어에 의해 전류가 형성된다. JFET는 BJT보다 온도적으로 더 안정되어 있어 트랜지스터의 손상 위험이 큰 직접회로에 많이 사용된다. JFET의 특성으로는 V_GS=0V, V_DS>0일 경우 n채널의 내부 전자들이 양의 전위인 드레인쪽으로 이동하여 소스방향으로 전류가 흐르며, V_GS<0V일 경우 소스쪽의 공핍영역이 커져 n채널의 전자흐름을 방해하게 된다. 2. 전류원 전류원은 부하의 조건에 상관없이 항상 일정한 전류를 ...2025.04.30
