총 42개
-
코드 해석, 병렬 패리티, ASCII코드, BCD코드2025.05.061. ASCII 코드 ASCII(American Standard Code for Information Interchange) 코드는 미국 국립 표준 연구소(ANSI: American National Standard Institute)가 재정한 정보 교환용 미국 표준 코드이며 3비트 존(zone)과 4비트 디지트(digit)에 1비트의 패리티 비트를 추가하여 만든 8비트 코드이며, 0~127까지 128가지 문자를 표현한다. 2. 패리티 비트 패리티 비트는 데이터 전송 과정에 오류가 있는지를 검사하기 위한 추가 비트다. 정보의 전달 과...2025.05.06
-
짝수 패리티 및 CRC 계산2025.11.141. 짝수 패리티(Even Parity) 패리티 비트 검사 방식은 프레임의 각 단어 끝에 한 개의 비트를 추가하여 단어 내 '1'의 비트수가 짝수가 되도록 규정하는 오류 검출 방식입니다. 7비트 데이터에 패리티 비트를 붙여 총 1의 개수가 짝수가 되도록 합니다. 예를 들어 1111000(1이 4개)에 패리티 비트 0을 붙여 11110000이 됩니다. 주어진 데이터 1100 1100과 0110 0101에 각각 0을 붙여 짝수 패리티를 만듭니다. 2. CRC(순환 중복 검사) CRC는 Cyclic Redundancy Check로 집단 ...2025.11.14
-
디지털회로실험: 멀티플렉서, 디멀티플렉서, 패리티 발생기2025.11.151. 멀티플렉서(MUX) 멀티플렉서는 여러 개의 데이터 입력을 받아들여 선택된 입력만을 출력하는 논리 회로로, 데이터 셀렉터라고도 불린다. IC 74LS153을 이용하여 구성하며, Select 값 S1, S2에 따라 입력 D0~D3 중 하나가 출력 Y로 선택된다. 통신장비에서 여러 기기를 하나로 묶어 통신회선에 연결하여 관리를 간단하게 하고 통신 비용을 절감하는 이점이 있다. 2. 디멀티플렉서(DEMUX) 디멀티플렉서는 멀티플렉서의 반대 기능으로 하나의 입력을 여러 개의 출력 중 하나로 전달하는 데이터 분배기이다. IC 74LS13...2025.11.15
-
멀티미디어통신 홀수 패리티 및 CRC 오류 검출2025.12.141. 홀수 패리티(Odd Parity) 홀수 패리티는 데이터의 1의 개수를 세어 1의 개수가 홀수가 되도록 패리티 비트를 설정하는 오류 검출 방식입니다. 주어진 데이터 1110 1100 0110 0100을 바이트 단위로 분석하면, 첫 번째 바이트(11101100)는 1이 5개(홀수)이고 두 번째 바이트(01100100)는 1이 3개(홀수)이므로 각각 패리티 비트 0을 추가합니다. 결과적으로 011101100 001100100이 됩니다. 패리티 비트는 간단한 오류 검출 방법이지만 단일 비트 오류에만 대응 가능한 한계가 있습니다. 2....2025.12.14
-
정보통신개론 ) 패리티 비트, CRC 에러 검출, 비교 관련, 채널용량2025.04.281. 패리티 비트 정보, 비트를 이용하는 방식과 비트 구성열을 이용하는 방식으로 패리티 비트를 구하고, 에러 발견 방법을 표현하였다. 패리티 비트는 2의 거듭제곱 부분에 배치되어 그 위치에서 홀수 패리티 조건을 만족하도록 만드는 것이다. 에러 발생 확인은 패리티 비트를 포함한 수에 대하여 각 비트 확인 시 홀수인지 확인하여 오차가 없음을 확인할 수 있다. 2. CRC 에러 검출 수신 메시지가 11000110일 때, CRC 부호화를 위해 에러가 발생하였는지 판단하고, 에러 발생 시 FCS를 4bit로 표현하였다. 또한 10001110...2025.04.28
-
에러 검출 기법 4가지(패리티비트, 블록합, CRC, 체크섬)의 비교 및 에러 검출코드 생성2025.05.021. 에러 검출 기법 비교 에러 검출 기법에는 패리티 검사, 블록 합 검사, 순환 중복 검사(CRC), 체크섬 검사(검사합 검사) 등 4가지가 있다. 각 기법의 장단점을 비교하면, 패리티 검사는 간단하지만 오류 검출 능력이 약하고, 블록 합 검사는 1비트 오류나 짝수 개의 오류 검출이 가능하지만 복잡하다. CRC는 데이터 신뢰도가 높고 오버헤드가 작으며 다양한 오류 검출에 뛰어나지만 오류 위치 정정은 할 수 없다. 체크섬 검사는 구현이 쉽고 빠르지만 단일비트 오류 검출에 약하다. 2. 에러 검출 코드 생성 주어진 데이터 비트열 10...2025.05.02
-
홍익대학교 디지털논리실험및설계 2주차 예비보고서 A+2025.05.041. NAND 게이트 NAND 게이트 7400은 AND 게이트의 출력을 반전시킨 것으로, 입력이 모두 1일 때만 출력이 0이 됩니다. 이 게이트는 다양한 논리 회로를 구현하는 데 사용될 수 있습니다. 2. NOR 게이트 NOR 게이트 7402는 OR 게이트의 출력을 반전시킨 것으로, 입력이 모두 0일 때만 출력이 1이 됩니다. 이 게이트 역시 다양한 논리 회로를 구현하는 데 사용될 수 있습니다. 3. XOR 게이트 XOR 게이트 7486은 서로 다른 입력이 들어왔을 때만 출력이 1이 되는 게이트입니다. 이 게이트는 패리티 검사 회로...2025.05.04
-
컴퓨터네트워크: CRC와 해밍코드 오류검출2025.11.141. CRC(순환중복검사) 계산방법 CRC는 모듈로-2 연산을 사용하여 자릿수가 맞으면 XOR 연산을 수행한다. 생성코드 G로 데이터코드 D의 LSB에 G의 최고차수만큼 0을 붙인 비트를 나누고, 나머지 R을 데이터코드의 LSB에 붙여 전송코드를 만든다. 수신측에서는 수신된 코드를 동일한 생성코드로 나누어 나머지가 0이면 에러가 없고, 0이 아니면 전송과정에서 에러가 발생했음을 확인할 수 있다. 2. CRC 종류 및 응용 CRC의 종류는 CRC-16, CRC-32, CRC-64 등이 있으며, -n에서 n은 생성 비트의 비트 수를 나...2025.11.14
-
[논리설계] 연습문제 2장 풀이2025.04.281. 1의 보수와 2의 보수 연습문제 2.15에서는 4비트 길이의 1의 보수와 2의 보수를 구하는 문제가 제시되었습니다. 1의 보수는 각 비트를 반대로 바꾸어 구하며, 2의 보수는 1의 보수에 1을 더하여 구합니다. 연습문제 2.16에서는 8비트 길이의 1의 보수와 2의 보수를 구하는 문제가 제시되었습니다. 2. 2의 보수 덧셈을 이용한 산술 연산 연습문제 2.20에서는 2의 보수 덧셈을 이용하여 5비트 길이의 산술 연산을 수행하는 문제가 제시되었습니다. 2의 보수 덧셈을 통해 양수와 음수의 덧셈을 수행할 수 있습니다. 연습문제 2...2025.04.28
-
컴퓨터에서 음수 표현 방법과 해밍코드 작성2025.01.131. 음수 표현 방법 컴퓨터에서는 여러 가지 방법으로 음수를 표현할 수 있습니다. 1의 보수 표현 방법, 2의 보수 표현 방법, 부호-크기 표현 방법 등이 있으며 각각의 장단점이 있습니다. 1의 보수 표현 방법은 비트 반전을 통해 음수를 표현하며 덧셈/뺄셈이 간단하지만 0에 대한 표현이 모호하고 오버플로우 처리가 복잡합니다. 2의 보수 표현 방법은 1을 더해 음수를 표현하며 덧셈/뺄셈이 간단하고 오버플로우 처리가 용이하지만 부호 확인을 위한 추가 연산이 필요합니다. 부호-크기 표현 방법은 가장 직관적이지만 덧셈/뺄셈이 복잡하고 0에...2025.01.13
