총 1,214개
-
[중앙대학교 전기회로설계실습] A+ 예비보고서 9. LPF와 HPF의 설계2025.05.031. 오실로스코프 연결 입력전압과 출력전압을 오실로스코프에서 동시에 관찰하려면 Function generator의 출력을 CH1에 연결하고 커패시터의 양단을 CH2에 연결해야 합니다. 이렇게 연결하면 CH1에서는 회로 전체의 양단을 측정하여 Function generator의 입력전압파형을 나타내고, CH2에서는 커패시터에 걸리는 전압파형을 나타낼 수 있습니다. 1. 오실로스코프 연결 오실로스코프는 전자 회로 분석에 매우 중요한 도구입니다. 오실로스코프를 올바르게 연결하면 회로의 전압, 전류, 파형 등을 정확하게 측정할 수 있습니다...2025.05.03
-
[전자공학응용실험]10주차_6차실험_실험 17 능동 부하가 있는 공통 소오스 증폭기_결과레포트_A+2025.01.291. 전압 이득 계산 PSpice 계산값에서는 VDD 에 5V 를 인가하였으며, pMOS 소자를 다른 것을 사용하였으므로 DC bias 값이 다르게 나와 전압 이득이 다르게 나오게 되었다. 2. 출력 전압 왜곡 출력 전압의 크기가 크게 되면 Bias point 내에서 swing 하는 것이 아닌 bias point 를 벗어나 swing 하게 되어 출력 파형이 잘리게 되는 clamping 현상이 발생하여 왜곡이 일어나게 된다. 1. 전압 이득 계산 전압 이득 계산은 전자 회로 설계에서 매우 중요한 부분입니다. 전압 이득은 입력 전압과 ...2025.01.29
-
[A+]전자회로설계실습 예비보고서 22025.01.041. Offset Voltage OP-Amp의 출력전압은 소자에 인가한 전원전압에 따라 한계 출력전압이 결정됩니다. 따라서 일정 입력전압이 넘어갈 경우 출력전압은 그 한계치에 따라 일정한 모습을 보입니다. 따라서 출력전압을 open loop gain으로 나눌 경우, 전압 이득이 무한대이기 때문에, 입력전압을 정확히 할 수 없으며 동시에 입력전압에 포함된 offset voltage 또한 알 수 없습니다. 1. Offset Voltage Offset voltage is an important concept in electronic ci...2025.01.04
-
Input&Output impedence(voltage) A+ 물리화학실험결과보고서2025.01.281. 전압계의 입력저항 측정 실험에서는 전압계의 입력저항을 측정하기 위해 건전지와 전압계를 직렬로 연결하고, 추가로 저항을 연결하여 전압을 측정하였다. 이를 통해 입력저항을 계산할 수 있었다. 새 건전지와 폐 건전지를 사용하여 DVM과 Oscilloscope의 입력저항을 각각 구했다. 입력저항이 클수록 측정값이 실제 값에 가까워지는 것을 확인할 수 있었다. 2. 전원의 출력저항 측정 전원의 출력저항을 측정하기 위해 전압계의 양단에 저항을 연결하여 전압을 측정하였다. 이를 통해 출력저항을 계산할 수 있었다. 새 건전지와 폐 건전지를 ...2025.01.28
-
전자공학실험 8장 공통 베이스 증폭기 A+ 예비보고서2025.01.131. 공통 베이스 증폭기 공통 베이스 증폭기는 입력 임피던스가 적기 때문에 전류를 잘 받아들이는 특성을 지니고 있다. 이 실험에서는 공통 베이스 증폭기의 동작 원리를 살펴보고, 증폭기의 전압 이득 및 특성을 실험을 통하여 확인하고자 한다. 공통 베이스 증폭기의 전압 이득은 g_m R_C로 표현할 수 있으며, 입력 임피던스는 1/g_m으로 구할 수 있다. 공통 베이스 증폭기는 임피던스가 수십 ohm 정도로 매우 작으므로, 전압을 받아들이는 용도보다는 전류를 받아들이는 용도로 많이 사용된다. 2. 공통 베이스 증폭기 회로 분석 실험회로...2025.01.13
-
실험 11_공통 소오스 증폭기 결과보고서2025.04.281. 공통 소오스 증폭기 이 실험에서는 MOSFET을 이용한 공통 소오스 증폭기의 동작 원리를 공부하고, 실험을 통하여 특성을 측정하고자 한다. 공통 소오스 증폭기는 게이트가 입력 단자, 드레인이 출력 단자, 소오스가 공통 단자인 증폭기로서 높은 전압 이득을 얻을 수 있는 장점이 있어 널리 사용되고 있다. 이 실험에서는 공통 소오스 증폭기의 입력-출력 특성 곡선을 구하고, 소신호 등가회로의 개념을 적용하여 전압 이득을 구해본 다음, 실험을 통하여 동작을 확인하고자 한다. 2. MOSFET 특성 실험을 통해 MOSFET의 각 단자들의...2025.04.28
-
실험 22_연산 증폭기 특성 결과보고서2025.04.281. 연산 증폭기의 전압 이득 실험을 통해 연산 증폭기의 전압 이득을 측정하였다. 입력 전압의 크기가 증가함에 따라 출력 전압의 크기도 증가하는 모습을 보였다. 이를 통해 연산 증폭기의 전압 이득 특성을 확인할 수 있었다. 2. 연산 증폭기의 입력 및 출력 스윙 레벨 실험을 통해 연산 증폭기의 입력 및 출력 스윙 레벨을 측정하였다. 입력 전압의 크기가 증가함에 따라 출력 전압의 크기도 증가하는 모습을 보였다. 이를 통해 연산 증폭기의 입력 및 출력 스윙 레벨 특성을 확인할 수 있었다. 3. 연산 증폭기의 공통 모드 전압 이득 실험을...2025.04.28
-
Floyd의 기초회로실험 7장 전압 분배기2025.01.191. 전압 분배기 설계 및 실험 이 실험은 직렬저항회로에 전압분배법칙을 적용하여 원하는 출력 전압을 얻기 위한 전압분배기를 설계하고, 설계된 전압분배기의 정확성을 실험으로 확인하며, 전압분배기에서 가변저항으로 조정할 수 있는 전압의 범위를 구하는 것을 목적으로 합니다. 실험 결과 저항의 표시값과 측정값의 차이가 매우 작고, 계산된 출력 전압과 측정된 출력 전압이 유사하여 전압분배법칙이 잘 적용되었음을 확인할 수 있습니다. 또한 다양한 저항 조합을 사용하여 원하는 출력 전압을 만들어낼 수 있으며, 가변저항을 통해 조정할 수 있는 전압...2025.01.19
-
전자회로실험 과탑 A+ 예비 보고서 (실험 22 연산 증폭기 특성)2025.01.291. 연산 증폭기 특성 이번 실험에서는 연산 증폭기의 전압 이득, 입력 저항, 출력 저항, 대역폭, 옵셋 전압, 슬루율 등 기본적인 성능 파라미터들을 익히고 실험을 통해서 측정하여, 이를 바탕으로 연산 증폭기를 이용한 응용 회로를 설계할 수 있는 능력을 배양하고자 한다. 2. 연산 증폭기의 이상적인 특성 op-amp의 이상적인 조건에서는 입력 임피던스가 무한대이므로 입력 단자로 전류가 흐르지 않고, 출력 저항이 0이어서 출력 전압이 외부 부하에 영향을 받지 않는다. 또한 op-amp의 이득이 매우 크므로 입력 전압 차이가 아주 작아...2025.01.29
-
실험 08_공통 베이스 증폭기 결과 보고서2025.04.281. 공통 베이스 증폭기 이번 실험은 BJT를 이용한 기본적인 세 가지 증폭기 중 공통 베이스 증폭기에 대한 실험이다. 공통 베이스 증폭기는 입력 임피던스가 작기 때문에 전류를 잘 받아들이는 특성을 지니고 있다. 이 실험에서는 공통 베이스 증폭기의 동작 원리를 살펴보고, 증폭기의 전압 이득 및 특성을 실험을 통해 확인하고자 한다. 2. DC 조건 측정 실험 절차 1에서는 공통 베이스 증폭기의 DC 조건을 측정하였다. 예비 보고서와 저항값을 다르게 사용하였으나, 1kΩ일 때 값을 예비 보고서와 비교하여 보면 오차가 조금 발생하긴 했지...2025.04.28
