
총 183개
-
전자회로설계실습 6차 예비보고서2025.05.101. Common Emitter Amplifier 설계 Rsig = 50 Ω, RL = 5 kΩ, VCC = 12 V인 경우, β = 100인 NPN BJT를 사용하여 Rin이 kΩ단위이고 amplifier gain(vo/vin)이 –100 V/V이며 emitter 저항 사용한 Commom Emitter Amplifier를 설계, 구현, 측정, 평가한다. 2. Emitter 저항을 삽입한 Common Emitter Amplifier 설계 Emitter 저항을 사용한 Common Emitter Amplifier에서 Rsig = 50 ...2025.05.10
-
전자회로설계실습 6번 예비보고서2025.01.201. Common Emitter Amplifier 설계 이 문서는 NPN BJT를 사용하여 emitter 저항이 있는 Common Emitter Amplifier를 설계, 구현, 측정, 평가하는 내용을 다루고 있습니다. 주요 내용으로는 부하저항 결정, 바이어스 전압 계산, 입력저항 산출, PSPICE 시뮬레이션 결과 분석, 측정 및 특성 분석 등이 포함되어 있습니다. 2. Emitter 저항을 사용한 Common Emitter Amplifier 설계 이 문서에서는 emitter 저항을 사용한 Common Emitter Amplifi...2025.01.20
-
중앙대학교 전자회로설계실습 예비보고서62025.01.111. Common Emitter Amplifier 설계 이 보고서는 50Ω, 5kΩ, 12V인 경우, β=100인 NPN BJT를 사용하여 이 kΩ 단위이고 amplifier gain(Av)이 -100V/V인 증폭기를 설계, 구현, 측정, 평가하는 내용을 다루고 있습니다. 설계 과정에서 Early Effect를 무시하고 이론부의 Overall Voltage Gain 식을 사용하여 부하저항 RL에 최대전력이 전달되도록 하는 방법을 설명하고 있습니다. 또한 Emitter 저항을 사용한 Common Emitter Amplifier의 설계...2025.01.11
-
아날로그회로실험및설계 Op-Amp 가감산기 실험 보고서2025.01.241. 연산 증폭기(Op-Amp) 연산 증폭기는 구현하는 단자가 2개의 지점에서 전류가 나오기 시작하면서 이를 증폭으로 구현하는 소자입니다. 이미터 부분에서 들어오는 전류를 전체적으로 통제하고 효율적으로 증폭을 구현하며, 컬렉터 부분에서 이 전류를 모아서 회로적으로 구현이 가능하게 소자의 증폭을 전달해줍니다. 2. 반전 증폭기(Inverting AMP) 반전 증폭기는 출력 전압이 입력 전압에 비례한 값에 부호가 반전되어 나타나는 회로 구조입니다. 이상적인 Op-Amp를 가정하면, Vp가 0V이고 Virtual short인 Vn의 전압...2025.01.24
-
RC 회로 실험 결과 보고서2025.01.211. RC 회로 RC 회로는 저항과 축전기로 구성된 회로로, 축전기에 인가되는 전압의 시간적 변화를 오실로스코프로 관측하고 회로의 시간상수를 구할 수 있다. 축전기의 충전과 방전 과정을 실험적으로 확인하고 이해할 수 있다. 2. 시간상수 RC 회로의 시간상수는 저항과 축전기의 값을 곱한 것으로, 실험을 통해 측정된 시간상수와 이론값을 비교하여 상대오차를 계산할 수 있다. 오차가 발생하는 이유로는 오실로스코프 조절, 전선 저항, 회로 구성 등이 있다. 3. 입력 신호 파형 RC 회로에 구형파, 삼각파, 정현파 등 다양한 입력 신호 파...2025.01.21
-
응용물리회로실험 - OP amp circuit2025.05.071. 비반전 증폭기 회로 첫번째 실험은 그림 5의 a)와 같은 비반전 증폭기 회로를 구성하고 Vin에서 전압과 Vout에서 전압을 관찰하는 실험이다. Vin과 Vout의 측정값은 +Vs의 값과 거의 동일하게 나온 것을 확인할 수 있다. 2. 반전 증폭기 회로 두번째 실험은 그림 5의 b)와 같은 반전 증폭기 회로를 구성하고 Vin에서 전압과 Vout에서 전압을 관찰하는 실험이다. Vin의 측정값은 거의 0에 가까운 전압이 측정되었고, Vout는 약 -6.8V가 측정된 것을 확인할 수 있다. 3. 가변 저항을 이용한 반전 증폭기 회로...2025.05.07
-
[A+]전자회로설계실습 예비보고서 62025.01.041. 게인(Gain) 게인은 출력이 입력과 닮은꼴일 때만 의미가 있다. 그러나 입력전압이 10 mVpp인 경우 출력파형이 왜곡되므로 게인의 의미가 없어진다. 입력신호의 크기를 줄이기 위해 입력단자와 접지 사이에 50 Ω보다 작은 저항 Ri를 연결한 회로에 대해 분석할 필요가 있다. 1. 게인(Gain) 게인은 전자 회로에서 매우 중요한 개념입니다. 게인은 입력 신호의 크기를 증폭시켜 출력 신호의 크기를 늘리는 것을 의미합니다. 이를 통해 약한 신호를 강화할 수 있어 다양한 전자 장치에서 활용됩니다. 예를 들어 오디오 증폭기에서는 게...2025.01.04
-
서강대학교 22년도 전자회로실험 9주차 결과레포트2025.01.131. MOSFET 특성 및 바이어스 회로 MOSFET은 p-type substrate 위에 n+의 source, drain단자를 구성하고, 채널과 oxide로 분리되어있는 Gate를 이용해 channel에 전류가 흐르는 것을 조절하는 3 terminal device이다. NMOS의 ID – VDC 특성에서 VG가 threshold voltage Vth보다 크다면, n-channel이 형성되어 드레인과 소스 사이에 전류가 흐를 수 있다. 이때 VDS에 따라 MOS의 동작 영역이 triode region과 saturation regio...2025.01.13
-
연산증폭기 예비보고서(고찰포함)A+2025.01.131. 연산증폭기 연산증폭기는 덧셈, 뺄셈, 곱셈, 나눗셈, 미분, 적분 등의 수학적 연산 기능을 수행할 수 있는 전압 이득이 매우 큰 증폭기입니다. 연산증폭기는 5개의 단자로 구성되어 있으며, 양의 전압과 음의 전압을 받아들여 출력값을 만들어냅니다. 연산증폭기는 두 입력 전압의 차이를 증폭하여 출력 전압을 생성합니다. 반전 증폭기와 비반전 증폭기는 연산증폭기의 대표적인 회로 구성 방식입니다. 2. 반전 증폭기 반전 증폭기는 연산증폭기의 두 입력 단자로 들어가는 전류가 0A이고, 두 입력 단자 사이의 전압차도 0V입니다. 따라서 저항...2025.01.13
-
중앙대 전자회로설계실습 결과보고서92025.01.121. Series-Shunt 피드백 증폭기 실습 4.1(A), (B)에서 Series-Shunt 피드백 증폭기의 입력저항을 1㏀로, 부하저항을 1㏀ 저항으로 제작하여 입력전압을 0V부터 6V까지 1V씩 증가시키며 출력전압을 측정한 후, 입력저항 10㏀, 부하저항 100Ω으로 교체하여 같은 방식으로 입력전압을 증가시키며 출력전압을 측정하고 두 측정값을 비교해 보았다. 두 실습의 출력전압을 비교해본 결과, 입력저항과 부하저항을 바꾸었을 때 gain과 출력전압의 차이가 아주 작았다. 이것을 통해, 식 × 에서 알 수 있듯...2025.01.12