총 78개
-
연산증폭기 응용실험 - 적분기 및 미분기 회로2025.12.131. 연산증폭기 적분기 회로 이상적인 연산증폭기를 이용한 적분기 회로에서 주파수 영역의 전달함수는 Vout/Vin = -1/(sCR)이고, 시간 영역에서는 Vout = -(1/CR)∫Vin dt이다. R=10kΩ, C=1nF 조건에서 보드 선도 분석 결과 전압 이득의 기울기는 약 -20dB/decade이며, 단위 이득 주파수는 1.4kHz로 측정되었다. 2. 연산증폭기 미분기 회로 이상적인 연산증폭기를 이용한 미분기 회로에서 주파수 영역의 전달함수는 Vout/Vin = -sCR이고, 시간 영역에서는 Vout = -CR(dVin/dt...2025.12.13
-
실험 24_연산 증폭기 응용 회로 2 결과보고서2025.04.281. 적분기 이 실험에서는 연산 증폭기를 이용한 적분기 회로를 구성하고, 입력 주파수에 따른 출력의 크기를 측정하였다. 실험 결과, 입력 주파수가 증가함에 따라 출력의 크기가 감소하는 것을 확인할 수 있었다. 이는 적분기 회로의 이론적인 특성과 일치하는 결과이다. 또한 보드 선도를 통해 적분기 회로의 주파수 특성을 확인할 수 있었다. 2. 미분기 이 실험에서는 연산 증폭기를 이용한 미분기 회로를 구성하고, 입력 주파수에 따른 출력의 크기를 측정하였다. 실험 결과, 입력 주파수가 증가함에 따라 출력의 크기가 증가하는 것을 확인할 수 ...2025.04.28
-
실험 24_연산 증폭기 응용 회로 2 예비보고서2025.04.281. 연산 증폭기 응용 회로 이 실험에서는 연산 증폭기를 이용한 응용 회로를 분석하고 설계할 수 있는 능력을 배양하고자 한다. 연산 증폭기를 이용하여 미분기 및 적분기 등의 피드백 회로를 구성하고, 연산 증폭기의 특성이 응용 회로에 미치는 영향을 파악한다. 2. 적분기 회로 입력에서 저항 R을 통해 음의 단자쪽으로 흐르는 전류 i_1이 피드백 커패시터 C를 통과하면서 출력 전압 v_o가 형성된다. 입력과 출력 사이의 전달 함수가 주파수 축에서 저대역 통과 필터의 특성을 보인다. 3. 미분기 회로 입력에서 커패시터 C를 통해 음의 단...2025.04.28
-
가변 이득 증폭기 및 아날로그 능동 필터 실험2025.12.121. 가변 이득 증폭기 (Variable Gain Amplifier) 연산 증폭기와 저항 피드백을 이용하여 디지털 신호에 따라 이득을 조절할 수 있는 회로이다. 통신 시스템에서 입력 신호의 크기에 따라 적절한 이득을 제공하기 위해 사용된다. 전압이득 식은 AV = 1 + R1/R2이며, R2를 가변저항으로 사용하여 전체 이득을 조절한다. MOSFET 스위치(NMOS, PMOS, CMOS)를 이용하여 저항값을 디지털 신호로 제어할 수 있다. 2. 아날로그 능동 필터 (Analog Active Filter) 연산 증폭기와 저항, 커패시...2025.12.12
-
전자공학실험 24장 연산 증폭기 응용 회로 2 A+ 예비보고서2025.01.131. 연산 증폭기 응용 회로 이 실험에서는 연산 증폭기를 이용한 응용회로를 분석하고 설계할 수 있는 능력을 배양하고자 한다. 연산 증폭기를 이용하여 비반전 증폭기, 반전 증폭기, 아날로그 전압 덧셈기 등의 피드백 회로를 구성하고, 연산 증폭기의 특성이 응용 회로에 미치는 영향을 파악한다. 2. 적분기 회로 실험회로 1([그림 24-6])과 같이 적분기 회로를 구성한다. 입력의 크기는 1V로 고정하고, 주파수를 1kHz~1MHz까지 [표 24-1]과 같이 변화시키면서 출력의 크기를 측정하여 [표 24-1]에 기록한다. 또한, [그림 ...2025.01.13
-
전자공학실험 24장 연산 증폭기 응용 회로 2 A+ 결과보고서2025.01.151. 적분기 회로 이 실험에서는 연산 증폭기를 이용한 적분기 회로를 구성하고, 입력 주파수에 따른 출력 전압을 측정하여 보드 선도를 그렸습니다. 실험 결과, 입력 주파수가 증가함에 따라 출력 전압이 감소하는 것을 확인할 수 있었습니다. 이는 커패시터가 충전되는 양이 증가하여 출력 전압이 낮아지기 때문입니다. 또한 단위 이득 주파수는 약 1kHz 부근으로 나타났습니다. 2. 미분기 회로 이 실험에서는 연산 증폭기를 이용한 미분기 회로를 구성하고, 입력 주파수에 따른 출력 전압을 측정하여 보드 선도를 그렸습니다. 실험 결과, 입력 주파...2025.01.15
-
전자회로실험 과탑 A+ 예비 보고서 (실험 24 연산 증폭기 응용 회로 2)2025.01.291. 적분기 회로 적분기 회로는 입력 저항 R과 피드백 커패시터 C로 이루어진 간단한 구성입니다. 입력 신호는 R을 통해 연산 증폭기의 반전 입력(-) 단자로 들어가고, 출력은 C를 통해 피드백됩니다. 입력 신호에 의해 전류가 흐르고, 이 전류는 커패시터에 전하를 축적합니다. 커패시터 전하가 시간에 따라 누적되면서 출력 전압이 변화하며, 출력 전압은 입력 전압의 적분값에 비례합니다. 적분기 회로는 입력 신호가 일정하면 출력이 선형적으로 증가하거나 감소하며, 저주파 신호에 민감하고 고주파 신호는 감쇠됩니다. 적분기 회로는 속도에서 위...2025.01.29
-
OP-AMP 능동필터 실험 결과보고서2025.11.121. 연산증폭기(OP-AMP) 연산증폭기는 고이득 직결합 증폭기로서 입력 임피던스가 높고 출력 임피던스가 낮은 특성을 가진다. 피드백 회로를 통해 다양한 선형 및 비선형 응용회로를 구성할 수 있으며, 기초 전자회로 실험에서 중요한 소자이다. 이상적인 OP-AMP는 무한대의 이득, 무한대의 입력 임피던스, 영의 출력 임피던스를 가진다. 2. 능동필터(Active Filter) 능동필터는 OP-AMP와 수동소자(저항, 커패시터)를 이용하여 구성되는 필터로, 저주파 대역에서도 효과적으로 작동한다. 저역통과필터, 고역통과필터, 대역통과필터...2025.11.12
-
Op-Amp Active Filters 실험2025.11.161. Active Filter (능동 필터) 연산 증폭기와 같은 active 소자를 이용해 구성한 필터로, low-pass, high-pass, band-pass 필터 등을 만들 수 있다. Active 필터는 passive 필터와 달리 외부 전원이 필요하며, 높은 입력 임피던스로 인해 부하 변동에 따른 출력 변화가 거의 없다. 또한 신호 증폭이 가능하고 cut-off 주파수 이후 더 가파른 기울기로 감소하는 특성을 가진다. 2. Low-Pass Filter (저역통과 필터) 특정 차단 주파수(fc) 이하의 신호는 통과시키고 그 이상...2025.11.16
-
[전자공학응용실험]11주차_7차실험_실험 18 증폭기의 주파수 응답 특성_예비레포트_A+2025.01.291. 공통 소스 증폭기의 주파수 응답 특성 이 실험에서는 [실험 17]에서 구현한 공통 소스 증폭기의 주파수 응답 특성을 실험하여 대역폭의 개념을 이해하고, 이득과 대역폭 사이의 관계를 파악하고자 한다. 공통 소스 증폭기의 소신호 등가회로를 분석하여 주파수 응답 특성을 나타내는 보드 선도를 그리고, 3dB 주파수와 이득 대역폭 곱을 계산한다. 또한 이득 대역폭 곱을 증가시키는 방안을 제시한다. 2. MOSFET의 고주파 모델 MOSFET의 고주파 동작을 설명하기 위해 게이트-소스 커패시턴스(Cgs)와 게이트-드레인 커패시턴스(Cgd...2025.01.29
