총 4개
-
홍익대학교 집적회로 최종 프로젝트2025.05.151. 1비트 전가산기 논리회로 분석 및 변환 NAND 게이트, NOR 게이트, 인버터만 사용할 수 있는 Microwind 프로그램의 특성상 회로도를 NAND 게이트, NOR 게이트, 인버터로 구성된 회로도로 변경하였다. Cout을 구성하는 2개의 AND 게이트와 1개의 OR 게이트를 3개의 NAND 게이트로 변경하였고, XOR 게이트를 2개의 NAND 게이트, 1개의 NOR 게이트, 2개의 인버터로 변경하였다. 최종적으로 7개의 NAND 게이트, 4개의 인버터, 2개의 NOR 게이트로 구성된 1비트 전가산기 회로를 설계하였다. 2....2025.05.15
-
[예비보고서] 7.논리함수와 게이트2025.04.251. XNOR 게이트 설계 및 특성 분석 XNOR 게이트는 두 입력이 모두 0이거나 모두 1일 때, 즉 서로 같을 때 1이 출력된다. 논리연산을 이용하여 생각하면 출력 X = AB+A'B'이며, 진리표와 게이트를 설계한 회로도는 다음과 같다. 2. AND 게이트와 OR 게이트의 입출력 시간 딜레이 측정 Low와 High, Vcc를 0V, 5V, 5V로 설정한다. 논리 게이트의 두 입력 단자 중에서 하나는 Low 또는 High로 Fixed 시키고, 나머지 단자에 Function Generator로 적당한 주기의 구형파를 인가한다. 오...2025.04.25
-
의사 처방 딜레이 개선을 위한 QI 제안서2025.01.241. 의사 처방 작성 시간 단축 의료 현장에서 신속하고 정확한 처방은 환자 치료 결과에 중요한 영향을 미칩니다. 그러나 현재 의사 처방 작성 소요 시간이 평균 30분을 초과하는 경우가 많아, 환자 치료 지연과 진료 흐름 차질이 발생하고 있습니다. 이에 따라 30분 이내 처방 작성 시스템과 프로세스를 개선하여 의료진 업무 효율성을 높이고 환자 대기 시간을 줄이며 신속한 치료를 제공하고자 합니다. 2. 의사 업무 과부하 해소 인력 부족으로 인한 의사 업무 과부하가 처방 지연의 주요 원인입니다. 이를 해결하기 위해 병원은 더 많은 의사와...2025.01.24
-
[전기회로설계실습] 설계 실습 7. RC회로의 시정수 측정회로 및 방법설계2025.05.131. RC회로의 시정수 측정 본 실험은 간단한 RC회로에서 시정수를 측정하는 방법 및 과도응답을 익히는데 의의가 있다. DMM의 내부저항을 측정하기 위해 저항과 DMM을 직렬 연결하여 전압의 분배법칙을 통해 값을 구해냈다. RC회로의 시정수는 저항과 커패시터값의 곱으로 구할 수 있고, 충전될 때는 입력 전압의 저항에 걸리는 전압이 0.368배가 될 때까지 걸리는 시간을 측정하고, 방전될 때는 입력 전압의 -0.368배가 될 때까지 걸리는 시간을 측정하였다. Function generator, 저항, 커패시터, Function gen...2025.05.13
