총 33개
-
서강대학교 고급전자회로실험 3주차 예비/결과레포트 (A+자료)2025.01.211. MOSFET 바이어스 회로 및 차동 증폭기 실험 1에서는 nMOS 정전류원 회로를 구성하고 RREF 값에 따른 IREF 전류를 측정하였다. 실험 결과 RREF가 200Ω일 때 IREF가 20mA에 가장 가까운 값을 가짐을 확인하였다. 또한 VX 변화에 따른 ISS 전류를 측정하여 VX가 0.7V 이상일 때 ISS가 거의 일정한 값을 유지함을 확인하였다. 이를 통해 channel length modulation 효과로 인해 실제 전류원 회로에서는 이상적인 정전류원 특성이 나타나지 않음을 알 수 있었다. 실험 2에서는 차동증폭기의...2025.01.21
-
전자회로실험 과탑 A+ 예비 보고서 (실험 20 차동 증폭기 기초 실험)2025.01.291. 정전류원 회로 정전류원 회로는 일정한 전류를 제공하는 회로로, 주로 전류 제어 및 안정적인 전류 공급이 요구되는 응용에서 사용된다. 첨부된 그림의 정전류원 회로는 MOSFET 소자 M_4와 M_3를 사용한 구조로 구성되어 있다. 이 회로는 MOSFET의 전류 제어 특성과 전류 거울 원리를 사용하여 기준 전류를 설정하고, 이를 기반으로 일정한 부하 전류를 제공하는 정전류원이다. 2. 차동 증폭기 회로 차동 증폭기는 두 입력 신호의 차이를 증폭하는 회로로, 높은 입력 저항과 낮은 출력 저항을 가지며 잡음 제거와 신호 증폭에서 중요...2025.01.29
-
비교기 예비보고서2025.04.271. 연산 증폭기의 기본 동작 원리 연산 증폭기는 고 이득 전압증폭기로, 두 개의 입력단자와 한 개의 출력단자를 가지고 있다. 연산 증폭기는 두 입력단자 전압 간의 차이를 증폭하는 차동증폭기로 구성되어 있다. 연산 증폭기를 사용하면 사칙연산이 가능한 회로를 구성할 수 있으므로 '연산 증폭기'라고 부른다. 또한 연산 증폭기를 사용하여 미분기 및 적분기를 구현할 수 있다. 연산 증폭기는 일반적으로 +Vcc 및 -Vcc의 두 개의 전원이 필요하지만, 단일 전원만을 요구하는 연산 증폭기도 상용화되어 있다. 2. 이상적인 연산 증폭기의 특성...2025.04.27
-
실험 20_차동 증폭기 기초 실험 예비보고서2025.04.281. 차동 증폭기 기초 실험 이 실험에서는 MOSFET을 사용한 차동 쌍의 동작을 위한 기본 조건을 살펴보고 기본적인 측정을 통하여 검증하고자 한다. 이를 토대로 부하 저항을 연결한 MOSFET 차동 증폭 회로를 구성하여 확인하고, 특성을 분석한다. 2. 전류 거울 능동 부하와 전류 거울은 집적회로를 설계할 때 일정한 전류원이 가장 기본적인 요소가 되는데, 전류원이 필요한 곳마다 저항을 사용하여 회로를 설계하면 신뢰성이 저항의 정확도에 따라 결정된다. 따라서 수동 부하 저항을 사용하여 집적회로를 설계하기보다는 능동 부하 회로를 이용...2025.04.28
-
A+받은 차동증폭기 예비레포트2025.05.101. 차동 증폭기 차동 증폭기는 두 개의 입력을 가진 두 개의 트랜지스터와 두 개의 출력을 가지고, 좌우 대칭이며, 동일한 특성을 갖는 소자를 사용한다. 에미터 저항과 콜렉터 저항은 공통이며, 출력신호는 두 입력신호의 차이에 비례한다. 차동 증폭기는 공통 모드와 차동 모드로 동작할 수 있으며, 공통 모드에서는 출력이 0이 되고 차동 모드에서는 두 입력신호의 차이를 증폭한다. 단일 입력을 갖는 차동 증폭기와 차동 모드 입력을 갖는 차동 증폭기에 대해 설명하고 있다. 2. 차동 증폭기 실험 실험 1에서는 단일 입력을 갖는 차동 증폭기 ...2025.05.10
-
서강대학교 22년도 전자회로실험 11주차 결과레포트2025.01.131. 전류원 및 전류미러 전자회로실험 예비/결과 보고서실험 11주차. 전류원 및 전류미러/MOSFET 차동 증폭기분반조학번이름시작15:00종료17:30실험시작/종료시간 기재(통계목적임)예비보고서는 아래 각 문항 중 (예비)라고 되어 있는 부분을 수행하여 작성한다.결과보고서는 측정결과 및 분석을 추가하고, 설계과제를 수행하여 결과를 작성한다.회로 구성 사진 및 측정화면 사진은 실험 조원의 학생증 등 ID 가 보이도록 촬영함 2. MOSFET 차동 증폭기 전자회로실험 예비/결과 보고서실험 11주차. 전류원 및 전류미러/MOSFET 차동...2025.01.13
-
[전자공학응용실험]12주차_8차실험_실험 20 차동 증폭기 기초 실험_예비레포트_A+2025.01.291. MOSFET 차동 증폭기 이 실험에서는 MOSFET을 사용한 차동 쌍의 동작을 위한 기본 조건을 살펴보고 기본적인 측정을 통해 검증하고자 합니다. 또한 부하 저항을 연결한 MOSFET 차동 증폭 회로를 구성하여 특성을 분석합니다. 차동 증폭기는 집적회로 설계에서 중요한 기본 회로 중 하나로, 능동 부하와 전류 거울 회로를 이용하여 설계할 수 있습니다. 1. MOSFET 차동 증폭기 MOSFET 차동 증폭기는 전자 회로 설계에서 매우 중요한 역할을 합니다. 이 회로는 두 개의 MOSFET 트랜지스터를 사용하여 입력 신호를 증폭하...2025.01.29
-
[전자공학응용실험]12주차_8차실험_실험 20 차동 증폭기 기초 실험_결과레포트_A+2025.01.291. 차동 증폭기 기초 실험 이번 실험은 차동 증폭기 기초 실험으로써 전에 배운 전류 거울을 사용하여 전류를 MOSFET의 W/L의 비율로 흐르게 하고, 2개의 common source를 대칭으로 사용하여 공통 모드 입력을 인가해준다. 이로써 바이어스를 I/2로 잡아줄 수 있게 된다. 실험을 진행하면서 오실로스코프 프로브가 불안정하여 선을 잡고 진행하여야 출력이 잘 나오는 현상이 발생하여 어려움을 겪었다. 또한 클리핑이 일어나는 지점을 찾을 때, 출력에 클리핑이 잘 일어나는 지점을 찾기 위해 입력 전압을 400mVpp까지 올리게 되...2025.01.29
-
연산증폭기 예비보고서(고찰포함)A+2025.01.131. 연산증폭기 연산증폭기는 덧셈, 뺄셈, 곱셈, 나눗셈, 미분, 적분 등의 수학적 연산 기능을 수행할 수 있는 전압 이득이 매우 큰 증폭기입니다. 연산증폭기는 5개의 단자로 구성되어 있으며, 양의 전압과 음의 전압을 받아들여 출력값을 만들어냅니다. 연산증폭기는 두 입력 전압의 차이를 증폭하여 출력 전압을 생성합니다. 반전 증폭기와 비반전 증폭기는 연산증폭기의 대표적인 회로 구성 방식입니다. 2. 반전 증폭기 반전 증폭기는 연산증폭기의 두 입력 단자로 들어가는 전류가 0A이고, 두 입력 단자 사이의 전압차도 0V입니다. 따라서 저항...2025.01.13
-
전기전자공학실험-차동 증폭기 회로2025.04.301. 차동 증폭기 회로 차동 증폭기 회로는 플러스와 마이너스 입력단자를 가진 회로이다. 두 입력에 인가된 신호에서 위상이 반대인 신호성분은 크게 증폭되지만 동상인 신호성분은 출력에서 상쇄된다. BJT 차동 증폭기 회로와 FET 차동 증폭기 회로의 특성을 이해하고, 차동 전압이득과 공통모드 이득을 계산하고 측정하였다. 또한 전류원을 가진 차동 증폭기의 DC 바이어스와 AC 동작을 분석하였다. 1. 차동 증폭기 회로 차동 증폭기 회로는 전자 회로 설계에서 매우 중요한 역할을 합니다. 이 회로는 두 개의 입력 신호 간의 차이를 증폭하여 ...2025.04.30
