총 22개
-
[A+] 중앙대학교 전기회로 설계실습 결과보고서 10. RLC 회로의 과도응답 및 정상상태응답2025.04.291. RLC 회로의 과도응답 및 정상상태응답 이 실험은 RLC 회로에서 저항 값의 변화에 따른 과도응답과 정상상태응답을 확인하는 것입니다. 저감쇠, 임계감쇠, 과감쇠 특성을 보이는 회로를 구성하고 각 소자에 걸리는 전압의 파형과 크기, 위상차를 측정하였습니다. 실험 결과 분석을 통해 이론값과의 오차 원인을 파악하고, 공진주파수 측정 등 RLC 회로의 특성을 확인할 수 있었습니다. 1. RLC 회로의 과도응답 및 정상상태응답 RLC 회로는 저항(R), 인덕터(L), 캐패시터(C)로 구성된 전기 회로로, 과도응답과 정상상태응답 특성을 ...2025.04.29
-
[전기회로실험1]결과보고서 chapter32025.05.051. 아날로그와 디지털 회로시험기의 사용법 차이 아날로그 회로시험기는 측정 시마다 0점 조정을 해주어야 하지만, 디지털 회로시험기는 무 입력 시 자동으로 0점 조정이 되며 극성이 반대로 연결된 경우 자동으로 '-'가 표시됩니다. 2. 저항 측정값과 실제값의 차이 저항 측정값이 이상적인 저항값(표시된 저항값)과 일부 차이가 나는 것은 제조사에서 명시한 오차 범위 내이거나 회로시험기의 측정 오차 및 저항 상태에 따른 오차 때문입니다. 3. 아날로그와 디지털 회로시험기의 측정값 차이 아날로그 회로시험기는 일반적으로 ±3%의 오차가 발생하...2025.05.05
-
[전기회로실험1]결과보고서 chapter42025.05.051. 전류계 및 전압계 사용법 실험에 사용된 전류계와 전압계의 최대지시눈금(FS)은 직류전류계 25 [mA], 직류전압계 30 [V]입니다. 저항의 실제값과 이론값의 차이로 인해 측정값과 이론값의 차이가 발생했습니다. I = I1 + I2 관계에서 측정값에서는 약간의 차이를 보였고, V = V1 + V2 관계에서도 측정값에서 약간의 차이를 보였습니다. 1. 전류계 및 전압계 사용법 전류계와 전압계는 전기 회로 분석에 필수적인 측정 도구입니다. 전류계는 회로에 직렬로 연결하여 전류를 측정하고, 전압계는 회로에 병렬로 연결하여 전압을 ...2025.05.05
-
기초 회로 실험 제 24장 중첩의 정리(결과레포트)2025.01.171. 중첩의 정리 이번 장에서는 실험을 통해 각 전압원에 의한 회로에서 측정한 전류와 전압값을 통해 중첩의 정리를 이용하여 전체 회로에서의 전류와 전압의 측정값 비교를 하여 중첩의 정리가 성립하는 것을 입증하였다. 중첩의 정리는 여러 개의 전압원 중 한 개를 제외하고는 나머지는 단락 시킨 후에 전류를 구하고, 이러한 방법으로 각각의 전류의 값들을 모두 더하면 여러 개의 전압원이 동시에 회로에 인가하는 전류를 계산해 낼 수 있다. 2. 전기회로 실험 이번 실험에서는 전기회로 설계 및 실험을 통해 단독 전압원에 의한 전류와 전압을 측정...2025.01.17
-
R, L, C 소자의 특성_결과레포트2024.12.311. R, L, C 소자의 특성 이번 실험에서는 입력 전압과 콘덴서 전압, 인덕터 전압의 위상차를 비교하여 실험을 진행하였습니다. 위상차가 약 90도로 나타났습니다. 교류 전원에서의 콘덴서와 축전기는 전류의 흐름을 방해하며, 콘덴서는 전하를 저장했다가 방출하는 역할을 합니다. 인덕터는 코일을 감은 형태로, 원리는 유도기전력에 의한 것입니다. 이에 의한 특성으로 콘덴서와 인덕터는 sin, cos의 사인함수 성분을 가져 위 실험에서 입력전압과 콘덴서 전압, 인덕터 전압의 위상차가 약 90도로 나타난 것으로 볼 수 있습니다. 1. R, ...2024.12.31
-
[전기회로실험1]결과보고서 chapter52025.05.051. 저항회로 실험 결과 표 5-3에서 합성저항 Rs의 이론값, 계산값, 측정값의 오차는 실험에 사용된 저항의 실제 값과 이론값의 차이, 회로 구성 과정에서의 손실, 회로 시험기의 오차 등으로 인해 발생했다. 표 5-3의 전류 I의 계산값과 측정값의 오차도 같은 이유로 발생했다. 표 5-4의 병렬 합성저항 Rp의 오차도 유사한 이유로 발생했으며, 전류 I의 계산값과 측정값의 오차도 같은 이유로 발생했다. 표 5-5의 합성저항 Ro와 전류 I의 오차도 저항값과 회로 시험기의 오차로 인해 발생했다. 합성저항을 측정할 때 외부 전원을 제...2025.05.05
-
중앙대 전기회로설계실습 결과보고서10_RLC 회로의 과도응답 및 정상상태 응답 (보고서 1등)2025.05.101. RLC 회로의 과도응답 및 정상상태 응답 RLC직렬회로의 과도응답 및 정상상태 응답을 가시적으로 관찰하고 이론과 비교하기 위해 실습을 진행하였다. 저감쇠, 임계감쇠, 과감쇠 등 다양한 응답 특성을 실험을 통해 확인하고 이론값과 비교하였다. 공진주파수 측정 실험도 수행하였다. 실험 과정에서 발생한 오차의 원인을 인덕터의 내부저항, 저항의 미세한 차이, 커패시터의 온도 민감성 등으로 분석하였다. 1. RLC 회로의 과도응답 및 정상상태 응답 RLC 회로는 저항(R), 인덕터(L), 캐패시터(C)로 구성된 전기 회로로, 과도응답과 ...2025.05.10
-
전기및디지털회로실험 실험 6. 논리조합회로의 설계 예비보고서2025.05.101. 논리게이트의 조합과 설계 논리게이트의 조합으로 복잡한 논리적 함수관계를 구현하는 방법을 설명합니다. 불대수와 논리 다이어그램을 사용하여 원하는 기능을 수행하는 논리회로를 구현할 수 있습니다. 진리표를 작성하고 이를 바탕으로 부울 대수식과 논리회로도를 도출하는 과정을 설명합니다. 2. 카르노 맵에 의한 논리회로의 단순화 카르노 맵은 불 대수 함수를 단순화하는 방법입니다. 입력변수와 출력을 도식화하고 같은 출력의 패턴을 찾아 묶음으로 단순화합니다. 또한 Don't Care 조건을 활용하여 효율적으로 카르노맵의 답을 구할 수 있습니...2025.05.10
-
중첩의 정리_결과레포트2024.12.311. 전자전기공학도의 윤리 강령 전자공학도로서 전자공학이 전 세계 인류의 삶에 끼치는 심대한 영향을 인식하여 최고의 윤리적, 전문적 행위를 수행할 것을 다짐하며, 공중의 안전과 건강, 복리에 대한 책임, 이해 상충 배제, 정직성, 뇌물 수수 금지, 기술의 영향력 이해, 자기계발 및 책무성, 솔직한 비평과 오류 인정, 차별 금지, 도덕성, 동료애 등의 내용을 포함하고 있다. 2. 중첩의 정리 실험 실험 1, 2, 3에서는 전원장치, 멀티미터, 브레드보드, 저항 등을 사용하여 회로를 구성하고 각 저항에 걸리는 전류와 전압을 측정하였다....2024.12.31
-
아날로그및디지털회로설계실습 (예비)설계실습 5. 전압제어발진기 A+2025.01.291. 슈미츠 회로의 특성 실험에 사용될 IC(UA741)의 데이터시트를 참조하여 중요한 전기적 특성을 확인하였습니다. 주요 특성으로는 공급전압 범위, 입력전압 범위, 입력 오프셋 전압, 이득대역폭 곱, 출력전압 스윙 범위, 입력 저항 등이 있습니다. 이러한 특성을 고려하여 실험 설계를 해야 합니다. 2. 슈미츠 트리거 회로 설계 PSPICE 시뮬레이션을 통해 Vdd=+5V, Vth=2.5V인 슈미츠 트리거 회로를 설계하였습니다. 저항 R1과 R2의 값을 계산하여 회로를 구현하였고, DC sweep 시뮬레이션 결과 Vth가 2.5V인...2025.01.29
