• 통합검색(9,940)
  • 리포트(8,174)
  • 자기소개서(1,334)
  • 시험자료(184)
  • 논문(129)
  • 방송통신대(77)
  • 서식(31)
  • ppt테마(6)
  • 이력서(4)
  • 표지/속지(1)
EasyAI “회로도설계” 관련 자료
외 4,287건 중 선별하여 새로운 문서 초안을 작성해 드립니다
생성하기
판매자 표지는 다운로드시 포함되지 않습니다.

"회로도설계" 검색결과 1-20 / 9,940건

  • 판매자 표지 자료 표지
    [합격 파일] 2020년 전자캐드기능사 3회차 실기 CONTROL BOARD OrCAD 회로도, PCB설계
    시험자료 | 14페이지 | 3,000원 | 등록일 2020.11.14 | 수정일 2021.10.25
  • 디지털 알람 시계 회로설계 및 제작
    디지털 알람 시계 회로설계 및 제작Contents Conclusion 작동 원리 주요 소요 부품회로도 및 회로 설명 TIME TABLE 1. 최종 설계 목표 ( SPEC ... 목표 ( SPEC ) 업무분담 작품시현 회로도 및 회로 설명2. 회로도 및 회로 설명 ( 부분별 설명 ) 회로도 및 회로 설명 TIME TABLE 최종 설계 목표 ( SPEC ... 최종 설계 목표 ( SPEC ) 업무분담 작품시현2. 회로도 및 회로 설명 ( 분주회로 ) 회로도 및 회로 설명 TIME TABLE 최종 설계 목표 ( SPEC ) 업무분담 작품
    리포트 | 16페이지 | 2,000원 | 등록일 2020.02.14
  • [디지털공학개론] 디지털 시계의 회로설계와기본형 레지스터 및 IC의 종류
    1. 발진 회로디지털 시계의 회로설계에 있어서 발진회로는 일정한 클록을 제공하기 위해서 요구된다. 이를 세팅하기 위해서는 다음의 세 방법이 있다. 첫 번째 방법으로는 CR ... 발진 회로(CR oscillation circuit)사용, 수정 발진자 (quartz oscillator) 사용, 그리고 가정용 220V 전원의 안정된 60Hz 주파수를 이용 ... 하는 방법이 있다.2. 분주 회로디지털 시계의 기본 단위로 약속된 시간 규격인 초 를 나타내기 위해서는 ‘ ’ 1Hz 주파수가 필요하다 분주회로는 정현파에서 구형파를 얻을 수 있
    리포트 | 6페이지 | 2,000원 | 등록일 2020.04.05
  • 2019학년도 3학년 1학기 중앙대 전자회로설계실습 10. Oscillator 설계 예비
    1. 목적OP-Amp를 이용한 Oscillator (신호발생기)를 설계 및 측정하여 positive feedback의 개념을 파악하고, 피드백 회로의 parameter 변화 ... 의 신호발생기를 OrCAD를 이용하여 설계하고 설계도를 제출하라. 사용한 수식 및 수치를 자세히 적어서 제출한다.beta= {R _{1}} over {R _{1} +R _{2 ... : UA741CP: 2개저항 (1 ㏀, 1/2W): 4개가변저항 (5 ㏀, 1/2W): 2개세라믹 커패시터 (0.47 ㎌): 1개3. 설계실습 계획서3.1 OrCAD PSPICE를 사용
    리포트 | 5페이지 | 1,000원 | 등록일 2019.09.21
  • 2019학년도 3학년 1학기 중앙대 전자회로설계실습 3. Voltage Regulator 설계 예비
    1. 목적전파정류회로를 사용하여 교류전원으로부터 직류전압을 얻는 기본적인 직류전압 공급기 (DC Power Supply)를 설계, 구현, 측정, 평가한다.2. 준비물 및 유의사항 ... : 1N914 또는 KDS160: 4개점퍼선: 다수Bread board: 1개3. 설계실습 계획서* 모든 계산결과는 반올림하여 유효숫자 세 자리까지만 사용한다.(A) 설계: 아래 ... 를 설계한다. 이때 diode의 저항은 0.7 ㏀으로 가정한다. 이론부와 교과서(Sedra)를 참조한다. 설계에 사용된 수식, 과정을 상세히 기술한다.RL = 5 kΩ, Vp ≤ 4
    리포트 | 2페이지 | 1,000원 | 등록일 2019.09.21
  • 2019학년도 3학년 1학기 중앙대 전자회로설계실습 6. Common Emitter Amplifier 설계 예비
    계획서3.1 Emitter 저항을 삽입한 Common Emitter Amplifier 설계A* 모든 계산결과는 반올림하여 유효숫자 세 자리까지만 사용한다.위 회로와 같이 ... 하라. 모든 node의 전압과 branch의 전류가 나타난 회로도와 이때의 출력파형을 PSPICE로 Simulation하여 제출하라. 출력전압의 최댓값(Vmax), 최솟값 ... 완료) 모든 node의 전압과 branch이 전류가 나타난 회로도와 이때의 출력파형을 PSPICE로 Simulation하여 제출하라. 반올림하여 유효숫자 세 개로 다음 표를 작성
    리포트 | 6페이지 | 1,000원 | 등록일 2019.09.21
  • 2019학년도 3학년 1학기 중앙대 전자회로설계실습 8. MOSFET Current Mirror 설계 예비
    Current Mirror 설계* 모든 계산결과는 반올림하여 유효숫자 세 자리까지만 사용한다.그림 1의 회로와 같이 Current Source에서 M1, M2로는 2N7000 ... 1. 목적N-Type MOSFET을 이용하여 특정 Reference 전류가 흐를 수 있는 단일 Current Mirror와 Cascode Current Mirror를 설계 및 ... ): 1개점퍼 와이어 키트: 1개MOSFET : 2N7000: 4개저항 (1 ㏀, 1/2W): 4개가변저항 (1 ㏀, 10 ㏀, 1/2W): 2개3. 설계실습 계획서3.1 단일
    리포트 | 5페이지 | 1,000원 | 등록일 2019.09.21
  • 2019학년도 3학년 1학기 중앙대 전자회로설계실습 11. Push-Pull Amplifier 설계 예비
    Amplifier 특성위 왼쪽 회로와 같이 설계한 Push-Pull Amplifier에서 RL = 100 Ω, VCC = 12 V로 하여, Dead zone과 Crossover ... 개Resistor 저항 1 ㏀: 1개Resistor 저항 100 Ω: 1개UA741cp OP-amp: 1개3. 설계실습 계획서3.1 Classic Push-Pull ... distortion을 확인하려고 한다.(A) 그림 1(a)회로를 simulation하기 위한 PSpice schematic을 그리되, BJT를 제외하고 부하저항을 100Ω으로 놓
    리포트 | 7페이지 | 1,000원 | 등록일 2019.09.21
  • 2019학년도 3학년 1학기 중앙대 전자회로설계실습 5. BJT와 MOSFET을 사용한 구동(switch) 회로 예비
    1. 목적BJT와 MOSFET을 이용하여 TTL 레벨의 전압(5 V)으로 동작하는 RTL switch회로설계, 구현하여 relay, 또는 LED를 구동하고 그 동작을 측정 ... ㏀ 1/4W: 4개3. 설계실습 계획서아래 회로와 같이 BJT 2N3904를 사용하여 BL-B4531 (VF =2 V, IF =20 mA) LED를 구동하는 회로설계하려한다 ... 때 평균이 0 V이고 +2.5 V, -2.5 V의 펄스를 생성한다. 설계한 구동회로에 1 Hz, 5 Vdc square pulse (50%)를 인가하려면 함수발생기의 전압(Vpp
    리포트 | 4페이지 | 1,000원 | 등록일 2019.09.21
  • 2019학년도 3학년 1학기 중앙대 전자회로설계실습 1. OP Amp를 이용한 다양한 Amplifier 설계 예비
    ) 설계회로의 이득의 주파수 특성을 PSPICE를 이용하여 simulation하고 그 결과를 제출한다. (힌트 : PSPICE simulation 중 AC Sweep ... 게 나왔다.(C) 설계회로의 이득의 주파수 특성을 PSPICE를 이용하여 simulation하고 그 결과를 제출한다.(D) 출력전압이 Non-Inverting Amplifier ... 1. 목적출력저항이 큰 센서의 출력신호를 증폭하는 Inverting, Non-inverting, summing Amplifier를 설계, 구현, 측정, 평가한다.2. 준비물 및
    리포트 | 8페이지 | 1,000원 | 등록일 2019.09.21
  • 2019학년도 3학년 1학기 중앙대 전자회로설계실습 2. OP Amp의 특성측정 방법 및 Integrator 설계 예비
    1. 목적OP Amp의 offset 전압과 slew rate를 측정하는 회로, 적분기를 설계, 구현, 측정, 평가한다.2. 준비물 및 유의사항Function Generator ... 하고 회로도를 제출한다.(B) 두 회로에 대해 유한한 크기의 open loop gain을 고려하여 이득을 구하기 위한 수식을 제출한다.유한한 크기의 open loop gain을 고려 ... 하고 PSPICE를 이용하여 회로, 입력전압과 출력전압의 파형을 제출한다.(B) Offset voltage가 있을 때, (A)번에서 설계한 적분기의 출력파형이 어떻게 될 것인지 예측, 기술
    리포트 | 7페이지 | 1,000원 | 등록일 2019.09.21
  • 2019학년도 3학년 1학기 중앙대 전자회로설계실습 4. MOSFET 소자 특성 측정 예비
    MOSFET 회로도 구성 및 시뮬레이션 (OrCAD PSPICE)(A) OrCAD를 이용하여 그림 1의 회로도를 설계하여라.(2N7000/FAI 이용, RG=1 MΩ으로 설정)(B ... (Data Sheet 에서의 VGS=4.5V, ID=75mA인 condition) RDS의 값이 1.8 Ω임을 파악하였고, 회로도에 적용하였다.iD-vGS특성곡선을 통해 도출해 낸 ... 1. 목적MOS Field-Effect Transistor(MOSFET) 소자의 특성(VT, kn, gm)을 Data Sheet를 이용하여 구하고, 설계, 구현하여 전압의 변화
    리포트 | 4페이지 | 1,000원 | 등록일 2019.09.21
  • AND, OR, ADD, Subtract 설계(회로도, 시뮬레이션 결과)
    게이트의 진리표와 값이 일치하는 것을 알 수 있다.OR 게이트 설계OR 게이트 진리표 및 회로도OR 게이트 회로도OR 게이트 시뮬레이션 NetlistLibrary Symbol 및 ... AND 게이트와 OR 게이트는 이미 설계했기 때문에 우선 XOR 게이트를 설계하고 1bit Full Adder을 설계한다.FullAdder회로도 및 진리표XOR 게이트 설계XOR ... 를 설계한다.Adder-Subtract 회로도위의 회로도에서 2 by 1 MUX와 NOT 게이트 대신에 XOR 게이트를 사용한다.1bit-Adder-Subtract 회로도1bit
    리포트 | 27페이지 | 3,500원 | 등록일 2014.04.01 | 수정일 2014.04.29
  • 2019학년도 3학년 1학기 중앙대 전자회로설계실습 4. MOSFET 소자 특성 측정 결과
    4. 설계실습 내용 및 분석4.1 MOSFET 회로의 제작 및 측정(A) 그림 1의 회로를 제작하여라. 이때, RG=1㏁으로 설정한다. 또한, DC Power Supply를 회로 ... 설계실습에서 무엇을 하였으며 그 결과는 어떤가? 수치를 포함하여 요약한다.이번 설계실습에서는 MOSFET 회로를 Bread board에 제작, 구현하여 전압(VG, VD)의 변화 ... 에서 설계회로와 실제 구현한 회로의 차이점을 비교하고 이에 대한 이유를 서술한다.OrCAD를 통해 설계회로와 실제 구현한 회로의 차이점은 RDS(0N) 저항의 유무이
    리포트 | 4페이지 | 1,000원 | 등록일 2019.09.21
  • 기초회로실험 설계 자동판매기 자판기 PCB 회로
    8, D9 : LED 2개3) 장비 설명CLOCK의 주파수는 무관, 파형은 구형파 전압은 5V전원의 전압은 5V그림 전면 흑백 회로4) 회로도는 전면 흑백, 백색배경 컬러, 흑색 ... 배경 컬러와 뒷면 흑백, 백색배경 컬러, 흑색배경 컬러로 구성된 PDF파일 제공 아래는 전면 흑백회로의 축소판전면 회로도를 보고 소자를 고정 시킨 후 뒷면 회로도를 보고 납땜질을 하면 완성
    리포트 | 1페이지 | 2,500원 | 등록일 2013.06.06
  • 2019학년도 3학년 1학기 중앙대 전자회로설계실습 9. 피드백 증폭기 (Feedback Amplifier) 결과
    4. 설계실습 내용 및 분석4.1 Series-Shunt 피드백 증폭기의 구현 및 측정(A) 3.1(A)에서 설계한 Series-Shunt 피드백 증폭기 회로를 구성한다. 입력 ... Series-Series 피드백 증폭기의 구현 및 측정(A) 3.2(A)에서 설계한 Series-Series 피드백 증폭기 회로를 구성한다. LED와 직렬로 멀티미터 (전류 측정모드 ... (V)0123456출력전압 (V)02.1634.1275.9517.6679.80511.996- Series-Shunt 피드백 회로의 출력전압은V _{O} = {R _{1} +R
    리포트 | 4페이지 | 1,000원 | 등록일 2019.09.21
  • 트랜지스터,다이오드,저항으로 회로도설계
    전자회로설계 9 조 20052354 박대우 20052369 최슬기 발표자 20053022 장화수목 차 설계 목적 회로도 설명 회로도 풀이 풀이 결과 결론 및 고찰설계 목적 전자 ... 회로설계 수업시간에서 배운 다이오드의 전압 강하 및 활용 목적과 트랜지스터의 전압강하 및 전류의 흐름과 전압차를 살펴보고 계산해 보겠습니다 .회로도 설명회로도 소자 값 D1 ... = 0.7V I B = 0mA V B = 3.58V결론 및 고찰 전자회로설계 수업시간에서 배운 다이오드와 트랜지스터를 사용하여 회로도를 설계하여 전압과 전류 값을 구해보
    리포트 | 18페이지 | 1,500원 | 등록일 2010.11.16
  • [논리회로] D Flipflop 쿼터스 Verilog 언어로 설계, 회로도 및 시뮬레이션(동기식/비동기식)
    동기식 D flip-lop- 코드- 회로도- 시뮬레이션Clk의 positive edge마다 input값과 조건을 확인하고 output을 갱신.비동기식 리셋 D flip-lop ... - 코드- 회로도- 시뮬레이션Clk의 positive edge마다 input값과 조건을 확인하고 output을 갱신하고, Clk와 상관없이 Rst값이 0이면 무조건 output이 0 ... 으로 reset된다.동기식 리셋 D flip-flop- 코드- 회로도- 시뮬레이션Clk의 positive edge마다 input값과 조건을 확인하고 output을 갱신.(Rst값
    리포트 | 3페이지 | 1,000원 | 등록일 2014.08.11 | 수정일 2016.06.13
  • 자판기 설계(상태도,상태표,카노맵,회로도,VHDL설계)
    //모듈 machine 내부적인 연산설계 구조를 선언signal A1,A2,A3,A4,A5,A6,A7,A8,A9,A10,A11,A12,A13,A14,A15,A16,A17
    리포트 | 22페이지 | 10,000원 | 등록일 2011.12.13 | 수정일 2019.03.08
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 08월 01일 금요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
3:58 오전
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 캐시를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감