• AI글쓰기 2.1 업데이트
  • AI글쓰기 2.1 업데이트
  • AI글쓰기 2.1 업데이트
  • AI글쓰기 2.1 업데이트
  • 통합검색(23,227)
  • 리포트(18,966)
  • 자기소개서(3,227)
  • 시험자료(407)
  • 논문(391)
  • 방송통신대(154)
  • 서식(52)
  • ppt테마(16)
  • 이력서(10)
  • 표지/속지(2)
  • 노하우(2)
판매자 표지는 다운로드시 포함되지 않습니다.

"회로설계" 검색결과 1,241-1,260 / 23,227건

  • 전기회로설계실습 8. 인덕터 및 RL회로의 과도응답(Transient Response)
    설계실습 8. 인덕터 및 RL회로의 과도응답(Transient Response)목적 주어진 시정수를 갖는 RL회로설계하고 이를 측정하는 방법을 설계한다.준비물*기본 장비 및 ... W급 2개인덕터(10 mH): 2 개커패시터(10 ㎋ ceramic disc): 1개설계실습 계획서3.0 Time constant 이므로 으로 가정하면 이다. 따라서 회로도는 아래 ... 전류는 CH1, 접지, function generator 순서로 흐른다. 따라서 인덕터는 Short상태가 되며 즉, function generator와 저항만이 연결된 회로
    리포트 | 4페이지 | 1,000원 | 등록일 2024.08.21
  • 판매자 표지 자료 표지
    중앙대학교 전기회로설계실습 2. 전원의 출력저항, DMM의 입려저항 측정회로 설계(예비) A+
    에 가까운 아주 작은 값일 것이라 예상한다.(b) 건전지(6 V)의 내부저항을 측정하는 회로와 절차를 설계하여 제출하라. 단, 가능한 한 측 정에 의한 전력소비가 최소가 되도록 10 ... ) DMM의 측정단위를 Vdc로 맞춘다. 3) DMM의 측정치를 6V보다 크게 맞춘다. 4) 10Ω 저항에 DMM을 병렬로 연결한다. 5) Pushbutton을 눌러 회로에 전류
    리포트 | 3페이지 | 1,000원 | 등록일 2024.11.13
  • 1. Op Amp를 이용한 다양한 Amplifier 설계 예비보고서 - [전자회로설계실습 A+ 인증]
    marker를 연결하고 시뮬레이션 수행.)(1) Inverting Amplifier 설계를 위해 +단자는 접지하고 -단자에 센서 등가회로를 연결한다.(2) 0.2 Vpp인 입력을 1 ... 전압이 다르면 그 이유를 기술한다.2 kHz에서는 목표한 출력전압과 시뮬레이션 출력전압이 육안상 동일하다.(C) 설계회로의 이득의 주파수 특성을 PSPICE를 이용하여 s ... Amplifier 설계를 위해 -단자는 접지하고 +단자에 센서 등가회로를 연결한다.(2) 0.2 Vpp인 입력을 1 Vpp의 출력으로 증폭시키기 위한 가 된다.(3) R1에 10 k
    Non-Ai HUMAN
    | 리포트 | 9페이지 | 1,000원 | 등록일 2022.03.12 | 수정일 2023.01.03
  • [A+] 중앙대학교 전기회로 설계실습 예비보고서 3. 분압기(Voltage Divider) 설계
    설계 목표는 출력전압이 12 V로 고정되어 있는 한 대의 DC power supply를 이용하 여 정격전압이 3 V±10%, 정격전류가 3 mA±10%인 IC chip에 전력 ... 을 공급할 수 있는 분압기를 설계하는 것이다. 단, IC chip이 동작하지 않을 때, 즉 전력을 소비하지 않을 때 IC chip에 9 V 이상 걸리지 말아야한다.준비물 : 리드저항 ... (1 ㏀, 2.7 ㏀, 3 ㏀, 6.2 ㏀, 1/4 W, 5 %) : 3개3.1 분압기의 설계(부하효과를 고려하지 않은 잘못된 설계)(a) 준비물 중의 저항을 사용하여 3 V±10
    리포트 | 1페이지 | 1,000원 | 등록일 2023.02.06
  • 실습6.위상제어루프PLL 예비보고서 중앙대 아날로그 및 디지털 회로 설계 실습
    와 feedback 회로로 들어온 신호의 주파수를 비교하여 그 위상 차이를 검출해낸다.실험에서는 XOR gate 를 이용하였다.2. 루프필터 Loop filterXOR gate ... 에서 검출해낸 위상을 전압의 크기로 VCO 를 제어하는 dc 전압으로 바꿔주는 역할을 한다. (적분기) 이때 전압의 크기는 위상 차이의 평균 전압이다. RC 회로로 구성된 LPF 를 사용 ... 은 디지털 회로와 아날로그 회로 둘 다에서 사용되는데 디지털 시스템에서는 위상을 맞추어주는 클럭에 이용, 통신에서 PLL 은 원하는 주파수를 수신, 송신할 수 있게 만들어준다
    Non-Ai HUMAN
    | 리포트 | 14페이지 | 1,000원 | 등록일 2021.07.17
  • 중앙대 아날로그 및 디지털 회로 설계 실습 3학년 2학기 카운터 설계 과제 14주차
    아날로그 및 디지털회로 설계 실습14주차 과제: 카운터 설계1. RS-Latch를 이용한 Chattering 방지회로설계하고 그 원리를 설명하시오.nand gate를 이용 ... 유지된다.위 회로에서 R입력에 접촉된 스위치가 S입력에 접촉되는 과정을 하나씩 보자.과정을 보기 전에 S입력이 들어가는 NAND gate를 S Nand, R입력이 들어가
    Non-Ai HUMAN
    | 리포트 | 3페이지 | 1,000원 | 등록일 2021.06.28
  • [A+] 중앙대학교 전기회로 설계실습 결과보고서 3. 분압기(Voltage Divider) 설계
    이므로, 이는 올바르지 못한 회로 설계 과정인 것을 알게 되었다. 부하효과를 고려하여 회로 설계를 하게 되면 매우 많은 회로가 나오지만 실험에 사용한 회로는 2.7 [㏀]과 6.2 ... 전압을 측정해야하는 경우에 원래 전압을 분압해주는 분압기라는 장치에 대해 알아보는 실험이다. 부하효과를 고려하지 않았을 경우와 고려했을 경우에 따른 회로 설계와 부하에 걸리 ... 는 전압을 측정해보며 부하효과를 고려하여 올바른 분압기 설계 과정을 배울 수 있는 실험이다.2. 설계실습 결과4.1 (a) 실험계획 3.1의 회로를 구성하여 출력전압을 측정하여 기록하라. 측정회로를 그리고 자신이 설계회로와 차이가 있다면 그 차이를 분석하라.
    리포트 | 7페이지 | 1,000원 | 등록일 2023.02.06 | 수정일 2023.02.09
  • 6. Common Emitter Amplifier 설계 예비보고서 - [2021년도 전자회로설계실습 A+ 자료]
    려면v` _{be`}가 5mV이하로서V` _{T} `보다 충분히 작아e ^{v _{be} /V _{T}} SIMEQ1+v _{be} /V _{T}이 성립해야 하는데 설계회로 ... 아지므로 Overall Voltage Gain은 작아지나 Amplifier Gain은 변하지 않는다. (2차 설계 완료)모든 Node의 전압과 branch 전류가 나타난 회로도와 이때의 출력 ... 예비보고서설계실습6. Common Emitter Amplifier 설계학과 :담당 교수님 :제출일 : 2021. 00. 00. (월)조 : 0조학번 / 이름 : 2000000
    Non-Ai HUMAN
    | 리포트 | 8페이지 | 1,000원 | 등록일 2022.03.15
  • 판매자 표지 자료 표지
    디지털 회로 실험 및 설계 - ADC(Analog to Digital Converter) 실험 1
    디지털회로실험및설계 예비 보고서 #7( ADC(Analog-to-Digital Converter) 실험 )과 목담당교수제 출 일학 번이 름1. 실험목표① AD 변환의 원리 ... 되어야 함4. PSpice 시뮬레이션 회로도 및 결과실험 1) ADC 회로도를 구성하시오.※ 멀티심 회로도 ※실험 2) Input 전압값을 기록하고, LED로 출력된 값을 2진수
    리포트 | 7페이지 | 3,000원 | 등록일 2023.09.22 | 수정일 2023.09.24
  • 서강대학교 21년도 디지털회로설계 - 엘리베이터 설계 프로젝트 보고서(A+자료)
    2021-1학기디지털 회로 설계기말프로젝트엘리베이터 설계과목명 디지털회로설계전공 전자공학학번이름날짜 2021.06.22(우선 input과 output을 좀 간단하게 up_2 ... , elev_3, op, level 등으로 표현하겠습니다.)1. 설계 목적실제 엘리베이터와 유사하게 동작하는 시스템을 설계한다. State Diagram을 통해 구상하고 VHDL로 구현 ... 한 후, Testbench를 통해 검증해본다.2, 3. 설계 과정, State Diagram 및 설명현재 층수를 state에 포함시킨다면 state가 너무 많아질 것 같아서, 일단
    Non-Ai HUMAN
    | 리포트 | 10페이지 | 2,000원 | 등록일 2021.06.30 | 수정일 2022.09.23
  • (A+)중앙대학교 전자회로설계실습 11 Push-Pull Amplifier 설계 예비보고서
    위 왼쪽 회로와 같이 설계한 Push-Pull Amplifier에서 RL = 100 Ω, VCC = 12 V로 하여, Dead zone과 Crossover distortion ... ) 회로를 simulation하기 위한 PSpice 회로도를 설계하고, Simulation Profile에서 Analysis type을 Time Domain (Transient ... 을 확인하려고 한다.(A) 그림 1(a) 회로를 simulation하기 위한 PSpice 회로도를 그리되, BJT 를 제외하고 부하저항을 100Ω으로 놓고, Simulation
    Non-Ai HUMAN
    | 리포트 | 8페이지 | 1,000원 | 등록일 2022.03.02
  • 전기회로설계실습 10. RLC 회로의 과도응답 및 정상상태응답
    설계실습 10. RLC 회로의 과도응답 및 정상상태응답목적 저항, 인덕터, 커패시터로 구성된 RLC회로의 과도응답 및 정상상태응답을 이해하고 실험으로 확인한다.준비물*기본 장비 ... ㏀, 2 W): 2개커패시터(10 ㎋ ceramic disc): 2개인덕터(10 mH 5 %): 2개설계실습 계획서3.1 공진주파수는 이다.감쇠상수는 이다.진동 주파수 이다.3.2노란색 ... 보이는 임계상황이 된다. 이때의 저항을 측정하면 된다.3.6 RLC 직렬회로에서 CH1에 입력전압파형이, CH2에 R에 걸리는 전압파형이 나타나도록 측정하는 연결도는 아래와 같다.3
    리포트 | 3페이지 | 1,000원 | 등록일 2024.08.21
  • 공진회로(Resonant Circuit)와 대역여파기 설계 / 전기회로설계실습 예비보고서 중앙대 11
    설계 실습 예비보고서공진회로(Resonant Circuit)와 대역여파기 설계실험 목적 : RLC 공진 회로를 이용한 Bandpass, Bandstop filter를 설계, 제작 ... , 실험한다.설계 실습 계획서3.1● Q-factor가 1일 때w _{c} =2 pi TIMES15.92 TIMES10 ^{3} =6283.185w _{o} = {1} over
    리포트 | 6페이지 | 1,000원 | 등록일 2023.03.07
  • [A+] 중앙대학교 전자회로 설계실습 예비보고서 5. BJT와 MOSFET을 사용한 구동(switch) 회로
    함수발생기는, 예를 들어 5 Vpp square pulse를 선택하면, 부하가 50 Ω일 때 평균이 0 V이고 +2.5 V, -2.5 V의 펄스를 생성한다. 설계한 구동회로에 1
    리포트 | 6페이지 | 1,000원 | 등록일 2023.02.06
  • [중앙대학교 전기회로설계실습] A+ 결과보고서 8. 인덕터 및 RL회로의 과도응답
    했듯이 인덕터 내부의 저항이 존재하고, 인덕터의 값이 정확히 10mH가 아닐 수 있어 이 부분에서 회로에 영향을 미쳤을 수 있다.
    리포트 | 6페이지 | 1,500원 | 등록일 2023.03.13
  • [A+] 중앙대 전기회로설계실습 4주차 예비보고서 (Thevenin 등가회로 설계)
    W, 5% 각 1개330Ω, 390Ω, 470Ω, 1kΩ, 1.2kΩ, 3.3kΩ,가변저항 : 20 kΩ, 2W 급 2개3. 설계실습계획서3.1 브리지회로에서R _{L}에 걸리 ... .324456`V 이다.3.2a)V _{Th}와R _{Th}를 이론적으로 구하고 Thevenin 등가회로설계하여 회로도를 제출하라.①V _{TH`}V _{a} =5 TIMES {470 ... 를 설계하고 실험절차를 설명하라. 전압계(DMM)의 위치를 명시하라.※실험절차① 왼쪽 회로와 같이 330Ω의 부하저항을 제거한다.②390` ohm와470` ohm사이,3.3k` ohm
    Non-Ai HUMAN
    | 리포트 | 5페이지 | 1,000원 | 등록일 2021.05.27
  • 전기회로설계실습 7. RC회로의 시정수 측정회로 및 방법설계 예비보고서
    전기회로설계실습 설계실습계획서설계실습 7. RC회로의 시정수 측정회로 및 방법설계1. 목적: 주어진 시정수를 갖는 RC회로설계하고 이를 측정하는 방법을 설계한다.2. 실습준비 ... .368이므로 초기전류의 36.8%가 되는 지점까지의 시간을 측정한다.3.3(a) Time constant가 10 ㎲이며 저항과 10 ㎋ 커패시터가 직렬로 연결된 회로설계 ... SPDT(single pole double throw) 2개3. 설계실습계획서 (이론 3, 8장 참조)3.1 DMM으로 전압을 측정할 때 내부저항이 매우 크다는 것을 앞에서 실험
    Non-Ai HUMAN
    | 리포트 | 5페이지 | 1,000원 | 등록일 2021.07.08
  • [중앙대전기회로설계실습] A+ 설계 실습7 RC회로의 시정수 측정회로 및 방법설계 예비 보고서
    RC회로의 시정수 측정회로 및 방법설계 예비 보고서1. 목적주어진 시정수를 갖는 RC회로설계하고 이를 측정하는 방법을 설계한다.2. 준비물* 기본 장비 및 선Function ... .68V가 될 때까지의 시간을 측정하여 5배하여 방전 시간을 측정한다.3.3(a) Time constant가 10 μs이며 저항과 10 nF 커패시터가 직렬로 연결된 회로설계 ... : 20㏀, 2W급 2개3. 설계실습 계획서 (이론 3, 8장 참고)3.1 DMM으로 전압을 측정할 때 내부저항이 매우 크다는 것을 앞에서 실험하였다 (10MΩ정도). DMM의 내부
    Non-Ai HUMAN
    | 리포트 | 5페이지 | 1,000원 | 등록일 2021.05.26 | 수정일 2022.03.07
  • 판매자 표지 자료 표지
    A+ 아날로그및디지털회로설계 실습 예보_stopwatch tjfrP
    Non-Ai HUMAN
    | 리포트 | 2페이지 | 1,000원 | 등록일 2022.03.27
  • 판매자 표지 자료 표지
    전자회로설계실습 4 예비보고서 MOSFET 소자 특성 측정
    전자회로설계 실습(6주차 예비보고서)소속담당교수수업 시간학번성명예비 보고서설계실습 4. MOSFET 소자 특성 측정실습날짜교과목 번호제출기한작성자제출날짜(메일)1. 목적MOS ... ) OrCAD를 이용하여 그림 1의 회로도를 설계하여라.(2N7000/FAI 이용, VG와 MOSFET 게이트 연결 시 점퍼 와이어 대신 1KΩ 이하 저항 사용 가능)(B ... Field-Effect Transistor(MOSFET) 소자의 특성(V _{T``} ,``k _{n} ,``g _{m})을 Data Sheet를 이용하여 구하고, 설계, 구현
    Non-Ai HUMAN
    | 리포트 | 4페이지 | 1,000원 | 등록일 2022.03.29 | 수정일 2022.03.31
  • EasyAI 무료체험
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 10월 26일 일요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
5:14 오후
문서 초안을 생성해주는 EasyAI
안녕하세요 해피캠퍼스의 20년의 운영 노하우를 이용하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 AI가 방대한 정보를 재가공하여, 최적의 목차와 내용을 자동으로 만들어 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 이용권를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감