• AI글쓰기 2.1 업데이트
  • 통합검색(84)
  • 리포트(84)
판매자 표지는 다운로드시 포함되지 않습니다.

"중앙대학교 전자회로설계실습 예비레포트" 검색결과 61-80 / 84건

  • 전자회로설계실습 실습6(Common Emitter Amplifier 의 주파수 특성) 예비보고서
    Capacitor 0.1㎌3개Capacitor 10㎌3개3. 설계실습 계획서3.1 Emitter 저항을 삽입한 Common Emitter Amplifier 설계회로와 같이 emitter ... 설계실습 7. Common Emitter Amplifier 의 주파수 특성1. 목적 : 이전 실험에서 설계한 emitter 저항을 사용한 Common Emitter ... 하지 않는다. (2차 설계 완료)모든 node의 전압과 branch의 전류가 나타난 회로도와 이때의 출력파형을 PSPICE로 Simulation 하여 제출하라. 반올림하여 유효숫자
    Non-Ai HUMAN
    | 리포트 | 5페이지 | 1,000원 | 등록일 2020.09.07 | 수정일 2020.09.15
  • 전자회로설계실습 실습8(MOSFET Current Mirror 설계) 결과보고서
    설계실습 8. MOSFET Current Mirror 설계4. 설계실습 내용 및 분석 (결과 report 작성 내용)4.1 단일 Current Mirror 구현 및 측정(A ... 의 값을 구하는 법을 알 수 있었고 회로의 전기적 특성을 이해할 수 있었따.-설계실습계획서에서 설계회로와 실제 구현한 회로의 차이점을 비교하고 이에 대한 이유를 서술한다. ... . 출력저항의 증가로 전압 변화에 무관하게 일정한 전류를 낼 수 있게 된다.5. 결론-본 설계실습에서 무엇을 하였으며 그 결과는 어떤가? 수치를 포함하여 요약한다.이번 실험에서는 단일
    Non-Ai HUMAN
    | 리포트 | 3페이지 | 1,000원 | 등록일 2020.09.07 | 수정일 2020.09.15
  • 판매자 표지 자료 표지
    설계실습 8. 인덕터 및 RL회로의 과도응답(Transient REsponse) 예비보고서
    설계실습 8. 인덕터 및 RL회로의 과도응답(Transient REsponse)예비레포트전자전기공학부학번3. 설계실습 계획서3.0. Time constant가 10us인 RL회로 ... 를 설계하여 제출하라.Time constant===10us이다.3.1 Function generator (+) – 저항 – 인덕터(10mH) – Function generator ... (-)의 순서로 연결된 회로에서 time constant를 10us로 하고자 할 때 저항을 계산하라. Function generator의 출력을 1V의 사각파(high = 1V
    Non-Ai HUMAN
    | 리포트 | 8페이지 | 1,000원 | 등록일 2020.05.07 | 수정일 2020.09.08
  • 전자회로설계실습 실습4(MOSFET 소자 특성 측정) 결과보고서
    설계실습 4. MOSFET 소자 특성 측정4. 설계실습 내용 및 분석 (결과 report 작성 내용)4.1 MOSFET 회로의 제작 및 측정(A) 그림 1의 회로를 제작 ... 며 MOSFET 회로에서 VDS를 늘려가며 측정을 통해 VT를 구할 수 있었다. 수치는 2.2V였고 이론과 적은 오차로 일치하였다.-설계실습계획서에서 설계회로와 실제 구현한 회로의 차이점 ... VDS)에 의해 구할 수 있다. 식에 대입하면 ro = 270Ω이 나온다.5. 결론-본 설계실습에서 무엇을 하였으며 그 결과는 어떤가? 수치를 포함하여 요약한다.실습을 하
    Non-Ai HUMAN
    | 리포트 | 5페이지 | 1,000원 | 등록일 2020.09.07 | 수정일 2020.09.15
  • 전자회로설계실습 실습4(MOSFET 소자 특성 측정) 예비보고서
    설계실습 4. MOSFET 소자 특성 측정1. 목적 : MOS Field-Effect Transistor(MOSFET) 소자의 특성(V _{t} ,k _{n} ,g _{m ... 키트1개Bread Board1개3. 설계실습 계획서3.1 MOSFET의 특성 parameter 계산(A) Data Sheet를 이용하여V _{t} ,k _{n}을 구하여라. (사용 ... } =133.8mA/V 이다.3.2 MOSFET 회로도 구성 및 시뮬레이션 (OrCAD PSPICE)(A) OrCAD를 이용하여 그림 1의 회로도를 설계하여라. (2N7000/FAI
    Non-Ai HUMAN
    | 리포트 | 3페이지 | 1,000원 | 등록일 2020.09.07 | 수정일 2020.09.15
  • 전기회로설계실습-실습10(RLC 회로의 과도응답 및 정상상태응답)-결과보고서
    설계실습 10. RLC 회로의 과도응답 및 정상상태응답요약RLC 회로의 과도응답 및 정상상태응답에 관한 실험을 하였다. RLC 회로를 구성하고 Function generator ... 회로의 과도응답과 정상상태의 응답에 대해 실험을 해보았다.2. 설계실습 결과4.1 그림 1과 같이 회로를 구성하라. 입력을 사각파(0 to 1 V, 1 ㎑, duty cycle ... 에는 Function generator에서 정현파를 보내준 후 가변저항을 4 ㏀으로 고정한 뒤 R, L, C에 걸리는 전압과 위상차이를 관측하는 실험을 하였다. 또한 RLC의 회로
    Non-Ai HUMAN
    | 리포트 | 7페이지 | 1,000원 | 등록일 2020.09.07 | 수정일 2020.09.24
  • 전기회로설계실습 실습10(RLC 회로의 과도응답 및 정상상태응답) 예비보고서
    설계실습 10. RLC 회로의 과도응답 및 정상상태응답1. 목적 : 저항, 인덕터, 커패시터로 구성된 RLC회로의 과도응답 및 정상상태응답을 이해하고 실험으로 확인한다.2. 실험 ... 저항(20 ㏀, 2 W) : 2개커패시터(10 ㎋ ceramic disc): 2개인덕터(10 mH 5 %): 2개3. 설계실습 계획서3.1 RLC 직렬회로에서 R = 500 Ω, L ... ㎐3.2 위의 회로에서 입력이 사각파(0 to 1 V, 1 ㎑, duty cycle = 50 %)인 경우 입력을 기준으로 R, L, C에 걸리는 전압파형을 시뮬레이션 하여 제출하라.→ 위의 회로를 보면 0
    Non-Ai HUMAN
    | 리포트 | 5페이지 | 1,000원 | 등록일 2020.09.07 | 수정일 2020.09.15
  • 전자회로설계실습 실습2(Op Amp의 특성측정 방법 및 Integrator 설계) 결과보고서
    설계실습 2. Op Amp의 특성측정 방법 및 Integrator 설계요약 :- 4.1(A) 약 80㎷ 가 측정되었다.(B) Gain = 100, Vo = 5.12 ... 에 맞는 회로설계할 때 더욱 정확한 결과 값을 얻을 수 있도록 이해할 수 있는 실험을 진행했다.또한 Integrator 회로에서 커패시터 Op Amp와 같은 소자들의 한계로 인해 ... 하고, Integrator를 설계하여 slew-rate에 대해 알아볼 수 있도록 하는 실험이었다.2. 설계실습 결과4.1 Offset Voltage 측정(A) Open Loop Gain
    Non-Ai HUMAN
    | 리포트 | 7페이지 | 1,000원 | 등록일 2020.09.07 | 수정일 2020.09.15
  • 전자회로설계실습 실습2(Op Amp의 특성측정 방법 및 Integrator 설계) 예비보고서
    설계실습 2. Op Amp의 특성측정 방법 및 Integrator 설계1. 목적 : Op Amp의 offset 전압과 slew rate를 측정하는 회로, 적분기를 설계, 구현 ... 다수Bread Board1개3. 설계실습 계획서3.1 Offset Voltage, Slew Rate3.1.1 Offset Voltage 개념두 입력단자를 모두 접지시키면 입력단자간 ... 이 100(V/V), 1000(V/V)인 Inverting Amplifier를 설계하고 회로도를 제출한다.Gain : 100(V/V) Gain : 1000(V/V)offset
    Non-Ai HUMAN
    | 리포트 | 7페이지 | 1,000원 | 등록일 2020.09.07 | 수정일 2020.09.15
  • 판매자 표지 자료 표지
    설계실습 10. RLC 회로의 과도응답 및 정상상태 응답 예비보고서
    설계실습 10. RLC 회로의 과도응답 및 정상상태 응답예비레포트전자전기공학부학번3. 실습계획서3.1 RLC 직렬회로에서 R=500Ω, L=10mH, C=0.01uF인 경우 ... 를 계산하라.=,3.2 위의 회로에서 입력이 사각파(0 to 1v, 1KHz, duty cycle=50%)인 경우 입력을 기준으로 R, L, C에 걸리는 전압파형을 시뮬레이션 하 ... 여 제출하라.노란색이 입력전압, 초록색이 저항전압, 빨간색이 인덕터전압, 파란색이 커패시터 전압이다.3.3 위의 회로에서 R=4KΩ이며 입력이 사각파(0 to 1v, 1KHz, duty
    Non-Ai HUMAN
    | 리포트 | 6페이지 | 1,000원 | 등록일 2020.05.07 | 수정일 2020.09.08
  • 전기회로설계실습 실습7(RC회로의 시정수 측정회로 및 방법설계) 결과보고서
    설계실습 7. RC회로의 시정수 측정회로 및 방법설계요약 : 주어진 시정수를 갖는 RC회로설계하고 이를 측정하는 방법을 설계한다.- 4.1 DMM의 내부저항을 측정한 결과 ... 되는 파형의 주기에 따라 RC회로의 응답은 어떻게 바뀌는 지에 대하여 배울 수 있었다.2. 설계실습 결과4.1 출력전압이 5V 이 되도록 DC Power Supply를 정확히 조정 ... 에 “㎋”이 나오게 한 후, 10㎋ 의 커패시턴스를 측정, 기록하라. 설계실습 계획서에서 구한 저항이 되도록 가변저항을 DMM으로 측정, 조절하고 그 값을 유효숫자 세 자리까지 기록
    Non-Ai HUMAN
    | 리포트 | 9페이지 | 1,000원 | 등록일 2020.09.07 | 수정일 2020.09.15
  • 전기회로설계실습 실습7(RC회로의 시정수 측정회로 및 방법설계) 예비보고서
    설계실습 7. RC회로의 시정수 측정회로 및 방법설계1. 목적 : 주어진 시정수를 갖는 RC회로설계하고 이를 측정하는 방법을 설계한다.2. 준비물* 기본 장비 및 선 ... double throw) 2개3. 설계실습 계획서 (이론 3,8 장 참조)3.1 DMM으로 전압을 측정할 때 내부저항이 매우 크다는 것을 앞에서 실험하였다. (10 ㏁ 정도 ... onstant가 10 ㎲이며 저항과 10 ㎋ 커패시터가 직렬로 연결된 회로설계하여 제출하라. 이때의 전류파형( = 저항전압 파형), 커패시터전압 파형, RC time constant
    Non-Ai HUMAN
    | 리포트 | 6페이지 | 1,000원 | 등록일 2020.09.07 | 수정일 2020.09.15
  • 전기회로설계실습 실습8(인덕터 및 RL회로의 과도응답 (Transient Response)) 예비보고서
    설계실습 8. 인덕터 및 RL회로의 과도응답 (Transient Response)1. 목적 : 주어진 시정수를 갖는 RL회로설계하고 이를 측정하는 방법을 설계한다.2. 준비물 ... 저항 (20 ㏀, 2W) : 2개인덕터 (10 mH) : 2개커패시터 : 10 ㎋ ceramic disc 1개3. 설계실습 계획서3.0 Time constant 가 10 ㎲인 RL ... 직렬회로설계하여 제출하라.RL회로에서 Time constant(시간상수)는 식{L} over {R}로 계산할 수 있다. 따라서 회로는 아래의 그림과 같다.3.1 Function
    Non-Ai HUMAN
    | 리포트 | 4페이지 | 1,000원 | 등록일 2020.09.07 | 수정일 2020.09.15
  • 전기회로설계실습 실습8(인덕터 및 RL회로의 과도응답 (Transient Response)) 결과보고서
    설계실습 8. 인덕터 및 RL회로의 과도응답(Transient Response)요약 : 주어진 시정수를 갖는 RL회로설계하고 이를 측정하는 방법을 설계한다.- 4.1 가변저항 ... 에서 예상한 파형이다.실제 실험과 예비보고서에서 작성한 파형을 비교해 본 결과 차이점은 다음과 같다. 먼저 time constant의 차이이다. 실험에서 사용한 RL회로의 time c ... 다. 예비보고서에서 작성한 전압파형은 0 ~ 100㎲ 의 시간에 대해서만 그린 파형이다. 실험에서 사용한 RL회로에는 FG의 출력이 계속해서 충분하게 100㎲의 주기로 인가
    Non-Ai HUMAN
    | 리포트 | 12페이지 | 1,000원 | 등록일 2020.09.07 | 수정일 2020.09.24
  • [전자회로설계실습A+] Limiting회로와 Clamping 회로설계 예비 레포트 입니다
    전자 회로 설계실습14# Limiting회로와 Clamping 회로설계 결과 레포트목적 : Limiting 회로와 Clampling 회로설계하고, 구현, 측정, 평가 ... 14.1의 각각의 회로에서 3V위로, 아래로 파형이 나오도록 V1의 값을 설계하여 제출하여라. (Cut-In 전압을 0.7V로 가정하여 설계하라.)★3V 아래로 출력이 나오도록 하 ... 는 회로>> diode를 순방향으로 연결한 뒤에 직류전압을 2.3V 가해주면 된다. diode의 Cut-In 전압을 0.7로 가정하였기 때문에 3-0.7 = 2.3V 로 설계
    Non-Ai HUMAN
    | 리포트 | 4페이지 | 1,000원 | 등록일 2017.10.06
  • [전자회로설계실습A+] Oscillator와 ActiveFilter 설계 예비 레포트 입니다
    전자 회로 설계실습5# Oscillator와 ActiveFilter 설계예비 레포트1. 목적 : OP Amp의 Positive feedback과 Negative ... feedback의 차이를 이해하고 positive feedback을 이용한 발진회로설계할 수 있는 능력을 배양한다.2. 실습 준비물Oscilloscope (OSC) : 1개Analog ... 개, 10KΩ 2개커패시터 : 0.47μF 1개, 4.7μF 1개점퍼선 : 다수3. 설계 실습 계획서(1) 그림 5.5회로의 capacitor가 t=0일 때 charging을 시작한다고 하자. 그러면, 0
    Non-Ai HUMAN
    | 리포트 | 10페이지 | 1,000원 | 등록일 2017.10.06
  • [전자회로설계실습A+] DC Power Supply 설계 예비 레포트 입니다
    전자 회로 설계실습6# DC Power Supply 설계예비 레포트1. 목적교류전원으로부터 직류 전압원을 얻는데 많이 사용되는 전파정류회로설계, 구현, 측정, 평가 ... 게 프로브 4개)diode : 1N914 또는 KDS160 4개저항 : 5kΩ 1개20kΩ 1개커패시터 : 0.1μF 1개3. 설계실습계획서3.1 그림 6.1의 전파정류회로에서V_{p
    Non-Ai HUMAN
    | 리포트 | 4페이지 | 1,000원 | 등록일 2017.10.06
  • [전자회로설계실습A+] MOSFET Current Source와 Source Follower 설계 예비 레포트 입니다
    전자 회로 설계실습9# MOSFET Current Source와 Source Follower 설계예비 레포트설계실습 9. MOSFET Current Source ... ) 4개, 가변저항 10kΩ 2개, 10Ω 1개, 5kΩ 2개커패시터 : 1μF 2개, 10μF 2개3. 설계실습 계획서3.1.1 과 같은 회로를 이용하여 약10㎃의 전류(I ... 를 약간 변형하여 이를 확인할 수 있는 회로와 방법을 설계하여 제출하라.M1의 drain은 gate에 연결되어 있으므로 saturation영역에서 동작한다. Gate를 통하여 흐르
    Non-Ai HUMAN
    | 리포트 | 6페이지 | 1,000원 | 등록일 2017.10.06
  • [전자회로설계실습A+] Inverting AMP, Non-Inverting, Summing Amp의 설계 예비 레포트 입니다
    전자 회로 설계실습3# Inverting AMP, Non-Inverting, Summing Amp의 설계 예비 레포트목적 : 출력저항이 큰 센서의 출력 신호를 증폭 ... 하는 inverting amplifier, noninverting amplifier, summing amplifier 등의 응용회로설계, 구현, 측정, 평가한다.OP Amp (연산 증폭 ... 하고 이상적이기 때문에 op amp를 사용하여 여러 가지 응용회로설계할 수 있다.기본적으로 두 개의 입력단자와 한 개의 출력단자, 전력공급을 위한 두 개의 입력단자가 있
    Non-Ai HUMAN
    | 리포트 | 10페이지 | 1,000원 | 등록일 2017.10.06
  • [전자회로설계실습A+] CMOS Inverter, Tri-state 설계 예비 레포트 입니다
    전자 회로 설계실습11# CMOS Inverter, Tri-state 설계예비 레포트설계실습 11. CMOS Inverter, Tri-state 설계1. 목적 ... 이나, 개선된 회로는 layout의 면적을 줄일 수 있을 뿐만 아니라 복구된(noise등의 영향이 개선된)신호로 출력이 나오는 이점이 있다.4. 설계실습계획서3.1 이론부의 ‘MC ... : digital 회로 설계에 있어서 가장 기본적인 회로인 Inverter에 대해서 설계하여,그에 대한 동작 특성을 분석한다. Inverter는 MOSFET뿐만 아니라 BJT소자로도구현이 가능
    Non-Ai HUMAN
    | 리포트 | 6페이지 | 1,000원 | 등록일 2017.10.06
  • 전문가요청 배너
  • EasyAI 무료체험
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 10월 28일 화요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
7:32 오전
문서 초안을 생성해주는 EasyAI
안녕하세요 해피캠퍼스의 20년의 운영 노하우를 이용하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 AI가 방대한 정보를 재가공하여, 최적의 목차와 내용을 자동으로 만들어 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 이용권를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감