• AI글쓰기 2.1 업데이트
  • 통합검색(3,209)
  • 리포트(3,109)
  • 자기소개서(72)
  • 시험자료(17)
  • 논문(8)
  • 방송통신대(2)
  • 서식(1)
판매자 표지는 다운로드시 포함되지 않습니다.

"시뮬레이션파형" 검색결과 521-540 / 3,209건

  • [응급간호학] 2021년 출석수업대체과제물, 1. 기본소생술(BLS)의 과정, COVID-19 감염 또는 의심 환자 시 추가되는 내용, 2. 심실세동과 무수축 설명, 치료과정의 차이점, 3. 제세동과 심율동전환 치료과정의 차이점
    마스크) 등을 포함한 개인보호장구를 착용할 것을 권장한다.시뮬레이션 연구에 의하면 N95 마스크를 착용하면 구조자의 피로도가 증가하고 가슴압박의 품질이 저하된다고 한다. 따라서 ... 이다. 심폐소생술을 하는 중 심전도에서 심실세동의 증상이 나타나면 즉시 제세동(이상파형 제세동기: 120-200 J, 단상파형 제세동기: 360 J)을 1회 실시한 후에는 심전 ... 도 리듬을 체크하지 않을 채로 바로 흉부압박을 실시하여 2분간 실행한다. 이때 사용하는 이상파형은 제조사에서 권하는 제세동 에너지양을 모를 때에는 200J로 제세동 하도록 한다. 흉부
    Non-Ai HUMAN
    | 방송통신대 | 10페이지 | 5,000원 | 등록일 2021.10.09
  • 울산대학교 전자실험예비3 반파 및 전파 정류회로
    된다. 따라서 이보다 큰 역전압에 동작하는 다이오드르 사용하여야 한다.3. 시뮬레이션(2) 반파 정류 (1)-> 그림 3-3 반파 정류기-> 그림 3-4 입력 및 출력전압 파형 (AC결합) ... 의 파형이다. 다이오드의 임계전압은 무시하였다. 출력전압의 평균치는 다음 식 (3-1)과 같으며 최대 임계전압 Vm의 약 32%정도이다.V _{dc} = {1} over {2 pi ... -> 그림 3-5 출력전압 파형 (DC결합)------------------------------------------------------------------------> 그림
    Non-Ai HUMAN
    | 리포트 | 3페이지 | 2,000원 | 등록일 2021.03.20
  • 판매자 표지 자료 표지
    디지털 회로 실험 및 설계 - ADC(Analog to Digital Converter) 실험 1
    적으로 변화하는 특징을 가지고 있다.? 신호의 종류에 따라 크기와 파형이 전혀 다르고 규칙성도 없다.? 디지털 신호는 컴퓨터에서 사용하기 위해 인위적으로 만든 신호로, 1과 0의 두 ... 가지 상태를 가지고 있다.? 디지털 신호는 파형이 단순하고 규칙적이다. 또한 0은 신호가 없는 상태이므로 디지털 신호는 시간에 대해 불연속적이다.? 컴퓨터를 비롯한 전자기기 ... 되어야 함4. PSpice 시뮬레이션 회로도 및 결과실험 1) ADC 회로도를 구성하시오.※ 멀티심 회로도 ※실험 2) Input 전압값을 기록하고, LED로 출력된 값을 2진수
    리포트 | 7페이지 | 3,000원 | 등록일 2023.09.22 | 수정일 2023.09.24
  • A+ 중앙대 아날로그및디지털회로설계실습(결과)4. 신호 발생기
    이 Oscilloscope screen에 보이도록 조정한 화면을 시뮬레이션 결과와 함께 제출하시오.(Oscilloscope의 파형 저장 기능을 사용) 출력파형이 왜곡되는지 확인하시 ... 전압을 공급하시오.Op amp.를 (UA741CN) 대신 UA741Cp 를 이용하였다.4-4-2 설계한 Wien bridge oscillator 측정(A) 출력파형과 출력주파수값 ... 오. 발진조건인 R2/R1=2 를 중심으로 gain을 조정하면서 나타나는 파형의 왜곡현상을관찰하시오.R1=10k옴 R2=20k옴 R2를 증가시킴증가시켰을 때, 가변저항 r1, r2
    Non-Ai HUMAN
    | 리포트 | 4페이지 | 1,000원 | 등록일 2022.09.10
  • 판매자 표지 자료 표지
    [알기쉬운 기초 전기 전자 실험 (문운당)] 13. RC_RL_회로의_시정수 예비보고서 (A+)
    /Period](2) [그림 13-7]의 RC 직렬회로(R = 1[kΩ], C = 0.1[μF])를 구성하고, 입력 구형파와 커패시터에 걸린 출력파형을 그려라. 이때 시정수값도 함께 ... [mH])를 구성하고, 입력 구형파와 인덕터에 걸린 출력파형을 그려라. 이때 시정수값도 함께 표기하여라.(6) [그림 13-7] 회로에서 L값을 1[mH], 10[mH], 100 ... [mH], 500[mH], 1000[mH]로 이동하면서 [표 13-2]를 작성하여라.(7) 만일 RL 회로에서 R과 L을 바꾸어서 구성하였다면, 즉 저항에 걸린 출력파형을 관찰
    리포트 | 9페이지 | 2,000원 | 등록일 2023.12.31
  • 판매자 표지 자료 표지
    [전자회로실험2]보고서12주차(OPAMP특성.회로)-OPAMP특성.회로
    . Slew Ratiov _{o} =A*v _{ab}f를 높이면 파형이 삼각파처럼 변한다.Slew`Ratio= {TRIANGLEv} over { TRIANGLEt }이다.※OPAMP ... 파형-f=100Hz/700Hz/1.9kHz일 때-f=5.2kHz/ 11.9kHz/13.1kHz/일 때-f=16.1kHz[실험2 결과]-> 사각파에서 삼각파로 변하는 주파수는 16.1 ... 다.Slew`Rate`= { TRIANGLEV } over { TRIANGLE t }= { 17.8} over { 30.0 mu }=59.33*10^4이다.ⅲ) 실험3 회로-실험3 파형
    리포트 | 14페이지 | 3,000원 | 등록일 2023.12.26
  • [전자회로설계]pspice를 이용한 오디오 다단증폭기 설계
    에 따른 증폭률 Matching6-2. 다단증폭기 total 저항 구하기6-3. 최종 오디오 다단증폭기 동작점 확인6-4. 최종 오디오 다단증폭기 회로도 및 출력 파형7. 결론8 ... 의 목표는 강의에서 사용하지 않은 트랜지스터를 사용하면서, 1mV의 진폭과 10kHz의 주파수를 갖는 신호를 입력으로 하여 1000배의 증폭률, 즉 1V의 진폭을 갖는 출력 파형 ... 전류 = 200.3uA가 된다.[그림5. 2N4401 전류 증폭률을 통한 설정]4-2. 구하기시뮬레이션을 통해 얻은 = 200.3uA을 사용하여, Bias Point 해석을 진행
    Non-Ai HUMAN
    | 리포트 | 19페이지 | 5,000원 | 등록일 2021.06.24 | 수정일 2025.10.19
  • [경희대 A+] 실험 30. 연산증폭기의 특성 예비보고서
    . 우리가 구한 데이터를 출판된 값, 즉 데이터시트 상의 값과 비교합니다.3. 실험 이론1) 슬루율 (SR; Slow Rate)=> 슬루율이란 계단 파형 전압이 인가되었을 때 출력전압 ... 어 우수한 증폭기라고 판단할 수 있습니다.4. PSPICE 시뮬레이션 결과PSPICE 모의실험: 슬루율 결정ⓐ 그림 28-1의 회로를 고쳐서 PSPICE에 그렸다. 연산증폭기의 4번 ... ms 동안의 시간 영역(과도) 해석을 선택하고, 해석을 수행하라.ⓑ Probe 도면의 시간축을 200mu s까지로 설정하라. Probe 도면에V(V _{out} ) 파형을 나타내
    리포트 | 9페이지 | 1,500원 | 등록일 2024.01.08
  • [전자회로설계실습] 실습3(Voltage Regulator 설계) 예비보고서
    , , diode의 저항을 0.7kΩ으로 가정했으므로이므로 C=0.1μF로 하면, 이상일 때 가 된다.PSPICE: 위에서 구한 값을 사용하여 PSPICE로 회로를 그리고 분석하여 부하에 걸리는 파형을 제출한다. 0V, , 을 표시해야 한다.시뮬레이션 결과 , 이다.
    Non-Ai HUMAN
    | 리포트 | 3페이지 | 1,000원 | 등록일 2022.04.11
  • 판매자 표지 자료 표지
    VCO 결과보고서
    이 3.3V일 때는4.78kHz, 5V일 때는 7.18kHz가 근사하게 측정되었다. 파형발생기를 이용하여 50kHz의 (HI-Leve:5V, Low-Level: 3.3V), (HI ... KHz)를 반복하는 출력을 확할 수 있었습니다.실험내용 & 실험결과Pspice 시뮬레이션을 하지 않았기에 같이 적었습니다.Astable Multivibrator↓kit 회로에 연결 ... 의 삼각파를 보여주고 있다.VCO 발진기 (파형발생기 이용)↓DC전압 대신 파형발생기에 (Hi-Leve Low-Level)을 설정하여 입력 을 주었다.Hi-Level = 5V
    Non-Ai HUMAN
    | 리포트 | 5페이지 | 1,000원 | 등록일 2022.05.01
  • 판매자 표지 자료 표지
    아주대학교 기공실 예비 보고서(Labview programming 실습)
    - 블록 다이어그램에서 신호 시뮬레이션 생성- 함수 > 신호처리 > 웨이브폼 생성 > 신호 시뮬레이션을 선택하여 while 루프 안에 위치 시키고 DAQ어시스턴트 함수의 데이터 입력 ... 시키고 배치한다.- 장비셋팅을 하고 프로그램을 실행하여 출력 파형 확인, 주파수 바꿔가며 변화를 관찰.- DAQ 어시스턴트 while 루프 내 “ 측정 파일에 쓰기” 생성- 세부설정 ... 에서 “신호 시뮬레이션” 생성- 수식에 맞게 그림과 같이 프로그래밍. 수식은 출력값 =(1 - α) x 입력값 + α x 전출력값- 루프 외곽을 클릭하여 시프트 레지스터 추가
    Non-Ai HUMAN
    | 리포트 | 5페이지 | 1,000원 | 등록일 2022.04.06
  • 1장 다이오드 특성 결과레포트
    이 없어 D1N4003으로 대체하였음▶ DC전원은 0V에서 1.4V까지 0.001V 단위로 증가시키면서 I와 V를 측정하였음▶시뮬레이션 결과 가로축은 전압[V] 세로축은 전류[V ... 형의 입력전압을 주었을 때 이상적인 다이오드를 통해 양의 반주기에서는 순방향 바이어스로 동작해 스위치가 닫히게 되고, 회로에 전류가 흐르게 됨▶반대로 사인 파형의 음의 반주기 신호 ... 에 의하여 정류된 신호를 얻을 수 있음▶ 일반적으로 정현파의 평균값은 0이지만 반파정류된 파형은 0이 아니게 되므로V _{AVG} = {V _{m}} over {pi } 이며 출력 파형
    Non-Ai HUMAN
    | 리포트 | 4페이지 | 1,000원 | 등록일 2021.05.29 | 수정일 2021.09.05
  • (A+/이론/예상결과/고찰) 아주대 전자회로실험 결과보고서1
    이 작아지는 것을 볼 수 있다. 위의 파형시뮬레이션 결과 나온 파형과 같으며, 이론과 일치함을 알 수 있다.실험2. 비반전 증폭기? 예상 결과(실험2의 회로구성)(실험2의 예상결과 ... phase05V} =0.36 phase:180DEG ※ 위상은 정확히 반대 방향으로, 아래 사진에서 모든 파형이 180°의 차이가 나는 것을 볼 수 있다.R_{ R} = 10KOMEGAR ... 아질수록 진폭이 작아지는 것을 볼 수 있다. 특히R_{ R}이 2kOMEGA일 때, 전압의 이득이 매우 커져 15V를 넘어가 파형이 왜곡된 것이 보이는데, 이때는 전원 입력을 높여주
    Non-Ai HUMAN
    | 리포트 | 5페이지 | 1,500원 | 등록일 2021.10.24
  • Common Emitter Amplifier 설계 결과보고서
    ) 3.2에서 결정한대로 Function generator의 출력전압을 설정하고 oscilloscope로 측정하여 100 kHz, 20 mVpp 사인파의 파형을 확인한다. 입력 단 ... 에 그림 1과 같이 function generator를 연결한 후 υin과 υo의 파형을 동시에 볼 수 있게 설정하여 저장, 제출한다. 측정한 overall voltage gain ... 과 simulation결과를 비교하여 오차를 구한 후 오차의 이유를 서술한다. 그 결과를 아래 표에 정리하여 제출한다.오차는 시뮬레이션에서 넣었던 수동소자의 값들과 실제소자의 값
    Non-Ai HUMAN
    | 리포트 | 4페이지 | 1,000원 | 등록일 2021.06.18
  • 판매자 표지 자료 표지
    서강대학교 고급전자회로실험 3주차 예비/결과레포트 (A+자료)
    양식에서 ‘1. 실험결과’에 시뮬레이션 결과를 입력하여 제출한다. 결과보고서는 예비 보고서에 측정 결과 및 분석을 추가하고, ‘2. 고찰사항’을 작성하여 제출한다.(실제 실험 수행 ... )*************0300350400450IREF (mA)시뮬레이션58.4332.6322.8517.6514.4012.1810.569.3298.356측정73.7639.7727.4620.6616.7414 ... .0512.1210.689.55시뮬레이션측정RREF200Ω (22.85mA보다 17.65mA가 20mA에 더 가까워서)200ΩVbG2.471V1.936V시뮬레이션과 마찬가지로 RREF
    리포트 | 21페이지 | 1,000원 | 등록일 2024.09.02
  • 중앙대 아날로그 및 디지털 회로 설계 실습 3학년 2학기 위상 제어 루프 Phase Locking Loop PLL 과제 9주차
    펄스 모두 High: 5V, Low: 0V 전압 레벨을 갖는다.)엑셀을 이용하여 출력파형을 그렸다.2) ①번 펄스가 Loop Filter에 입력되었을 때 출력 전압을 구하시오.위 ... 그림은 손으로 그린 그림이다.보다 더 정확히 하기 위해 피스파이스로 회로를 구성해서 시뮬레이션을 돌렸다.커패시터의 용량이 충전되는 양보다 크다면 위 그래프들에서처럼 펄스파를 다
    Non-Ai HUMAN
    | 리포트 | 3페이지 | 1,000원 | 등록일 2021.06.28
  • 판매자 표지 자료 표지
    아날로그 텀프로젝트 스마트 현광등
    ); // 초기 LED값을 0FF로 설정if (state 0111, 3->00117. 실험결과 분석-시뮬레이션을 완성했을 때와 브레드보드에 구현했을 때의 차이점은 HPF를 구성하지 ... 않아 잡음이 발생하여 원하는 제어를 하지 못하였다.-HPF를 이용하여 잡음을 제거한 후 출력을 확인하고자 오실로스코프로 파형을 관찰 했을 때도 다른 문제가 발생하지 않을 것이 ... 라 판단하였지만, OPAMP의 출력 전류와 아두이노의 출력 전류의 한계가 있었다.- 허나 이러한 사항들을 하나 씩 점검해 가며 직접 수정을 한 뒤 브레드 보드에서 동작하는 것을 보고 시뮬레이션과 아날로그 회로를 구현하는 것은 분명한 차이가 있다고 느꼈다.
    시험자료 | 14페이지 | 6,500원 | 등록일 2023.12.15 | 수정일 2024.05.17
  • 판매자 표지 자료 표지
    1주차_1,16장_예비보고서_오실로스코프 및 함수발생기 동작
    의 실험 수준을 파악하고, 부족한 부분을 보완할 수 있는 실험이 될 것이라 기대한다.실험목표오실로스코프를 이용해 전압파형의 직류와 교류성분 크기를 측정한다.DMM을 이용해 전압파형 ... 의 직류와 교류성분 크기를 측정한다.오실로스코프를 이용해 주기적인 전압파형의 주기와 주파수를 측정하고, 위상차를 확인한다.회로에서 전압을 측정할 때 계측기 부하의 영향에 대해 ... 번 커서 위치를 수직으로 조정한다.CH 2 및 CURSOR 2 POSITION. 2번 채널 디스플레이 혹은 2번 커서 위치를 수직으로 조정한다.MATH MENU. 파형 math
    리포트 | 25페이지 | 4,000원 | 등록일 2023.11.30
  • 판매자 표지 자료 표지
    A+ 연세대학교 기초아날로그실험 12주차 결과레포트
    한 회로의 입력 전압 은 ground에 연결하고 에는 function generator를 사용하여 주파수 100Hz, peak to peak 전압 인 sine 파형을 입력해주었다. 그 ... 만 제외하면 실제 실험과 모든 조건을 동일하게 진행했었다. 시뮬레이션의 결과를 다시 살펴보면 입력 전압에 비해 출력 전압의 진폭이 100배 커졌으므로 gain이 100임을 확인할 수 ... 있다. 따라서 우리는 시뮬레이션의 결과와 같이 실제로 구현한 3 Op-amp IA 회로를 이용하여 신호를 100배 증폭시킬 수 있다는 것을 확인하였다.위와 같이 살펴보았던 결과
    리포트 | 23페이지 | 2,000원 | 등록일 2023.07.03
  • 판매자 표지 자료 표지
    디지털회로1 디지털 논리회로의 전압특성과 지연시간
    과 낮은 전압강하를 가능하게 만드는 다이오드로 TTL회로에서 이용되었다.3. 시뮬레이션(1) 동작 전압측정그림 22-4 Gate 전압측정 회로(TTL,CMOS)TTLV _{IH ... _{noise`low} : 3.077V표 22-1 게이트 동작전압TTL 0개 TTL 4개TTL 12개 파형CMOS 0개 CMOS 4개CMOS 12개 파형개수출력전압 변화와 NOT 게이트 ... 시간차TTLCMOS05V6V45V6V125V6V표 22-2 Fan-Out에 따른 출력전압의 변화TTL CMOS구성한 회로에 각각 주어진 저항들을 연결하여 결과를 기록한다.파형출력전압
    Non-Ai HUMAN
    | 리포트 | 4페이지 | 1,000원 | 등록일 2022.04.01
  • 콘크리트 마켓 시사회
  • 전문가요청 배너
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 11월 22일 토요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
3:17 오전
문서 초안을 생성해주는 EasyAI
안녕하세요 해피캠퍼스의 20년의 운영 노하우를 이용하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 AI가 방대한 정보를 재가공하여, 최적의 목차와 내용을 자동으로 만들어 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 이용권를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감