• 통합검색(2,495)
  • 리포트(2,169)
  • 자기소개서(209)
  • 시험자료(49)
  • 논문(44)
  • 방송통신대(17)
  • 이력서(3)
  • ppt테마(3)
  • 서식(1)
판매자 표지는 다운로드시 포함되지 않습니다.

"아날로그회로설계" 검색결과 481-500 / 2,495건

  • [아날로그및디지털회로설계실습A+] 래치와 플립플롭 결과 레포트 입니다
    아날로그 및 디지털 설계 실습9# 래치와 플립플롭결과 레포트1. 목적순차식 논리회로의 기본소자인 래치와 플립플롭의 여러 종류에 대한 기능의 차이를 알아본다.2. 실험준비물부품수량 ... Meter)14. 설계실습 내용 및 분석(1) [그림 1]의 회로를 TTL 7400을 사용하여 구성하라.(2) 만들어진 래치에 입력값을 넣어서 관찰될 수 있는 상태도를 그리고 예비보고서 ... 에서 설계회로가 실제 구현되었을 때에도 설계사양을 만족하는가? 그렇지 않았다면 그 이유를 분석하라.설계실습계획서에서 설계회로를 실제 구현하였을 때 설계사양을 만족하였다.(3
    리포트 | 4페이지 | 1,000원 | 등록일 2017.10.06
  • [아날로그및디지털회로설계실습A+] 논리함수와 게이트 결과 레포트 입니다
    아날로그 및 디지털 설계 실습8# 논리함수와 게이트결과 레포트설계실습 8. 논리함수와 게이트1. 목적 : 여러 종류의 게이트의 기능을 측정을 통하여 실험적으로 이해한다.2. 실습 ... 를 설계하였다. 그래서 아래의 그림 좌측과 같이 회로 구성이 복잡해서 오류가 많이 발생하였다. 그 후에 하나의 Quad 게이트에서 여러 개의 게이트를 사용하여 회로를 간단히 하여 성공 ... 의 출력 값은 0이 된다.③ XOR 게이트 : inputs 값이 서로 다른 경우에만 1이 출력된다.(2) 설계사양에 따라 설계실습계획서에서 설계회로가 실제 구현되었을 때에도 설계
    리포트 | 6페이지 | 1,000원 | 등록일 2017.10.06
  • [아날로그및디지털회로설계실습A+] 논리함수와 게이트 예비 레포트 입니다
    아날로그 및 디지털 설계 실습8# 논리함수와 게이트예비 레포트설계실습 8. 논리함수와 게이트1. 목적 : 여러 종류의 게이트의 기능을 측정을 통하여 실험적으로 이해한다.2. 실습 ... 로 XNOR의 회로도를 설계하라. ABX001010100111(2) AND게이트와 OR게이트 각각의 입출력 시간 딜레이를 측정할 수 있는 방법에 대해 조사하고 딜레이를 가장 정확 ... ) 게이트를 사용하여 만든 4x2디코더의 기능에 대해 설명하고 그 정의에 따라 진리표를 만드고 4x2회로도를 설계하라.- 4x2 decoder는 2개의 Binary Input Signal
    리포트 | 4페이지 | 1,000원 | 등록일 2017.10.06
  • [아날로그및디지털회로설계실습A+] 신호발생기 결과 레포트 입니다
    아날로그 및 디지털 설계 실습5# 신호발생기결과 레포트1. 설계실습 내용 및 분석(1) 계획서의 (1)에서 설계한 대로, 그림 1에 주어진 Wien bridge 발진기를 제작하시 ... 오. 이 때 Op-amp는 ±15V 전압을 공급하시오.>> 앞서 예비보고서의 (1)에서 설계한 아래의 회로도와 같이 회로를 구성하였다.Wien bridge 발진기 회로실제 브레드 ... 이 더해져서 그런 것 같다.(2) 설계 사양에 따라 설계실습계획서에서 설계회로가 실제 구현되었을 때에도 설계사양을 만족하는가? 그렇지 않았다면 그 이유를 분석하시오.>> 실제로
    리포트 | 6페이지 | 1,000원 | 등록일 2017.10.06
  • [아날로그및디지털회로설계실습A+] 신호발생기 예비 레포트 입니다
    아날로그 및 디지털 설계 실습5# 신호발생기예비 레포트설계실습 5. 신호발생기1. 목적 : Wien bridge RC 발진기를 이용하여 신호 발생기를 설계, 제작, 측정하며 그 ... : 0.01mu F - 점퍼선 다수3. 설계 실습 계획서(1) 그림 1에 주어진 Wien bridge 회로에서 V+와 Vout의 관계식을 구하시오. 이 관계식을 이용하여 1.63 ... kHz에서 발진하는 Wien bridge 회로설계하시오.Figure 1. 신호발생기 회로도-V _{+} = {{RY _{C}} over {Y _{C} +R}} over {R+Y
    리포트 | 4페이지 | 1,000원 | 등록일 2017.10.06
  • [아날로그및디지털회로설계실습A+] 스텝 모터 구동기 결과 레포트 입니다
    아날로그 및 디지털 설계 실습4# 스텝모터 구동기결과 레포트설계실습 4. 스텝 모터 구동기1. 목적단극 스텝 모터(Uni-polar step motor)의 동작 원리와 스텝 모터 ... 한 회로가 실제 구현되었을 때에도 설계사양을 만족하는가? 그렇지 않았다면 그 이유를 분석하시오.처음에는 제대로 작동하지 않았으나, 소자를 바꿔보고 회로를 점검하여 끊어진 곳이 없 ... 는지 확인하고 다시 작동시켜보니 제대로 작동하였다. 결과적으로, 설계 사양에 따라 설계실습계획서에서 설계회로가 실제로 구현하였을 때 설계사양을 만족하였다.
    리포트 | 6페이지 | 1,000원 | 등록일 2017.10.06
  • [아날로그및디지털회로설계실습A+] 스텝 모터 구동기 예비 레포트 입니다
    아날로그 및 디지털 설계 실습4# 스텝모터 구동기예비 레포트설계실습 4. 스텝 모터 구동기1. 목적 : 단극 스텝 모터(Uni-polar step motor)의 동작 원리와 스텝 ... 하여 스텝 모터 구동기를 설계한 후 그 동작을 확인한다.2. 실습준비물- 4 비트 범용 이동 레지스터 (74LS194) 1개- 4상 스텝 모터 1개- ULN2003AN IC- 저항 150 ... 옴 4개, 1 KOhm 3개- 스위치 3개- LED 4개3. 설계 실습 계획서(1) 스텝 모터의 회전각은 가해진 펄스 수를 조정함으로써 제어 할 수 있다. 만약 1회전 100 펄스
    리포트 | 3페이지 | 1,000원 | 등록일 2017.10.06
  • 아날로그 회로 설계 (인하대) 기말 프로젝트 Folded Cascode Amplifier & Band Pass Filter 설계
    인하대학교 아날로그 회로설계 기말 프로젝트 내용입니다.Folded Cascode Amplifier를 기본 증폭기로 설계하였고 이것을 응용한 회로로 Band Pass Filter ... 를 설계하였습니다.조교님께서 점수는 알려주시지 않았지만, 당시 발표할 때에 흡족해하셨던 걸로 기억합니다.잘못된 부분 지적으로 하이패스 필터 그림에 굴곡이 두번 있는 걸 지적해주셨는데, 이것은 대역폭을 손보면 해결되는 문제입니다.자료 구매 후 좋은 평가 부탁드립니다~
    리포트 | 5,000원 | 등록일 2015.11.27
  • [아날로그및디지털회로설계실습A+] Switching Mode Power Supply(SMPS) 결과 레포트 입니다
    아날로그 및 디지털 설계 실습3# Switching Mode Power Supply결과 레포트설계실습 3. Switching Mode Power Supply4. 실험내용 내용 및 ... 이유는 부하저항이 변경되게 되면 PWM회로에서 변경된 만큼 오차를 증폭, 보상하여 일정한 Pulse를 공급해주기 때문에 출력단의 전압은 항상 일정하다.(3) 전체적으로 설계실습이 잘 되었는가? 잘 되었다면 무슨 근거로 잘 되었다고 생각하는가? ... 분석(1) PWM 제어회로PWM 제어회로에서 오차 증폭기 및 비교기의 전달 특성에 관하여 논하시오.PWM 제어회로를 구성한다.톱니 파형과 출력 파형을 확인하시오.주어진 성능
    리포트 | 5페이지 | 1,000원 | 등록일 2017.10.06
  • [아날로그및디지털회로설계실습A+] Switching Mode Power Supply(SMPS) 예비 레포트 입니다
    아날로그 및 디지털 설계 실습3# Switching Mode Power Supply예비 레포트설계실습 3. Switching Mode Power Supply(SMPS)1. 목적 ... : SMPS(Switching Mode Power Surpply)의 동작 원리와 회로 모듈을 이해하여 SMPS를 설계할 수 있는 능력을 배양한다.2. 실습준비물부품수량PWMUC ... 3845)을 이용하여 아래 성능의 PWM 제어 회로설계하시오.- 출력전압 : 0V ~ 15V(peak to peak)- 스위칭 주파수 f : 12.5kHzFigure 1. PMW
    리포트 | 3페이지 | 1,000원 | 등록일 2017.10.06
  • 중앙대 아날로그 및 디지털 회로 설계실습 3학년 2학기(성적인증) (결과) 설계실습8-(논리함수와 게이트)
    실험은 전반적으로 누구나 쉽게 알고 있는 디지털 회로의 기본이 되는 논리함수와 게이트의 실험이라 이 전의 실험들에 비해 비교적 쉽게 진행되었다.
    리포트 | 7페이지 | 1,000원 | 등록일 2017.12.17
  • 중앙대 아날로그 및 디지털 회로 설계실습 3학년 2학기(성적인증) (결과) 설계실습9-(래치와 플립플롭)
    설계실습 9요약 : RS LATCH는 아래와 같은 회로 구성을 띄고 있으며 이에 따른 동작-Table을 확인하는 실험을 하였다. 결과적으로 거의 일치함을 알 수 있었으며 이론부
    리포트 | 4페이지 | 1,000원 | 등록일 2017.12.17
  • 중앙대 아날로그 및 디지털 회로 설계실습 3학년 2학기(성적인증) (예비) 설계실습5-(신호발생기)
    하시오.(B) 그림 5-2와 같이 다이오드를 사용하여 Wien bridge oscillator를 안정화 하는 회로설계, Simulator의 결과를 제출한다. 또한 출력을 안정화 하는데 다이오드가 어떤 역할을 하는지 구체적으로 서술한다 ... 일반적으로 신호 발생기는 일정한 주파수와 위상, 크기를 가진 주기 함수를 발생시키는 회로이며 왜곡 없이 발생하는 것을 목적으로하지만 실상은 그렇지 못하다. 이번 실험의 Wien ... Oscillator를 설계하시오. Simulator의 Time-domain에서 출력 파형을 확인하며, FFT plot을 통해 발진 주파수를 확인하시오. 출력 파형은 계획서에 함께 제출
    리포트 | 6페이지 | 1,000원 | 등록일 2017.12.17
  • 중앙대 아날로그 및 디지털 회로 설계실습 3학년 2학기(성적인증) (예비) 설계실습9-(래치와 플립플롭)
    이론부 요약RS 래치 - 출력Q가 1인 경우 SET, 출력 {bar{Q}} 가 1인 경우 RESET이라 한다. S, R 모두 0인 경우 현재 상태의 값을 유지한다. R과 S가 동시에 1인 경우는 “금지된 입력”에 해당하며 값은 0을 띄고 있으나 서로 보수 관계인 두 값..
    리포트 | 4페이지 | 1,000원 | 등록일 2017.12.17
  • 중앙대 아날로그 및 디지털 회로 설계실습 3학년 2학기(성적인증) (결과) 설계실습5-(신호발생기)
    저항은 설계계획서에서 계산한 약 9.76K 저항을 연결하여도 크게 왜곡이 생기지 않고 작은 왜곡이 생긴 파형을 얻을 수 있었다. (B) 설계회로의 발진 주파수를 측정 ... 한다면 R2/R1의 비를 2에 가깝게 조정한다.R1과 R2는 각각 5K와 10K의 저항을 사용하여 설계계획서와 같이 1:2의 비율로 사용하고, OP amp의 (+)단자에 연결된 두
    리포트 | 5페이지 | 1,000원 | 등록일 2017.12.17
  • 중앙대 아날로그 및 디지털 회로 설계실습 3학년 2학기(성적인증) (예비) 설계실습8-(논리함수와 게이트)
    진리표를 만들고, 2X4 회로도를 설계하라.디코더(decoder): n비트의 2진 코드(code) 값을 입력으로 받아들여 최대 2n개의 서로 다른 정보로 바꿔 주는 조합 논리 회로. ... (3) Vcc를 5V(논리값 1)에서 0V(논리값 0)로 단계적으로 변화시켜서 NAND 게이트가 동작하는 최소 정격 전압을 구하는 설계 방법을 생각하고, 그 단계적 방법을 구체
    리포트 | 6페이지 | 1,000원 | 등록일 2017.12.17
  • 중앙대 아날로그 및 디지털 회로 설계실습 3학년 2학기(성적인증) (예비) 설계실습7-(위상 제어 루프(PLL))
    하면서 직류에 가까운 전압으로 변환된다. 이는 가변발진기의 입력으로 사용되게 된다. 3) 가변 발진기 : 제어신호의 크기에 따라 출력되는 주파수가 변하는 발진회로이다. 일반적으로 제어신호로써 전압을 사용하므로, 전압제어발지기로 불린다.
    리포트 | 9페이지 | 1,000원 | 등록일 2017.12.17
  • 중앙대 아날로그 및 디지털 회로 설계실습 3학년 2학기(성적인증) (결과) 설계실습6-(전압제어발진기)
    요약 : 이번 실험은 전압제어 발진기를 설계하고 전압을 이용한 발진 주파수의 제어를 실험으로 확인하는 것을 목표로 한다. 실험에 사용된 소자 값들은 아래의 표와 같이 정리 해 놓 ... 을 이용한 전압 분배를 통해 2개의 Op-amp에 전압을 인가하였고 회로사진은 아래에 첨부하여 놓았다.
    리포트 | 6페이지 | 1,000원 | 등록일 2017.12.17
  • 중앙대 아날로그 및 디지털 회로 설계실습 3학년 2학기(성적인증) (결과) 설계실습7-(위상 제어 루프(PLL))
    수가 회로적 영향 및 주변 장비의 영향, 온도와 날씨의 영향 등에 의해 출력 주파수가 미세하게 흔들려서 다른 주파수로 가는 것을 고정시켜서 원래 목적에 해당하는 주파수를 사용할 수 있게 해주는 주된 역할이 있다.
    리포트 | 4페이지 | 1,000원 | 등록일 2017.12.17
  • 중앙대 아날로그 및 디지털 회로 설계실습 3학년 2학기(성적인증) (예비) 설계실습6-(전압제어발진기)
    전압 제어 발진기는 입력 제어 전압의 크기에 따라 출력 되는 신호의 주파수가 변하는 주파수 가변 신호 발생 회로이다. 일반적으로 제어 신호로써 전압을 사용하므로, 전압 제어 발진 ... 기 (VCO : Voltage Controlled Oscillator)로 불린다. VCO를 설계하는 방법은 매우 다양하나 이번 실험서는 OP-AMP를 이용한 적분기와 스위치 역할 ... 을 하는 BJT, 비교기로 사용될 슈미트회로로 구성된다. -슈미트 회로 : Hysterisis한 특성을 갖는 이 회로는 입력신호가 ?에서 +로 증가하는 경우와 +에서 ?로 감소
    리포트 | 8페이지 | 1,000원 | 등록일 2017.12.17
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 06월 23일 월요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
4:20 오전
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 캐시를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감