• AI글쓰기 2.1 업데이트
  • AI글쓰기 2.1 업데이트
  • AI글쓰기 2.1 업데이트
  • AI글쓰기 2.1 업데이트
  • 통합검색(27,145)
  • 리포트(23,784)
  • 자기소개서(2,134)
  • 시험자료(647)
  • 방송통신대(384)
  • 논문(121)
  • 서식(60)
  • ppt테마(8)
  • 이력서(5)
  • 표지/속지(2)

바로가기

회로도 독후감 - 회로도 관련 독후감 1건 제공
판매자 표지는 다운로드시 포함되지 않습니다.

"회로도" 검색결과 401-420 / 27,145건

  • 판매자 표지 자료 표지
    전기전자 결과보고서
    한다.(4) 저항을 측정하고 측정한 저항과 계산한 저항을 비교한다.1) ①-②-③ 직렬연결①-②-③ 직렬연결이론값실험값오차값27.5kohm 27.562kohm 0.23%(회로도)직렬 ... -②-③ 병렬연결①-②-③ 병렬연결이론값실험값오차값1.2453kohm 1.2389kohm 0.51%(회로도)병렬의 경우{1} over {Rt} = {1} over {R1} + {1 ... -⑤이론값실험값오차값0.99kohm 0.9955kohm 0.56%(회로도)저항 1//2//3과 4//5 는 병렬로 연결되어 있고 각각의 부분은 직렬로 연결되어 있기 때문에 1,2,3
    리포트 | 23페이지 | 3,000원 | 등록일 2024.04.30
  • 판매자 표지 자료 표지
    현대사회와 신소재 기말과제 A+
    는 데 도움이 되고 있다 . LSI 보다 집적도를 더욱 높인 회로 를 VLSI ( 초 고밀도 집적회로 ) 라고 한다 . 연도 발전 최초의 정식 스마트폰 2007 년 애플의 아이폰 첫 ... 에 따라 반도체 물질의 전기전도도를 조절 가능하다반도체의 응용분야 모터 구동 회로 IC OP 앰프 회로 IC 전력 제어 회로 IC 전력 증폭 회로 IC 드라이브 회로 IC 계측 ... 면서 , 엄청난 열 을 발생 시킴 . 트랜지스터 : 전자기기의 크기 및 소비전력이 대폭 줄어들고 가격 도 획기적으로 낮아짐 . 집적회로 : 수천 개의 트랜지스터 를 하나의 손톱만 한
    리포트 | 13페이지 | 3,000원 | 등록일 2023.02.14
  • 판매자 표지 자료 표지
    서강대학교 고급전자회로실험 4주차 예비/결과레포트 (A+자료)
    이득회로도< 실제 실험 사진>입력 주파수에 따른 전압이득의 크기와 위상주파수 (Hz)1101001 k10 k100 k1 M전압이득 (V/V)(시뮬레이션)64.69u635.98u6 ... 3. 실험회로 3[실험 사진]< Pspice simulation 회로도 >< 실제 실험 회로 사진>3.1 [실험회로 3]과 같이 구성한다. (은 myDAQ의 DC level로 인가 ... 의 초8168.816측정-7.22-7.21-7.208.498.508.528.538.558.99< vpulse를 이용해 Pspice simulation을 돌린 회로도 >b) DC
    리포트 | 35페이지 | 1,000원 | 등록일 2024.09.02
  • 판매자 표지 자료 표지
    RC 및 RL 직렬회로 예비레포트
    이 전압보다 90도 앞선다. 반면에 저항에서는 전류와 전압의 위상이 같다. 그림1은 직렬회로이므로 R과 C에는 같은 전류가 흐르며 위상차가 생기지 않는다. 결국 커패시터에 의해 ... 생긴 위상차는 전압으로 나타나게 되며, 저항에 걸리는 전압의 위상이 커패시터에 걸리는 전압보다 90도 앞선다.그림 2 RC 직렬회로의 위상차그림2는 V의 파형이다. 교류신호의 주기 ... 다. 이와 같이 위상차가 있는 물리량은 그림3과 같이 페이저도를 이용하여 다루어야 한다.그림 3 RC 직렬회로의 페이저도그림3에서 교류전원 V는 두 벡터의 합이므로 그림과 같이 대각선
    Non-Ai HUMAN
    | 리포트 | 12페이지 | 1,000원 | 등록일 2022.08.21
  • BJT 3-BJT Amplifier_예비레포트
    된다. Emitter가 접지되어 입력과 출력에 공통 단자의 역할을 하므로 공통 이미터(Common Emitter) 증폭기라 한다.[그림 1] Common Emitter 회로도Bipolar ... [1] 실험 목적- BJT 단자의 전압에 따른 Common Emitter 회로의 출력을 이해한다.- AC signal을 인가했을 때 이론적으로 출력 파형을 예측하고 실험 ... 적으로 확인한다.[2] 실험 이론(1) Common EmitterCommon Emitter 회로는 입력 신호가 base에 인가되고 collector에서 출력 신호가 나오도록 구성
    리포트 | 6페이지 | 2,500원 | 등록일 2024.03.30
  • 판매자 표지 자료 표지
    전기회로설계실습 예비보고서10
    이, CH2에 R에 걸리는 전압파형이 나타나도록 측정하는 연결도를 그려서 제출하라.3.7 RLC 직렬회로에서 CH1에 입력전압파형이, CH2에 L에 걸리는 전압파형이 나타나도록 측정 ... 하는 연결도를 그려서 제출하라.3.8 RLC 직렬회로에서 CH1에 입력전압파형이, CH2에 C에 걸리는 전압파형이 나타나도록 측정하는 연결도를 그려서 제출하라.3.9 위의 회로에서 R ... 실습 10. RLC 회로의 과도응답 및 정상상태응답1. 목적: 저항, 인덕터, 커패시터로 구성된 RLC회로의 과도응답 및 정상상태응답을 이해하 고 실험으로 확인한다.2. 실험준비
    리포트 | 5페이지 | 1,000원 | 등록일 2023.09.06
  • 판매자 표지 자료 표지
    논리설계 및 실험 11 레포트 (베릴로그 HDL 2)
    , 회로도를 작성하는 것이 아닌 프로그래밍을 하듯이 언어 형태로 전자 회로를 구성 할 수 있다. 회로를 디자인하는 synthesis와 시뮬레이션을 할 수 있는 Test bench ... 실습 용어 및 이론: HDL은 Hardware Description Language의 줄임말이며 FPGA 또는 집적회로를 설계할 때 쓰이는 언어를 뜻한다. 즉 ... 로 구성이 되었으며 모듈단위로 설계한다. VHDL도 회로를 설계할 수 있는 언어이다. 학교에서 FPGA로 설계를 진행 할 때는 HDL을 사용한다.
    리포트 | 6페이지 | 2,000원 | 등록일 2025.01.20
  • 판매자 표지 자료 표지
    아날로그 및 디지털회로 설계 실습 실습8_래치와 플립플롭_결과보고서
    결과1. RS래치의 구현 및 동작 확인실험에서 구성한 RS래치의 회로도는 다음과 같다.게이트에 전원을 인가하고 입력이 모두 0(0V)인 상태에서의 출력은 다음과 같다.모든 입력을 1 ... 1.요약이번 실습에서는 논리 gate(nand, inverter)를 사용해 래치와 플립플롭의 회로를 설계하였다. 입 력의 변화에 민감한 래치의 특성과 클록과 함께 들어온 입력 ... 에 영향을 미치게 된다. 입력의 변화에 민감한 래치는 주로 메모리 회로의 데이터 저장에 사용되고 클록의 변화에 영향을 받는 플립플롭의 경우 cpu에 사용한다. 이렇듯 래치와 플립플롭
    리포트 | 6페이지 | 1,000원 | 등록일 2024.08.27
  • A+ 전자회로설계실습_Op Amp를 이용한 다양한 Amplifier 설계
    다.따라서 센서의 Thevenin 회로도는 왼쪽과 같다.센서의 Thevenin 등가회로를 Function generator와 저항으로 구현하려할 때 Function ... 째 inverting amplifier의 입력으로 하고, 그 amplifier의 출력을 아래 회로도와 같이 V2와 함께 두 번째 inverting amplifier와 직렬로 연결하면 된다.아래 회로도의 출력을 계산하면 으로 주어진 조건을 만족시킨다. ... 하였더니 peak to peak 전압이 100 mV이었다.센서의 Thevenin 등가회로를 구하는 과정을 기술하고 센서의 Thevenin 등가회로를 PSPICE로 그려서 제출
    리포트 | 9페이지 | 1,000원 | 등록일 2024.08.21
  • 판매자 표지 자료 표지
    정류회로 결과레포트
    실험 4. 정류회로1. 실험 회로도/장비(회로도)(멀티미터)(오실로스코프)(함수발생기)2. 실험 방법[ 반파 정류 회로 ]? 회로 결선? 오실로스코프를 통해 입력 전압V _{i ... 를 얻지 못했다. 하지만 회로도는 정확히 구현했으며 시행착오 끝에 우리조가 실수한 부분이 없다고 판단하여 실험 장비에 문제가 있다고 결론을 내렸다. 다이오드 D1과 D2의 양단 전압 ... 정류 회로 실험 ]실험 초반 다이오드 방향, 병렬 회로 등 헷갈리는 부분이 많아 브리지 정류 회로도를 결선하는 것에 많은 어려움을 겪었다. 다행히 여러 번의 시행착오 끝에 회로도
    Non-Ai HUMAN
    | 리포트 | 8페이지 | 1,000원 | 등록일 2022.12.15
  • 판매자 표지 자료 표지
    실험 24_연산 증폭기 응용 회로 2 예비보고서
    _{o}가 형성된다.[그림 24-6] 적분기 회로(실험회로 1)[그림 24-7]은 PSpice 모의실험을 위한 적분기의 회로도이다. 입력은 20kOMEGA 저항을 통해서 음의 단자 ... ] PSpice 모의실험을 위한 적분기의 회로도[그림 24-8]은 적분기의 PSpice 모의실험 결과이다. 입력과 출력 사이의 전달 함수가 주파수 축에서 저대역 통과 필터의 특성을 보인다 ... 가 피드백 저항R을 통과하면서 출력 전압v _{o}가 형성된다.[그림 24-9] 미분기 회로(실험회로 2)[그림 24-10]은 PSpice 모의실험을 위한 미분기의 회로도이다. 입력
    리포트 | 9페이지 | 2,000원 | 등록일 2023.01.31
  • 판매자 표지 자료 표지
    A+ 아날로그및디지털회로설계 실습 예보_논리함수와 게이트
    Non-Ai HUMAN
    | 리포트 | 4페이지 | 1,000원 | 등록일 2022.03.27
  • [예비보고서] 11.카운터 설계
    이다. 1MHz의 구형파를 인가하기 위해서, 이하의 회로도에서는 1s 주기를 가지는 Vpulse를 통해 펄스를 인가했다.11-3-2 8진 비동기 카운터 설계8진 비동기 카운터 ... 의 회로도를 그린다. 단, CLK 입력에 클럭 입력 대신 버튼 스위치를 연결하여 버튼을 누를 때마다 카운트가 증가하도록 설계한다. 또한, Q1, Q2, Q3 출력 신호에 LED를 연결 ... 카운터와 리셋 회로를 이용하여 10진 비동기 카운터의 회로도를 그린다. 11-3-2의 경우와 마찬가지로 버튼 입력에 따라 카운트가 증가하도록 설계한다.(답안)본 문항에서 16진
    리포트 | 3페이지 | 1,000원 | 등록일 2023.01.03
  • 판매자 표지 자료 표지
    pspm 설계
    회로-계자 권선 축으로 정렬된 직축요소 그리고 90도 차이나는 횡축인 두 회전 요소로부터 동기기를 분석할 수 있다. dq회로는 90도의 이러한 분석을 위해 3상을 2상으로 변환 ... 이고, q축은 직축과 90도이며 토크를 발생시키며 전류제어하는 전류의 축이 된다. 이를 벡터제어라고 한다.여기서 Inverse dq는 반대로 2상을 3상으로 변환시켜주는 회로이 ... 기 위하여 사용한다. 설계된 Inverse dq회로는 모터에서 나오는w _{e}와 입력값 I_qref를 위상차가 120도씩 차이나는 a상 b상, c상 전류로 바꾸어 CRPWM회로
    리포트 | 9페이지 | 2,000원 | 등록일 2023.04.30
  • 판매자 표지 자료 표지
    [전기회로설계실습] 설계 실습 2. 전원의 출력저항, DMM의 입력저항 측정회로 설계
    하라.회로도위의 회로도에 따라 DC Power Supply를 켰을 때 아무런 변화가 없었다. 두 output에 대한 전위차를 설명해줄 기준이 없기 때문이다. 단지 output1 ... . 예상전압에 대한 오차를 구하라.회로도 - (a)(a)의 경우 위와 같은 회로도로 표현할 수 있고 Output 1,2의 (-)단자 끼리 점퍼선으로 연결하여 두 단자의 전위의 기준 ... 이 Output (a)(a)의 경우 위와 같은 회로도로 표현할 수 있고, DMM으로 Output1의 (-)단자를 기준점으로 Output1의 (+)단자의 전압을 측정한 값은 5.0041V->5
    리포트 | 11페이지 | 1,500원 | 등록일 2023.08.18
  • RL회로 요점정리
    _{R}V _{OUT} `= LEFT ( {X _{L}} over {sqrt {R ^{2} +X _{L} ^{2}}} RIGHT ) V _{IN}위 회로도와 페이저도를 보면 인덕터 ... }} over {I _{R}} )이를 극좌표 형식으로 바꾸면이는 아래 페이저도를 보면 알 수 있다.theta I _{R}I _{tot}I _{L}예제 16-11) RC병렬 회로에서 회로 ... 16-1 RL직렬 회로의 정현파 응답RL회로에서는 전원전압과 각 부품의 전압 전류들 사이에는 위상차가 발생한다.저항의 전압과 전류 - 전원전압보다 위상이 뒤진다.theta R
    Non-Ai HUMAN
    | 시험자료 | 7페이지 | 1,500원 | 등록일 2022.02.02
  • 중앙대 전기회로설계실습 예비보고서10
    을 측정하게 되면 임계감쇠가 되는 저항 값을 측정할 수 있다.3.6 RLC 직렬회로에서 CH1에 입력전압파형이, CH2에 R에 걸리는 전압파형이 나타나도록 측정하는 연결도를 그려서 ... 제출하라.3.7 RLC 직렬회로에서 CH1에 입력전압파형이, CH2에 L에 걸리는 전압파형이 나타나도록 측정하는 연결도를 그려서 제출하라.3.8 RLC 직렬회로에서 CH1에 입력전압 ... 파형이, CH2에 C에 걸리는 전압파형이 나타나도록 측정하는 연결도를 그려서 제출하라.3.9 위의 회로에서 R=4kΩ이며 입력이 사인파(-1 to 1V, 1kHz)인 경우 입력
    리포트 | 6페이지 | 1,000원 | 등록일 2023.08.28
  • 판매자 표지 자료 표지
    교류및전자회로실험 실험4-1_ 교류 회로의 측정 결과보고서
    교류및전자회로실험 결과레포트 담당교수: 학과: 학번: 이름: 목차 실험 명2 실험 개요2 실험 결과2 결과 보고서13 실험 고찰14 실험명 실험 4-1. 교류 회로의 측정 2 ... . 실험 개요 교류회로에서 저항, 인덕터, 커패시터의 기본적인 특성을 확인하고 실효치, 교류회로에서의 위상차, 페이서 및 복소임피던스의 개념을 익히도록 한다. 그리고 오실로스코프의 x ... -y 모드를 사용, 리사쥬 도형을 관찰하는 방법을 습득하며 이를 사용하여 교류에서 위상차를 표현하는 방법에 대하여 알아봄으로써 교류회로가 갖는 특성의 이해를 높이도록 한다. 3
    리포트 | 14페이지 | 1,000원 | 등록일 2024.08.17 | 수정일 2025.02.26
  • 광운대학교 전기공학실험 실험3. 부울대수와 논리조합 예비레포트 [참고용]
    입출력회로구성 예시3-6. 논리의 조합과 단순화: 부울대수가 주어졌을 때 회로도를 나타낼 수 있는 것처럼 논리 회로도를 부울대수로 나타낼 수 있다. 이때, 회로도를 더 단순히 ... 나타낼 수 있는 지를 알 수 있으며, 부울대수 관계식을 치환을 통해 더욱 단순하게 만든 후 더욱 Simple한 회로도를 얻을 수 있다.4. 실험기기-트랜지스터: 전류 전압을 조절 ... 1. 실험 명부울대수와 논리조합2. 실험 개요부울대수의 기본 공리와 정리를 이해하고 논리회로로 표현하여 간단화하는 방법을 익힌다. 이때 드모르강의 정리를 이해하고 부울대수에 활용
    리포트 | 11페이지 | 1,500원 | 등록일 2024.01.01
  • EasyAI 무료체험
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 10월 27일 월요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
3:57 오전
문서 초안을 생성해주는 EasyAI
안녕하세요 해피캠퍼스의 20년의 운영 노하우를 이용하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 AI가 방대한 정보를 재가공하여, 최적의 목차와 내용을 자동으로 만들어 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 이용권를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감