• AI글쓰기 2.1 업데이트
  • 통합검색(1,136)
  • 리포트(1,042)
  • 자기소개서(86)
  • 시험자료(7)
  • 논문(1)
판매자 표지는 다운로드시 포함되지 않습니다.

"전자회로설계 Pspice" 검색결과 361-380 / 1,136건

  • 판매자 표지 자료 표지
    전자공학실험 20장 연산 증폭기 응용 회로 A+ 예비보고서
    예비 보고서실험 23_연산 증폭기 응용 회로 1과 목 명:전자공학실험1 실험 개요-이 실험에서는 연산 증폭기를 이용한 응용회로를 분석하고 설계할 수 있는 능력을 배양하고자 한다 ... 고 사항(1) 실험회로 1([그림 23-4])에서 이상적인 연산 증폭기와 실제 연산 증폭기일 경우, 입력과 출력 사이의 전달 함수를 구하시오. 또한 PSpice를 이용해서 (a) R1 ... . 연산 증폭기를 이용하여 비반전 증폭기, 반전 증폭기, 아날로그 전압 덧셈기 등의 피드백 회로를 구성하고, 연산 증폭기의 특성이 응용 회로에 미치는 영향을 파악한다.2 실험 기자재
    리포트 | 12페이지 | 2,000원 | 등록일 2024.04.11
  • [전자회로설계 결과보고서][실험 11] 반전/비반전 증폭기
    +) 전원 입력 핀이다. - 출력은 6번 핀에서 이루어진다. (2) 반전 증폭기 ① 반전 증폭기 회로 그림 04- 반전 증폭기 회로는 에서 나타낸 것과 같다. - 반전 ... 지만 아주 작은 전압이 존재한다. ③ 반전 증폭기 회로의 전압 이득과 출력 전압은 다음과 같이 구할 수 있다. - 회로에 흐르는 전류를 라고 하자.
    Non-Ai HUMAN
    | 리포트 | 10페이지 | 2,000원 | 등록일 2021.03.17
  • 전자회로실험 설계 결과보고서2 CMOS 증폭단 설계 CMOS Amplifier Circuit
    전자회로실험 설계 결과보고서2 CMOS 증폭단 설계 CMOS Amplifier Circuit1. 실험 결과 및 이론값설계1) MOSFET 특성 측정< 시뮬레이션 결과 >V_GS ... 코드 증폭단 회로는R _{L}의 크기를 설정하는 것이 가장 중요했다. 설계 제안서에서 시뮬레이션 해보았던 것과 같이 어느 저항에서 가장 큰 이득을 얻은 후 점점 감소하는 결과를 얻 ... ]gain0.31.290.81.512-gain이 가장 클 때의 저항R_L = 5 k OMEGA을 사용하여 회로설계하고 입력 신호를 증가시켜 출력파형이 왜곡되지 않는 한도 내
    Non-Ai HUMAN
    | 리포트 | 8페이지 | 5,000원 | 등록일 2021.04.04
  • LIG넥스원_유도무기_HW1_서류합격자소서
    , 전자회로회로 과목을 수강하고 HW 설계, IoT 시제품 제작 등 다수의 회로 프로젝트들을 진행하면서 최적화된 회로를 위해 이슈를 분석하고 해결해 나아가는 HW설계 직무 ... 시키고 noise을 방지한 최적화된 회로설계할 수 있었습니다.전자회로2 수업에서 원하는 출력파형을 얻도록 입력신호를 증폭하는 CS Amplifier 프로젝트를 한 경험이 있습니다. 각각 ... 하나의 꿈을 향해 달려가고 있기 때문입니다.[첫째, 회로설계로 향한 첫걸음 : 뚜렷한 목표의식으로 편입 합격]수학과에 재학했을 당시 수시해석 수업에서 Matlab을 접했고 저
    Non-Ai HUMAN
    | 자기소개서 | 4페이지 | 3,000원 | 등록일 2021.11.22
  • 판매자 표지 자료 표지
    중앙대 전자전기공학부 전기회로설계실습 2020년 2학기 A+ 자료 1. 저항, 전압, 전류의 측정방법 설계
    고 분석하는 방법을 이해하며 회로Pspice를 이용하여 나타내본다.2. 설계실습 결과2.1 고정저항 측정2.1-1 2-wire 측정법10kΩ의 저항을 브레드보드에 연결한 후 DMM ... 전기회로 설계실습 결과보고서설계실습 1. 저항, 전압, 전류의 측정방법 설계1. 서론전기회로를 공부하는 데 있어서 가장 기초적인 개념인 저항, 전압, 전류의 측정 방법을 알아보 ... 하여 매우 뜨거워짐을 알 수 있다.3. 결론전기회로설계하고 실습하는 데 필수적 요소인 저항, 전압, 전류의 측정 방법과 DMM과 DC Power Supply를 이용한 설계 과정
    Non-Ai HUMAN
    | 리포트 | 7페이지 | 1,500원 | 등록일 2021.09.05 | 수정일 2021.09.13
  • 6. 위상 제어 루프(PLL) 예비보고서 - [아날로그및디지털회로설계실습 A+ 인증]
    아날로그 및 디지털 회로 설계 실습 -실습 6 예비보고서- 위상 제어 루프(PLL) 소속 중앙대학교 전자전기공학부 담당 교수님 *** 교수님 제출일 2021.10.14(목) 분반 ... 검출기의 파형은 일정한 형태를 가지며 루프 필터를 통과한 전압도 고정되어 결국 위상이 고정된다. PLL 의 위상을 고정시키거나 변화시키는 특성으로 인해 디지털/아날로그 회로 ... 에 모두( 단, IC = 50 mA, IB = 5 mA 일 때 ) ( 첫번째 사진에서 각 핀들의 역할을 확인할 수 있다. ) 3. 위상검출기 Simulation tool (PSPICE
    Non-Ai HUMAN
    | 리포트 | 17페이지 | 1,000원 | 등록일 2022.09.22 | 수정일 2023.01.03
  • 판매자 표지 자료 표지
    서강대학교 고급전자회로실험 2주차 예비/결과레포트 (A+자료)
    고급전자회로 실험 예비/결과 보고서실험 2. 전력증폭기분반수요일학번이름조6조시작종료실험시작/종료시간 기재(통계 목적임)예비보고서는 아래 양식에서 ‘1. 실험결과’에 시뮬레이션 ... . 따라서 증폭기가 이론과 같은 전력 증폭을 수행한다는 것을 확인할 수 있었다.4. 설계 과제a) 설계회로 (사진 포함)b) 시뮬레이션 및 측정 결과주파수 1kHz, 진폭 10 ... 결과를 입력하여 제출한다.결과보고서는 예비 보고서에 측정결과 및 분석을 추가하고, ‘2. 고찰사항’을 작성하여 제출한다.(실제 실험 수행시 연결한 회로의 사진을 ‘실험 사진’에 삽입
    리포트 | 27페이지 | 1,000원 | 등록일 2024.09.02
  • [A+]아날로그및디지털회로설계실습 6장 결과보고서
    전자회로 설계실습설계실습 6. 위상 제어 루프(PLL)4조 결과보고서요약: 위상 제어 루프를 설계하고 출력신호가 입력신호와 같아지는지 특성을 확인하였다. function ... 그림 \* ARABIC 5 Pspice설계회로서론의 [그림 1]과 같이 위상검출기 – RC 루프필터 – Vco로 피드백 회로설계하였다.출력파형은 5.361Vpp, 1 ... 출력 위상의 차이 로 주파수의 차이는 이 되므로 위상 고정이 되었다는 것은 입력과 출력 주파수가 같아진다는 것을 말한다.(B) PLL 회로위상제어루프 회로는 1. 위상 검출기, 2
    리포트 | 19페이지 | 1,000원 | 등록일 2024.02.18
  • 판매자 표지 자료 표지
    [전자회로] Pspice (AND, OR, NOT gate) 회로도 실험 레포트
    3. 결과PSpice를 통해 AND, OR, NOT gate를 이용해 설계회로도를 시뮬레이션 해보고, 위에서 얻은 결과 값과 같은지 비교해보았다.4. 고찰------------ ... (1).입력 신호 중 어느 하나라도 참(1)이 되면 출력이 참(1).기호X = ?X = A · BX = A+B회로도에 설정해준 입력값과 그에 따른 AND, OR, NOT Gate ... 의 결과값을 기본회로의 원리에 따라 구해보면 아래와 같다.AND gate는 INPUT1,2가 모두 1이 되어야 1이 출력되기 때문에 30s일 때만 1의 출력값을 가진다.반면에 OR
    Non-Ai HUMAN
    | 리포트 | 4페이지 | 1,500원 | 등록일 2020.11.30 | 수정일 2020.12.02
  • 판매자 표지 자료 표지
    [전자회로] Pspice (Binary Multiplier) 실험 레포트
    0A1를 곱하는 Binary Multiplier 회로설계해보았다. 처음의 부분곱은 B1 B0에 A0를 AND gate로 곱한다. 두 번째 부분 곱은 B1 B0에 A1을 AND ... gate로 곱하여 처음 부분 곱에 더하였다. 그리고 HA부분에 반가산기를 그려 넣어 Binary Multiplier 회로를 완성하였다.이렇게 Binary Multiplier 회로 ... 를 설계하면 더 긴 이진수의 곱셈의 원리를 살펴 볼 수도 있고, 예전에 했던 기본적인 이진수의 덧셈이나 곱셈과 달리, 약간 복잡해져 암산으로 바로 나오지 않는 이진수의 곱셈을 쉽게 할 수 있어서 유용하게 사용될 것 같다.
    Non-Ai HUMAN
    | 리포트 | 3페이지 | 1,000원 | 등록일 2020.11.30
  • 판매자 표지 자료 표지
    [전자회로] Pspice (Multiplexer) 실험 레포트
    가 아닌 NAND gate를 이용하여 새로운 Multiplexer의 회로를 만들었다. 그래서 NAND gate 다음에 나오는 OR gate 대신 NAND gate로 바꿔 회로설계 ... 해야한다. 이렇게 설계회로는 기존의 AND gate를 이용하여 만든 Multiplexer와 같은 값을 가지는 것을 확인할 수 있었다. ... 의 선택에 의해 출력이 결정되는 4-to-1 멀티플렉서 회로)2. GATE3. 결과4. 고찰? 시뮬레이션 조건Time : 0s ~ 4sgate는 7410 NAND를 사용하여 멀티플렉서
    Non-Ai HUMAN
    | 리포트 | 3페이지 | 1,500원 | 등록일 2020.11.30
  • [2024/A+]서울시립대_전전설3_실험1_결과
    전자전기컴퓨터공학 설계 및 실험 Ⅲ[실험2. RLC 회로]결과레포트날짜: 2024.03.15.학번:이름:목차Ⅰ. 서론실험 목적배경 이론Ⅱ. 실험 장비 및 실험 방법실험 순서실험 ... 을 비교미분방정식을 이용하여 PSpice를 통해 가 되는 시간 상수 찾기RC 회로 구현 후, 오실로스코프를 통해 출력 파형을 측정실험2, 일 때의 주파수 및 위상을 측정이론 값과 측정 ... 에서의 시간상수는 이다.RC회로에서 Transfer function은 이다.크기특성과 위상 특성은 다음처럼 구할 수 있다.RC 회로설계하고, 입력 파형 및 출력 파형을 오실로스코프
    리포트 | 20페이지 | 2,000원 | 등록일 2025.03.10 | 수정일 2025.03.19
  • 판매자 표지 자료 표지
    기초전자실험 - 19장 공통 이미터 증폭기 설계
    『기초전자실험 REPORT』공통 이미터 증폭기 설계* 예비 레포트공통 이미터 증폭기 바이어스- V _{B} = {V _{CC} R _{2}} over {R _{TH}}V _{E ... 이 실험에서는 그림 19-1과 같은 공통 이미터 증폭기를 설계한다. 먼저 설계과정에서 필요한 트랜지스터 규격과 회로의 동작 조건을 상세히 정의한다. 그림 19-1에 이미터 저항 R ... _{E}가 완전히 바이패스(bypassed)된 전압 분배기 증폭기가 나와 있다. 가능하면 실제 회로를 구성하기 전에 컴퓨터를 이용한 설계를 수행하고 테스트하는 것이 좋다. 설계
    리포트 | 14페이지 | 2,000원 | 등록일 2023.02.19
  • 판매자 표지 자료 표지
    RF 리모컨
    의 작동 원리를 분석하고, RF 리모컨 송신 및 수신 회로의 저항, 바이어스 등을 계산한 후 PSpice를 이용하여 시뮬레이션으로 값을 확인한다. 이론값과 출력 결과를 비교하여 문제점 ... 도 불리며 본래 아날로그 컴퓨터용의 진공관이나 트랜지스터 회로이지만 일반적으로는 직접 회로화한 것을 가리키며 증폭회로, 비교 회로 등, 아날로그 전자 회로에서 널리 쓰이고 있다. 기본 ... 스■ 실험 과정● 수신 회로 분석● 송신 회로 분석■ 시뮬레이션 과정 및 결과● 수신 회로 결과● 송신 회로 결과■ 결 론● 결론● PROJECT 후기● 참고 문헌■ 요 약RF 리모컨
    리포트 | 8페이지 | 3,000원 | 등록일 2023.09.23 | 수정일 2023.10.10
  • 판매자 표지 자료 표지
    전기전자공학실험-공통 이미터 증폭기 설계
    『기초전자실험 REPORT』공통 이미터 증폭기 설계* 예비 레포트공통 이미터 증폭기 바이어스- V _{B} = {V _{CC} R _{2}} over {R _{TH}}V _{E ... 이 실험에서는 그림 19-1과 같은 공통 이미터 증폭기를 설계한다. 먼저 설계과정에서 필요한 트랜지스터 규격과 회로의 동작 조건을 상세히 정의한다. 그림 19-1에 이미터 저항 R ... _{E}가 완전히 바이패스(bypassed)된 전압 분배기 증폭기가 나와 있다. 가능하면 실제 회로를 구성하기 전에 컴퓨터를 이용한 설계를 수행하고 테스트하는 것이 좋다. 설계
    리포트 | 14페이지 | 2,000원 | 등록일 2023.02.14
  • A+ 전자회로설계실습_MOSFET Current Mirror 설계
    = IREF = 10 mA인 Cascode 전류원을 OrCAD로 설계하여 회로도를 제출한다. (RL=500 Ω으로 설계)PSPICE를 이용하여 시뮬레이션 하고, 시뮬레이션 값 ... Mirror 설계그림 1의 회로와 같이 Current Source에서 M1 ,M2로는 2N7000 (Fairchild)을 이용하며 VCC = VDD = 10 V 인 경우, IREF ... 에 영향을 주지 않기 때문에 상관은 없다는 사실을 알 수 있다.IO = IREF = 10 mA인 전류원을 OrCAD로 설계하여 회로도를 제출한다. (RL=500 Ω으로 설계
    리포트 | 5페이지 | 1,000원 | 등록일 2024.08.21
  • [A+][중앙대학교 전자회로설계실습] 실습10 Oscillator 설계 예비보고서
    전자 회로 설계 실습설계 실습 10. Oscillator 설계과목명전자회로설계실습담당교수제출일2021.05.30작성자3.1 OrCAD PSPICE를 사용한 Oscillator ... 의 설계(A)L _{+} =-L _{-} =12V,````R _{1} =R _{2} =1k ohm,```C`=`0.47 muF으로 주어진 경우,T _{1} =T _{2} =`0.5`m ... `sec0.5msec가 되도록 아래 그림 1의 신호발생기를 OrCAD를 이용하여 설계하고 설계도를 제출하라. 사용한 수식 및 수치를 자세히 적어서 제출한다.⇒beta= {R _{1
    Non-Ai HUMAN
    | 리포트 | 9페이지 | 1,000원 | 등록일 2022.04.15
  • sk하이닉스 자소서 (참고용)
    있는 근거가 잘 드러나도록 기술 (1000 자 10 단락 이내)저는 전자공학과 학사 과정 동안 회로이론, 전자회로, 회로실험 설계 등 다양한 회로 관련 전공들을 수강하여 회로 해석 ... 영상에서 이 회로가 어떻게 설계를 했는지 과정에 대한 동영상을 보기도 하고, 교수님께 받은 자료들을 읽으며 툴에 관해 숙달하기 위해 많은 노력을 기울였습니다. 이러한 노력은 기말고사 ... 를 설계해야 했습니다. 먼저 빈 명령어 하나가 동작하는데 걸리는 시간을 측정하였고, 이 빈 명령어가 반복하여 동작했을 때 1초가 되는 반복횟수를 찾아야 했습니다. 이 1초를 측정
    Non-Ai HUMAN
    | 자기소개서 | 2페이지 | 3,000원 | 등록일 2021.03.06
  • 응용전자공학 실험및설계 - ROM과 DAC를 이용한 신호의 재생 실험보고서
    함수를 계산하라. 그리고 2KHz의 차단주파수를 갖도록 R, C 소자 값을 결정하라.4. 설계한 OPAmp 저역통과 필터회로PSPICE로 시뮬레이션을 하여 주파수 응답을 확인 ... 일 때 ->R`=`800 ohm C`=`0.01 mu F 일 때 ->R`=`8000 ohm4. 설계한 OPAmp 저역통과 필터회로PSPICE로 시뮬레이션을 하여 주파수 응답 ... 과목명응용전자공학실험및설계[01]과제 제목ROM과 DAC를 이용한 신호의 재생학번 이름20171681 신상훈작성 시간7시간제출일2022.05.19예비보고서I제목p24II실험목표p
    Non-Ai HUMAN
    | 리포트 | 35페이지 | 2,500원 | 등록일 2022.05.25
  • 25. 공통 이미터 증폭기의 주파수 응답
    25. 공통 이미터 증폭기의 주파수 응답과 목: 전자회로설계 및 실험2담당교수:학 과: 전자공학과학 번:성 명:제 출 일: 21.11.02실험목적공통 이미터 증폭기 회로의 주파수 ... 영역에서는 표유 경선 커패시턴스와 소자의 단자 간 커패시턴스가 상위 차단주파수를 결정한다.저주파 응답위 회로는 저주파에서의 공통 이미터 증폭기이고, 원래의 회로와 동일한 회로이 ... 다. 위 회로의 커패시터 Cs는 입력 결합 커패시터이고, CC는 출력 결합 커패시터, CE는 이미터 바이패스 커패시터이며 이 세 커패시터에 의한 하위 차단 주파수는 다음과 같다.Cs
    Non-Ai HUMAN
    | 리포트 | 10페이지 | 1,000원 | 등록일 2021.12.14
  • 전문가요청 배너
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 11월 27일 목요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
7:14 오후
문서 초안을 생성해주는 EasyAI
안녕하세요 해피캠퍼스의 20년의 운영 노하우를 이용하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 AI가 방대한 정보를 재가공하여, 최적의 목차와 내용을 자동으로 만들어 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 이용권를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감