• AI글쓰기 2.1 업데이트
  • 통합검색(1,329)
  • 리포트(1,286)
  • 시험자료(23)
  • 자기소개서(13)
  • 방송통신대(5)
  • 논문(2)
판매자 표지는 다운로드시 포함되지 않습니다.

"논리 NAND게이트" 검색결과 281-300 / 1,329건

  • 논리회로 간소화 결과보고서 A+
    )(그림 5-5를 회로로 구성한 것)(그림 5-5의 변형된 형태(OR게이트를 3개의 NAND게이트로)를 구현한 회로.)3. 결과 분석이번 실험에서는 전위차를 이용하여 BCD의 부당 ... 였다. 여기서 (-)단자에 점프선을 연결한 이유는 스위치 역할을 하게끔 설계한 것이다. (-)에 점프선을 연결하면 논리게이트에 0(False)이 들어오는 것이다. 반대로 (-)에 연결 ... 했던 점프선을 빼면 논리게이트에 연결된 점프선에 5V가 걸리므로 1(True)이 된다.위의 첫번째 회로는 DCBA를 1100으로 구성하였다. A, B는 (-)점프선에 연결
    Non-Ai HUMAN
    | 리포트 | 6페이지 | 1,000원 | 등록일 2020.03.05 | 수정일 2020.03.12
  • (완전 세세한 정리, 끝판왕) 시립대 전전설2 6주차 Lab06 예비 레포트 Sequential Logic 1, 전자전기컴퓨터설계실험2,
    . 배경 이론1) 조합회로와 순차회로①조합회로조합회로는 출력신호가 입력신호에 의해서만 결정되는 논리회로이다. 논리 게이트로 구성되며, 플립플롭과 같은 기억소자들을 포함하지 않 ... 래치RS래치에는 NOR게이트NAND게이트를 활용한 두가지 종류가 있다.NOR게이트를 활용한 래치회로도함수표함수표를 보면 알 수 있듯이 R[RESET]은 출력인 Q를 0으로 만들 ... 하게 나와 사용하지 않는다.NAND게이트를 활용한 래치회로도함수표함수표를 보면 알 수 있듯이 ~R[RESET]은 출력인 Q를 1로 만들고 ~S[SET]은 출력을 0로 만든다. 또한
    Non-Ai HUMAN
    | 리포트 | 14페이지 | 2,000원 | 등록일 2020.07.27 | 수정일 2020.09.24
  • 실험21_De Morgan의 법칙_결과레포트
    inverse를 입력한 OR회로의 출력과 동일하다.그림 21.5 De Morgan의 법칙2 (NAND→OR)이러한 게이트 변환의 성질 때문에 복잡한 논리회로를 간략화 시키는데 사용된다.2 ... 001011101110NAND 회로를 구현하는 IC칩은 74LS00으로 4개의 NAND 게이트를 구동할 수 있는 TTL이다. Vcc가 5V이고, TA가 25℃일 때를 표준 동작 환경 ... LS02으로 4개의 NOR 게이트를 구동할 수 있는 TTL이다. 논리 전압 레벨은 74LS00과 동일하다.⑶ De Morgan의 법칙De Morgan의 법칙에는 두 가지가 있
    Non-Ai HUMAN
    | 리포트 | 4페이지 | 1,000원 | 등록일 2020.04.15
  • 결과보고서(4) Counter 카운터
    NAND 게이트로 구성된 비동기식 십진 카운터를 나타낸 회로이다. 플립플롭의 수가 n이면 2n개의 상태를 갖는 카운터를 만들 수 있는데, 10진 카운터를 만들기 위해서는 3개의 플립 ... 로부터 다시 재순환하도록 하려면 앞서 말한 NAND 게이트를 회로도와 같이 사용하여 1010을 디코딩한 후에 NAND 게이트의 출력을 플립플롭의 클리어 입력에 연결하면 된 것이었다. 실험 ... 결과, 결과값이 0000에서 1001까지 카운트되고 다시 0000부터 재순환되어 오차 없이 나왔다.왜Q_{ 1}과Q_{ 3}만이 NAND 게이트의 입력으로 연결되어 있는 것일까
    Non-Ai HUMAN
    | 리포트 | 8페이지 | 3,000원 | 등록일 2020.10.14
  • 아날로그 및 디지털회로설계실습 실습9(4-bit Adder 회로 설계)예비보고서
    }위 식대로 XOR 게이트를 이용하여 논리회로를 구성하면 다음과 같다.C_{out} = BC_{i}+AC_{i}+AB=(A OPLUS B)C_{i}+AB위 식대로 XOR 게이트 ... 를 이용하여 논리회로를 구성하면 다음과 같다.(E) 설계한 회로 중 하나를 선택하여 2-Bit 가산기 회로를 설계한다.(D)에서 설계한 대로, XOR 게이트를 이용하면 회로의 많은 부분 ... 예비보고서(설계실습 9. 4-bit Adder 회로 설계)아날로그 및 디지털 회로 설계실습설계실습 9. 4-bit Adder 회로 설계9-1. 실습목적 : 순차식 논리회로의 기본
    Non-Ai HUMAN
    | 리포트 | 7페이지 | 1,000원 | 등록일 2020.09.24
  • 디지털과아날로그,디지털놀리게이트,디지털신호의장단점,논리게이트,QR게이트,NOR게이트
    로의 값이 몇 개의 입력로의 논리값으로 결정되는 논리 회로 . AND 게이트 , NAND 게이트 , OR 게이트 등이 있으며 다른 게이트들은 AND 게이트 , OR 게이트 및 ... 다면 출력은 참이 됩니다 . NAND 게이트하나의 명제가 참 또는 거짓인가를 판단하는데 이용하는 방법 ( 불대수 ) 참 =1, 거짓 =0 ( 컴퓨터 ) ON=1, OFF=0 ​논리 대수 ... 디지털과 아날로그목차 1. 디지털과 아날로그란 무엇인가 ? 2. A/D 변환 3. 디지털 논리 게이트란 ?디지털과 아날로그디지털이란 디지털의 정의 디지트(digit)는 사람의 손
    Non-Ai HUMAN
    | 리포트 | 25페이지 | 3,000원 | 등록일 2020.10.10
  • 디지털 실험 3장(논리게이트) 결과보고서
    실험 3장 논리게이트 결과보고서1. 실험목적- NAND, NOR, NOT 게이트의 진리표를 실험적으로 결정한다..- 다른 논리 게이트를 만들기 위해 NAND와 NOR 게이트 ... 실험을 통하여 인가해주는 전압보다 측정되는 결과값이 현실적으로 더 낮게 나온다는 사실을 확신하게 되었다. 차단전압, Fan-in현상, LED, NAND, NOR게이트 자체 내부 ... 저항 등의 원인들이 있다는 것을 알게 되었다. 또한 실험을 통하여 우리가 필요한 게이트를 직접 제작하여 만들어 사용할 수 있다는 사실을 알게 되었다. NAND, NOR게이트 같은 단순한 게이트도 없으면 우리가 만들어 쓸 수 있다는 자신감을 갖게 되었다.
    Non-Ai HUMAN
    | 리포트 | 3페이지 | 3,000원 | 등록일 2019.12.17
  • 실험22_flip-flop 회로_결과레포트
    RS flip-flop의 진리표입 력(NAND) RS FF 출력RSQbar{Q}00Forbidden0110100111Qbar{Q}RS FF는 NAND 게이트 두 개 또는 NOR ... 게이트 두 개로 구성할 수 있다.Q를 출력하는 NAND(또는 NOR)게이트의 2입력은 Reset과bar{Q}이고,bar{Q}를 출력하는 NAND(또는 NOR)게이트의 2입력 ... , GND에 (-)단자를 사용하여 출력 전위를 측정한다.실험2. IC칩을 이용한 NAND 게이트 RS flip-flop 구동⑴ 74LS00 IC칩을 사용하여 그림 22.2의 회로를 보드
    Non-Ai HUMAN
    | 리포트 | 4페이지 | 1,000원 | 등록일 2020.04.15
  • 논리게이트 실험보고서
    함수를 전자회로로 구현한 것이다. AND, OR, NOT, NAND, NOR, XOR(Exclusive OR) 등이 대표적인 논리 게이트이며, 이를 담은 IC(집적회로)가 디지털 ... 게이트는 N번 핀이 Vcc이고, N/2번 핀이 GND이다. 게이트 내의 논리게이트를 연결함에 따라 AND, OR, NOT, NAND, NOR, XOR게이트 등 다양한 논리에 활용 ... 하며, 어느 한 입력이 1이면, 1이 출력되는 논리이다.-NAND 게이트NAND게이트는 AND논리의 부정을 전자회로로 만든 것으로, 2개 이상의 입력단자와 1개의 출력단자를 가지고 있
    Non-Ai HUMAN
    | 리포트 | 8페이지 | 1,000원 | 등록일 2019.06.27 | 수정일 2020.03.05
  • (완전 세세한 정리, 끝판왕) 시립대 전전설2 5주차 Lab05 예비 레포트 Combinational Logic 2, 전자전기컴퓨터설계실험2,
    입력을 통해 만들어 진다. 저장된 현재 상태출력은 Q로 표시한다.2) NAND게이트를 가진 SR래치NAND 논리 게이트로 구성된 간단한 SR 래치도 있다. NAND래치와 NOR ... 로, 논리 게이트(AND, OR, NOT)로만 구성되면 플립플롭과 같은 기억소자는 포함되지 않는 회로를 뜻한다. 오늘 실험할 Encoder/Decoder, Mux/Demux 또한 조합논리 ... 가 변할 때까지 2진상태를 유지한다.1) NOR게이트를 가진 SR 래치S(set)는 출력 1, R(reset)은 출력 0으로 만들어준다는 의미이다. NOR 논리 게이트 교차 되먹임
    Non-Ai HUMAN
    | 리포트 | 19페이지 | 2,000원 | 등록일 2020.07.27 | 수정일 2020.09.24
  • 판매자 표지 자료 표지
    제10장 래치와 플립플롭 예비보고서
    에서조합논리회로에 메모리요소가 궤환되어 있다. 메모리요소의출력이 현재의 상태인 것이다.조합논리회로의 기본소자가 AND, OR, NOT게이트라면,순차논리회로의 메모리요소에 해당하는 기본 ... 특성표는 이다.그림 10-4. SR 래치의 특성표그림 10-5. NOR게이트로 구성된 SR래치그림 10-6. NOR게이트의 역할그림 10-7. NAND게이트로 구성된{bar{S ... 고, 크면 입력파형의상승에지와 하강에지의 기울기가 감소하여 논리게이트의입력에 금지된 입력이 인가되는 시간이 늘어난다.사용하는 논리게이트의 패밀리종류와 스위치의 바운싱 시간에따라 R값
    Non-Ai HUMAN
    | 리포트 | 15페이지 | 1,500원 | 등록일 2020.02.11
  • 2020학년도 1학기 출석수업대체과제물 디지털논리회로
    ,3,7,11,15)8. 부울함수F(x,y,z)= SMALLSUM m(1,`2,`3,`4,`5,`7) 를 NAND 게이트로 구현하시오.※교재 5장(주관식문제 5, 8번)9. 논리함수 ... , 논리설계 단계, 시스템 설계 단계, 실제적 설계 단계, 총 4개로 구분된다. 각 단계에서 수행하는 일은 이렇다.1. 회로설계 단계논리연산을 행하는 노리회로의 기본소자인 게이트, 단위 ... 를 만들기 위해 게이트와 플립플롭과 같은 논리소자를 연결하는 단계이다.3. 시스템 설계 단계논리 설계 단계에서의 조합논리회로 또는 순서논리회로, 기억장치 등을 연결하여 프로세서, 입
    Non-Ai HUMAN
    | 방송통신대 | 10페이지 | 6,000원 | 등록일 2020.05.27
  • [디지털공학개론] 2변수, 3변수 입력을 가진 논리식을 5개씩 만든 후 부울대수의 법칙을 적용하여 간소화하시오
    = X + Y (2입력)F = X + Y + Z (3입력)- 논리회로 기호(2입력) (3입력)-회로도 (IC 7432 핀 배치도)③ NAND 게이트- 기본 개념(2입력) : 입력 ... 2020-1학기 과제과목 : 디지털공학개론학번 : ㅇㅇㅇ이름 : ㅇㅇㅇ1. 기본 논리 게이트논리 게이트 회로도, 진리표, 논리식을 정리하시오.① AND 게이트- 기본 개념(2 ... 이 모두 1인 경우에만 출력은 0이 되고, 그렇지 않을 경우에는 출력은 1이 된다. AND 게이트와는 반대로 작동하는 게이트로서, NOT AND의 의미로 NAND 게이트라고 부른다.
    Non-Ai HUMAN
    | 리포트 | 10페이지 | 3,000원 | 등록일 2020.06.10
  • 충북대학교 정보통신공학부 실험 13. CMOS-TTL interface
    -oxide semiconductor MOSFET 에 기반한 논리 게이트 매우 적은 전력소모 사용할 수 있는 전압의 폭이 넓고 Noise 에 강하다 . TTL Transistor ... -transistor logic 바이폴라 (Bipolar) transistor 에 기초한 논리 게이트 전류 구동 능력 우수하나 CMOS 보다 전력소모가 많음4. TTL 과 CMOS 실험 ... . 이면 , 즉 H(high) 상태가 되면 출력전압은 L(low) 상태인 0 이 된다 .NMOS 2 개 또는 PMOS 2 개를 이용하여 게이트와 드레인을 서로 연결하면 가 되어 s
    Non-Ai HUMAN
    | 리포트 | 9페이지 | 1,500원 | 등록일 2020.10.26
  • 기초전자회로실험 예비보고서 - 논리회로의 기초 및 응용
    , NAND, NOR, XOR, XNOR 게이트 등이 있다. 논리게이트마다 논리회로 기호, 논리식, 진리표가 있으며, 이는 디지털 회로를 설계하는데 이용된다.1) BUF: 입력 값 그대로 ... 1. 논리게이트: 디지털 회로의 논리연산을 수행하는 디지털 소자로서 일반적으로 하나 이상의 입력 단자와 하나의 출력 단자로 구성되며 기본 게이트로 AND, OR, NOT ... *B=A and B5) NAND: not and)모두 참이면 거짓 Y=not(A*B)=A nand B6) NOR: not or)모두 거짓이면 참 Y=not(A+B)=A nor B
    Non-Ai HUMAN
    | 리포트 | 3페이지 | 1,000원 | 등록일 2019.09.29 | 수정일 2019.09.30
  • 논리회로실험 A+예비보고서 1 Basic Gates
    1. 실험 목적-기본적인 Logic gate인 and, or, not, nand, nor, xor게이트에 대하여 알 수 있다-위 Logic gate를 활용하여 Logic ... Algebra-논리적인 상관관계를 주로 다루며, 0(거짓)과 1(참)의 2가지 값만을 처리한다. 이는 컴퓨터 시스템의 전기적인 논리회로의 상태와 서로 대응되는 성질을 가진다.-변수(논리 ... 변수)사이의 진리표(True table) 관계와 논리도의 입출력 관계를 대수 형식으로 표현하고, 회로를 간소화하기 위해 Boolean Algebra를 사용한다.
    Non-Ai HUMAN
    | 리포트 | 9페이지 | 1,000원 | 등록일 2020.10.09
  • [예비레포트] 유니버셜 게이트 NAND, NOR 에 관하여
    1. 실험제목유니버셜 게이트 (NAND, NOR)2. 관련이론* NAND 게이트NAND 게이트란 AND 게이트와 반대로 부정 논리곱을 구현한 디지털 논리 회로의 일종이다. 게이트 ... NAND 게이트의 구성* NOR 게이트NOR 게이트란 OR 게이트와 반대로 부정 논리합을 구현한 디지털 논리 회로의 일종이다. 게이트의 입력을 ?A,?B,?출력을 C라 하 ... 의 입력을 ?A,?B,?출력을 C라 하면 ?의 논리식을 구현한 것이다.논리 게이트에서 출력 전압이 높은(high) 상태를 1, 즉 참이라고 하고, 낮은(low) 상태를 0, 즉
    Non-Ai HUMAN
    | 리포트 | 2페이지 | 1,000원 | 등록일 2019.04.18
  • 기초전자회로실험 예비보고서 - 인코더, 디코더와 7-Segment Display
    한 후 논리식을 간략화하여 논리회로를 구성한다. 구성한 회로의 3-Bit 인코더 역할 수행 여부를 확인한다.4.1.2) 설계문제2 : NAND 또는 NOR게이트 활용설계문제 1 ... Decoder)십진 BCD부호기를 뒤집어 놓은 것과 같다. 4개의 입력으로부터 오는 신호 중 0이 들어오는 부분을 논리부정 게이트로 통과시키고 1을 그대로 보낸 후 4개의 신호 ... 를 논리게이트에 연결하거나 반대로 1이 들어오는 부분을 논리부정 게이트로 통과시키고 0을 그대로 보낸 후 4개의 신호를 부정논리게이트를 통과시킨 출력 값을 다른 똑같이 9개
    Non-Ai HUMAN
    | 리포트 | 9페이지 | 1,000원 | 등록일 2019.09.29 | 수정일 2019.09.30
  • 아날로그 및 디지털 회로 설계 실습 결과7-논리함수와 게이트
    요약 : 예비보고서를 통해 설계하였던 논리함수 게이트를 직접 설계해보고 비교해보는 실험이었다. 이 실험을 통해 AND, OR, NOT 게이트를 통해 NAND, NOR, XOR ... , XNOR 게이트를 구성할 수 있으며 게이트를 통과하며 발생하는 딜레이 때문에 입력과 동일한 시간에 출력이 나오지 않는다는 것을 확인할 수 있었다. 그리고 마지막 2X4 Binary ... (level)로 나타내는데, 입⋅출력을 두 개의 전압레벨로 표기할 때 양논리시스템(positive logic system)과 음논리시스템(negative logic system
    Non-Ai HUMAN
    | 리포트 | 6페이지 | 1,500원 | 등록일 2020.03.29
  • 쌍안정 회로와 RS래치 결과보고서 A+
    NAND 게이트로 RS 래치를 구성하여 동작을 실험한다.래치가 어떻게 SPDT 스위치의 동작에서 debounce 시키는지를 증명한다.4개의 NAND 게이트와 하나의 인버터를 가지 ... 경우 AND게이트가 닫힌다. 그러므로 기존에 저장된 Q와 ~Q값이 그대로 유지된다.결론SR래치는 두개의 NOR게이트NAND게이트로 구성된 회로이며 입력단자는 R과 S를 갖 ... Experiment-Report(11장 쌍안정 회로와 RS래치)1. 실험목적쌍안정 회로의 동작을 이해하고, 메모리 기본 소자의 개념을 파악한다.2개의 NOR 게이트 또는 2개
    Non-Ai HUMAN
    | 리포트 | 5페이지 | 1,000원 | 등록일 2020.03.05 | 수정일 2020.03.11
  • 전문가요청 배너
  • EasyAI 무료체험
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 10월 28일 화요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
11:42 오전
문서 초안을 생성해주는 EasyAI
안녕하세요 해피캠퍼스의 20년의 운영 노하우를 이용하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 AI가 방대한 정보를 재가공하여, 최적의 목차와 내용을 자동으로 만들어 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 이용권를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감