전자회로실험 설계 예비보고서2 CMOS 증폭단 설계 CMOS Amplifier Circuit

반도체읽어주는남자
개인인증판매자스토어
최초 등록일
2021.04.04
최종 저작일
2016.05
7페이지/한글파일 한컴오피스
가격 2,000원 할인쿠폰받기
다운로드
장바구니

소개글

안녕하세요.
'반도체읽어주는남자'입니다.

- 본인 인증
- 전자공학과 졸업 인증
- 삼성전자 반도체공정 재직 인증

직접 작성한 자료들입니다.

목차

1. 설계 목적

2. 설계 이론 및 실험 부품 datasheet
1) CD4007 MOS Array Pin
2) 캐스코드 증폭단

3. 설계 검증 내용
1) MOSFET 특성 측정
2) 캐스코드 증폭단 회로 설계

4. 예상 결과
1) MOSFET 특성 측정
2) 캐스코드 증폭단 설계

5. 참고문헌 및 출처

본문내용

2. 설계 이론 및 실험 부품 datasheet
1) CD4007 MOS Array Pin
-여러 개의 N-MOS와 P-MOS가 하나의 칩으로 구성되어있어 편리하고 DC offset의 효과를 배제할 수 있는 장점이 있다.
-입력 신호가 왜곡 없이 증폭되어 컬렉터 전류로 나오는 장점이 있지만, 입력 전류와 무관하게 바이어스 전류가 항상 흐르게 되어 DC 전력소비가 커서 전력 효율이 낮다.

2) 캐스코드 증폭단
-캐스코드는 기본적으로 출력 임피던스를 증가시켜 증폭을 크게 하는 역할을 한다.
-전압이득은 출력 임피던스가 증가하면 비례하여 증가하므로 캐스코드를 이용하면 안정적으로 증폭된 결과를 얻을 수 있다.
-오른쪽 회로에서 R_L이 open이라고 가정하면 V_out에서 본 출력 임피던스는 N-MOS가 한 개일 때보다 2개를 연달아 이으면 출력 임피던스가 훨씬 커진다.

3. 설계 검증 내용
1) MOSFET 특성 측정
a) CMOS array를 사용하여 그림과 같이 회로를 연결한다.
b) V _{DS} =0.5V일 때, V_GS전압을 변화시키면서 I_DS를 측정한다.
c) V _{GS} =1V,``2V일 때, V _{DS}전압을 변화시키면서 I _{DS}를 측정한다.

참고 자료

Behzad Razavi (2009). 「Fundamentals of Microelectronics」. LA : WILEY
http://blog.naver.com/paval777
https://en.wikipedia.org/wiki/Current-feedback_operational_amplifier
반도체읽어주는남자
판매자 유형Gold개인인증
소개
안녕하세요.
'반도체읽어주는남자'입니다.

- 본인 인증
- 전자공학 졸업 인증
- 삼성전자 재직 인증
전문분야
자기소개서, 시험자료, 공학/기술
판매자 정보
학교정보
전자공학부 졸업
직장정보
비공개
자격증
  • 비공개

주의사항

저작권 자료의 정보 및 내용의 진실성에 대하여 해피캠퍼스는 보증하지 않으며, 해당 정보 및 게시물 저작권과 기타 법적 책임은 자료 등록자에게 있습니다.
자료 및 게시물 내용의 불법적 이용, 무단 전재∙배포는 금지되어 있습니다.
저작권침해, 명예훼손 등 분쟁 요소 발견 시 고객센터의 저작권침해 신고센터를 이용해 주시기 바랍니다.
환불정책

해피캠퍼스는 구매자와 판매자 모두가 만족하는 서비스가 되도록 노력하고 있으며, 아래의 4가지 자료환불 조건을 꼭 확인해주시기 바랍니다.

파일오류 중복자료 저작권 없음 설명과 실제 내용 불일치
파일의 다운로드가 제대로 되지 않거나 파일형식에 맞는 프로그램으로 정상 작동하지 않는 경우 다른 자료와 70% 이상 내용이 일치하는 경우 (중복임을 확인할 수 있는 근거 필요함) 인터넷의 다른 사이트, 연구기관, 학교, 서적 등의 자료를 도용한 경우 자료의 설명과 실제 자료의 내용이 일치하지 않는 경우

이런 노하우도 있어요!더보기

찾던 자료가 아닌가요?아래 자료들 중 찾던 자료가 있는지 확인해보세요

더보기
최근 본 자료더보기
  • 프레시홍 - 갑오징어
  • 프레시홍 - 과메기
전자회로실험 설계 예비보고서2 CMOS 증폭단 설계 CMOS Amplifier Circuit